<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
          EEPW首頁 >> 主題列表 >> fpga

          基于FPGA的太陽跟蹤器的設計及實現(xiàn)

          • 在簡要介紹地日運行規(guī)律的基礎上,確定了視日運動跟蹤法的計算模型及跟蹤裝置的機械結(jié)構(gòu)。采用FPGA芯片XC3S1500為處理器,以步進電機為執(zhí)行機構(gòu),采用Verilog語言設計實現(xiàn)了高度角一方位角太陽跟蹤系統(tǒng)。根據(jù)系統(tǒng)的要求建立了計時模塊、太陽高度角方位角計算模塊、日出日落時間計算模塊和步進電機脈沖控制模塊。通過實驗測試該系統(tǒng)能夠達到預期的性能指標,對提高太陽能的利用率具有重要的現(xiàn)實意義。
          • 關鍵字: FPGA  跟蹤器    

          基于FPGA的片上系統(tǒng)和嵌入式系統(tǒng)的遠程監(jiān)控系統(tǒng)

          • 基于FPGA的片上系統(tǒng)和嵌入式系統(tǒng)的遠程監(jiān)控系統(tǒng),本系統(tǒng)立足于利用Intemet實現(xiàn)核環(huán)境信息的遠程采集。在實現(xiàn)上,采用了基于SOPC技術(shù)的嵌入式解決方案,通過在FPGA中嵌入NioslI軟核處理器和所需外設的IP Core(硅知識產(chǎn)權(quán)核),然后再配備相應的網(wǎng)絡接口,實現(xiàn)利用互聯(lián)
          • 關鍵字: 系統(tǒng)  監(jiān)控系統(tǒng)  遠程  嵌入式  基于  FPGA  

          基于FPGA的SoC和嵌入式系統(tǒng)的遠程監(jiān)控系統(tǒng)

          • 本系統(tǒng)立足于利用Intemet實現(xiàn)核環(huán)境信息的遠程采集。在實現(xiàn)上,采用了基于SOPC技術(shù)的嵌入式解決方案,通過...
          • 關鍵字: 遠程監(jiān)控  SoC  嵌入式  FPGA  

          基于FPGA和頻率合成器的GPS信號源的設計

          • 頻率合成器是發(fā)射系統(tǒng)和接收系統(tǒng)中的核心器件,采用相位負反饋頻率控制技術(shù),具有良好的窄帶載波跟蹤性能和...
          • 關鍵字: ADF4360-4  FPGA  頻率合成器  GPS信號源  

          一種基于FPGA和單片機的掃頻儀研究與設計

          • 一個網(wǎng)絡的頻率特性包括幅頻特性和相頻特性,在系統(tǒng)設計時,各個網(wǎng)絡的頻率特性對該系統(tǒng)的穩(wěn)定性、工作頻帶...
          • 關鍵字: 掃頻儀  FPGA  單片機  掃頻信號  

          基于65nm FPGA的多模無線基站的高端應用

          • 電子產(chǎn)品世界,為電子工程師提供全面的電子產(chǎn)品信息和行業(yè)解決方案,是電子工程師的技術(shù)中心和交流中心,是電子產(chǎn)品的市場中心,EEPW 20年的品牌歷史,是電子工程師的網(wǎng)絡家園
          • 關鍵字: 65nm  TD-SCDMA  FPGA  多模無線基站  

          基于FPGA芯片和頻率合成器ADF4360-4的GPS信號源的設計方案

          • 基于FPGA芯片和頻率合成器ADF4360-4的GPS信號源的設計方案, 頻率合成器是發(fā)射系統(tǒng)和接收系統(tǒng)中的核心器件,采用相位負反饋頻率控制技術(shù),具有良好的窄帶載波跟蹤性能和帶寬調(diào)制跟蹤性能,為系統(tǒng)上、下變頻提供本振信號,對相位噪聲和雜散具有很好的抑制作用,通過鎖相頻率合
          • 關鍵字: GPS  信號源  設計  方案  ADF4360-4  合成器  FPGA  芯片  頻率  

          FPGA/EPLD的自上而下設計方法

          • FPGA/EPLD的自上而下設計方法,FPGA/EPLD的自上而下(Top-Down)設計方法:  傳統(tǒng)的設計手段是采用原理圖輸入的方式進行的,如圖1所示。通過調(diào)用FPGA/EPLD廠商所提供的相應物理元件庫,在電路原理圖中繪制所設計的系統(tǒng),然后通過網(wǎng)表轉(zhuǎn)換產(chǎn)生某一特
          • 關鍵字: 方法  設計  自上而下  FPGA/EPLD  

          基于FPGA與SRAM的大容量數(shù)據(jù)存儲的設計

          • 基于FPGA與SRAM的大容量數(shù)據(jù)存儲的設計, 1 前言 針對FPGA中內(nèi)部BlockRAM有限的缺點,提出了將FPGA與外部SRAM相結(jié)合來改進設計的方法,并給出了部分VHDL程序。  2 硬件設計  這里將主要討論以Xilinx公司的FPGA(XC2S600E-6fg456)和ISSI公司的SRAM(IS61
          • 關鍵字: 存儲  設計  數(shù)據(jù)  大容量  FPGA  SRAM  基于  

          基于上位機與FPGA開發(fā)板的光纖通道接口適配器

          • 基于上位機與FPGA開發(fā)板的光纖通道接口適配器,  隨著存儲技術(shù)的迅速發(fā)展,存儲容量得到了迅速的增長,存儲系統(tǒng)的數(shù)據(jù)傳輸速度成為了主要的瓶頸。光纖的傳輸具有其速度上的優(yōu)勢,然而,在光纖傳輸要受到光纖通道接口的限制,因此光纖通道應用于高速數(shù)據(jù)傳輸?shù)囊?/li>
          • 關鍵字: 通道  接口  適配器  光纖  開發(fā)  上位  FPGA  基于  

          Altera展示25-Gbps收發(fā)器,樹立滿足業(yè)界帶寬需求關鍵里程碑

          •   Altera公司(NASDAQ: ALTR)今天宣布,公司率先在可編程邏輯中成功演示25-Gbps收發(fā)器性能,在收發(fā)器技術(shù)上樹立了關鍵里程碑。Altera在28-nm收發(fā)器測試芯片上實現(xiàn)了這一具有里程碑意義的技術(shù),該芯片是Altera用于在28-nm FPGA上成功實現(xiàn)28-Gbps收發(fā)器的原型開發(fā)平臺。實現(xiàn)25-Gbps里程碑,使目前已有FPGA解決方案的性能提高兩倍多,并在功能上優(yōu)于競爭ASSP產(chǎn)品。您可以在Altera網(wǎng)站上觀看28-nm收發(fā)器測試芯片的視頻演示。   Altera 28-nm
          • 關鍵字: Altera  收發(fā)器   FPGA  

          基于FPGA的DDC的設計

          • 摘要:數(shù)字下變頻技術(shù)是軟件無線電的核心技術(shù)之一。本文首先介紹了DDC的組成結(jié)構(gòu),然后詳細分析了DDC各功能模塊的工作原理,通過Modelsim完成了DDC其主要模塊的仿真和調(diào)試,并進行初步系統(tǒng)級驗證。在仿真的基礎上使用
          • 關鍵字: FPGA  DDC    

          出租車計費器的EOA設計與實現(xiàn)

          • 摘要:以現(xiàn)場可編程邏輯器件(FPGA)為設計載體,以硬件描述語言(VHDL)為主要表達方式,以QuartusⅡ開發(fā)軟件和GW48EDA開發(fā)系統(tǒng)為設計工具,給出了一種出租車計費器的工作原理和軟硬件實現(xiàn)方法。同時對該出租車計費器進
          • 關鍵字: FPGA  

          FPGA:提升創(chuàng)新能力 本土企業(yè)頑強生長

          •   “如今,F(xiàn)PGA(現(xiàn)場可編程門陣列)可以自如地協(xié)助半導體企業(yè)和系統(tǒng)設計企業(yè)將創(chuàng)意和產(chǎn)品快速得以實現(xiàn),因此,在加速這些企業(yè)自主創(chuàng)新進程中,F(xiàn)PGA起著越來越重要的作用。”在日前于西安舉行的2010年(第二屆)中國FPGA產(chǎn)業(yè)發(fā)展論壇上,中國半導體行業(yè)協(xié)會秘書長陳賢向與會聽眾強調(diào)了FPGA在中國半導體行業(yè)自主創(chuàng)新歷程中的重要貢獻。來自國內(nèi)外數(shù)十家企業(yè)、高等院校和科研機構(gòu)的200多名代表參加了本次論壇,“可編程技術(shù)加速中國科技創(chuàng)新”正是此次論壇的主題。   
          • 關鍵字: FPGA  半導體  

          一種基于FPGA的高速通信系統(tǒng)研究與設計

          • 0引言遠程通信系統(tǒng)和遠程監(jiān)控系統(tǒng)對信號傳輸有兩方面的要求:一方面要求接口靈活且有較高的數(shù)據(jù)傳...
          • 關鍵字: 高速通信系統(tǒng)  FPGA  
          共6387條 302/426 |‹ « 300 301 302 303 304 305 306 307 308 309 » ›|

          fpga 介紹

          FPGA是英文Field-Programmable Gate Array的縮寫,即現(xiàn)場可編程門陣列,它是在PAL、GAL、EPLD等可編程器件的基礎上進一步發(fā)展的產(chǎn)物。它是作為專用集成電路(ASIC)領域中的一種半定制電路而出現(xiàn)的,既解決了定制電路的不足,又克服了原有可編程器件門電路數(shù)有限的缺點。 FPGA采用了邏輯單元陣列LCA(Logic Cell Array)這樣一個新概念,內(nèi)部包括可 [ 查看詳細 ]

          熱門主題

          樹莓派    linux   
          關于我們 - 廣告服務 - 企業(yè)會員服務 - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
          備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();