<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          首頁  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
          EEPW首頁 >> 主題列表 >> fpga

          基于FPGA的多功能信號(hào)源生成系統(tǒng)設(shè)計(jì)與實(shí)現(xiàn)

          • 摘 要:為了滿足科研與實(shí)驗(yàn)需要,提出并實(shí)現(xiàn)了一種以FPGA和高速D/A為核心,其結(jié)構(gòu)簡單,控制靈活,信號(hào)質(zhì)量高的多功能信號(hào)源生成系統(tǒng)。該信號(hào)源生成系統(tǒng)能夠?qū)崟r(shí)產(chǎn)生中心頻率在30~130 MHz的各種雷達(dá)、通信、導(dǎo)航和
          • 關(guān)鍵字: FPGA  多功能  信號(hào)源  系統(tǒng)設(shè)計(jì)    

          具有64位數(shù)據(jù)檢糾錯(cuò)功能的FPGA模塊設(shè)計(jì)

          • 摘要:星載計(jì)算機(jī)系統(tǒng)中電子器件容易受到空間環(huán)境電磁場的輻射和重粒子的沖擊,從而導(dǎo)致器件運(yùn)行出錯(cuò),特別是存儲(chǔ)器中數(shù)據(jù)容易出現(xiàn)錯(cuò)誤,需要具有檢糾錯(cuò)功能的電路模塊對(duì)其進(jìn)行糾正,以免造成嚴(yán)重的后果?;跐h明碼
          • 關(guān)鍵字: FPGA  數(shù)據(jù)  糾錯(cuò)  模塊設(shè)計(jì)    

          混合信號(hào)FPGA的智能型驗(yàn)證流程

          •   為了因應(yīng)市場對(duì)于較高性能、較小的系統(tǒng)尺寸及降低成本和電源的需求,系統(tǒng)設(shè)計(jì)者正將較高層級(jí)的混合信號(hào)功能整合在他們的系統(tǒng)單芯片(SoC)設(shè)計(jì)中。隨著這些SoC設(shè)計(jì)上的混合信號(hào)組件數(shù)量增加了,基本的功能驗(yàn)證對(duì)
          • 關(guān)鍵字: FPGA  混合信號(hào)  智能型  流程    

          基于DSP和FPGA的嵌入式同步控制器實(shí)現(xiàn)

          • 基于DSP和FPGA的嵌入式同步控制器實(shí)現(xiàn),摘 要:針對(duì)印染設(shè)備多單元同步控制中動(dòng)態(tài)性和穩(wěn)定性的問題,提出一種基于DSP和FPGA的嵌入式同步控制器設(shè)計(jì)方案。DSP作為運(yùn)算控制的核心,負(fù)責(zé)控制算法的實(shí)現(xiàn);FPGA作為數(shù)據(jù)采集模塊的核心,負(fù)責(zé)數(shù)據(jù)采集的實(shí)現(xiàn)。該系
          • 關(guān)鍵字: 控制器  實(shí)現(xiàn)  同步  嵌入式  DSP  FPGA  基于  

          新環(huán)境、新工藝、新挑戰(zhàn)下的FPGA發(fā)展策略

          • 在全球經(jīng)濟(jì)萎縮引發(fā)的半導(dǎo)體產(chǎn)業(yè)惡化的新環(huán)境、突破更高性能采納的更低節(jié)點(diǎn)的新工藝、以及來自競爭對(duì)手和客...
          • 關(guān)鍵字: 40nm  FPGA  

          FPGA設(shè)計(jì)的安全性,您準(zhǔn)備好了嗎?

          • 一款新游戲面市不到2個(gè)月,市場就已充斥了仿制品,工程師幾個(gè)月甚至幾年的心血就白費(fèi)了?竊取技術(shù)層出不窮,攻擊者...
          • 關(guān)鍵字: FPGA  安全性  

          PPS推出全新管理控制器BMR入門級(jí)工具套件

          •   愛特公司 (Actel Corporation) 旗下的 Pigeon Point Systems公司 (PPS) 宣布推出基于Actel Fusion 混合信號(hào) FPGA 的全新 MicroTCA® Carrier 管理控制器 (MicroTCA® Carrier Management Controller, MCMC) 板卡管理參考設(shè)計(jì) (Broad Management Reference, BMR) 入門級(jí)工具套件。全新的套件提供了世界級(jí)的解決方案,適合用于 MicroTCA
          • 關(guān)鍵字: Actel  FPGA  MCMC  

          基于DSP和FPGA的磁浮列車同步485通信方式的研究

          • 基于DSP和FPGA的磁浮列車同步485通信方式的研究,0 引言  在高速磁浮交通系統(tǒng)中,車載測速定位單元對(duì)車輛的位置和速度進(jìn)行實(shí)時(shí)測量,并將位置和速度信號(hào)通過無線電系統(tǒng)傳送至地面上的牽引控制系統(tǒng)和運(yùn)行控制系統(tǒng),以用于長定子直線同步電機(jī)牽引的反饋控制及車輛運(yùn)
          • 關(guān)鍵字: 通信  方式  研究  同步  列車  DSP  FPGA  磁浮  基于  磁浮列車  RS-485  同步通信  FPGA  DSP  收發(fā)器  控制器  無線  

          基于FPGA的DVI/HDMI接口實(shí)現(xiàn)

          • 在過去幾年中,具有高清晰度視頻顯示器的一些產(chǎn)品大幅度增加。高清晰度視頻顯示器被集成在這些產(chǎn)品的內(nèi)部,或者放在產(chǎn)品的外面。原始設(shè)備制造商正在期望能夠利用標(biāo)準(zhǔn)的平板顯示器及接口技術(shù)來降低產(chǎn)品的成本,并提供
          • 關(guān)鍵字: FPGA  HDMI  DVI  接口    

          利用FPGA的新功能保證視頻設(shè)計(jì)安全性

          • 越來越多的消費(fèi)應(yīng)用開始在設(shè)計(jì)中集成流式視頻,結(jié)果引入了許多標(biāo)準(zhǔn)和專有的加密算法。但是加密方案以及實(shí)現(xiàn)方法不統(tǒng)一導(dǎo)致視頻接收設(shè)備在設(shè)計(jì)和支持方面存在巨大的挑戰(zhàn)。DeviceDNA作為FPGA的一項(xiàng)新功能,可保證
          • 關(guān)鍵字: FPGA  新功能  視頻  設(shè)計(jì)安全    

          PWM控制電路基本原理與FPGA

          • 在直流伺服控制系統(tǒng)中,通過專用集成芯片或中小規(guī)模的數(shù)字集成電路構(gòu)成的傳統(tǒng)PWM控制電路往往存在電路設(shè)計(jì)復(fù)雜,體積大,抗干擾能力差以及設(shè)計(jì)困難、設(shè)計(jì)周期長等缺點(diǎn)因此PWM控制電路的模塊化、集成化已成為發(fā)展趨勢(shì).
          • 關(guān)鍵字: FPGA  PWM  控制電路  原理    

          FPGA的進(jìn)步鋪平了通向真正的SoC解決方案之路

          • 全定制數(shù)字ASIC的前景開始出現(xiàn)陰影。現(xiàn)場可編程門陣列(FPGA)正在接管許多一度被認(rèn)為是全定制芯片專屬領(lǐng)域的應(yīng)用。自從FPGA在約二十年前出現(xiàn)以來,它已經(jīng)通過將門數(shù)提高了三個(gè)數(shù)量級(jí)而侵占了ASIC的主導(dǎo)地位。此外
          • 關(guān)鍵字: FPGA  SoC  方案    

          基于FPGA和單片機(jī)的頻率監(jiān)測系統(tǒng)

          為功耗敏感應(yīng)用選擇最佳的低功耗、低成本FPGA

          • 功耗敏感應(yīng)用的設(shè)計(jì)人員如今面對(duì)前所未有嚴(yán)格的系統(tǒng)總體功耗限制、規(guī)范和標(biāo)準(zhǔn)。與此同時(shí),這類應(yīng)用所要求的功...
          • 關(guān)鍵字: FPGA  低功耗  Flash  

          FPGA面臨的應(yīng)用挑戰(zhàn)及其發(fā)展趨勢(shì)

          • 隨著工藝節(jié)點(diǎn)的不斷縮小,設(shè)計(jì)工程師不僅面臨高昂的NRE費(fèi)用、封裝測試費(fèi)用,還必須考慮更多的不確定因素,這將導(dǎo)...
          • 關(guān)鍵字: FPGA  DSP  ASIC  
          共6393條 357/427 |‹ « 355 356 357 358 359 360 361 362 363 364 » ›|

          fpga 介紹

          FPGA是英文Field-Programmable Gate Array的縮寫,即現(xiàn)場可編程門陣列,它是在PAL、GAL、EPLD等可編程器件的基礎(chǔ)上進(jìn)一步發(fā)展的產(chǎn)物。它是作為專用集成電路(ASIC)領(lǐng)域中的一種半定制電路而出現(xiàn)的,既解決了定制電路的不足,又克服了原有可編程器件門電路數(shù)有限的缺點(diǎn)。 FPGA采用了邏輯單元陣列LCA(Logic Cell Array)這樣一個(gè)新概念,內(nèi)部包括可 [ 查看詳細(xì) ]

          熱門主題

          樹莓派    linux   
          關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
          備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();