<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          首頁(yè)  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問(wèn)答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
          EEPW首頁(yè) >> 主題列表 >> fpga ip

          專(zhuān)訪(fǎng)中科億海微:堅(jiān)持全面自主研發(fā)道路

          •   1984年,美國(guó)公司推出全球第一款FPGA產(chǎn)品。FPGA芯片的技術(shù)門(mén)檻非常高,一直處于美國(guó)公司的壟斷之下。處于領(lǐng)跑地位的Xilinx在該領(lǐng)域深耕了30多年,積累了豐富的技術(shù)和經(jīng)驗(yàn),建立了完整的FPGA生態(tài)環(huán)境,與Intel、Lattice、Microchip等公司一起形成了堅(jiān)實(shí)的壁壘,具有絕對(duì)的技術(shù)優(yōu)勢(shì)。  面對(duì)技術(shù)上的困難和挑戰(zhàn),電子產(chǎn)品世界采訪(fǎng)到了作為中科院唯一一支從事FPGA技術(shù)產(chǎn)品化與產(chǎn)業(yè)化的團(tuán)隊(duì)——中科億海微電子科技(蘇州)有限公司(簡(jiǎn)稱(chēng):中科億海微)。中科億海微的營(yíng)銷(xiāo)副總裁趙軍輝先生對(duì)于目
          • 關(guān)鍵字: EDA  FPGA  中科億海微    

          萊迪思推出專(zhuān)為汽車(chē)應(yīng)用優(yōu)化的CertusPro-NX FPGA,強(qiáng)化其產(chǎn)品組合

          • 萊迪思半導(dǎo)體公司(NASDAQ:LSCC),低功耗可編程器件的領(lǐng)先供應(yīng)商,近日宣布優(yōu)化CertusPro?-NX系列通用FPGA,從而支持汽車(chē)和溫度范圍更廣的應(yīng)用。這些新器件擁有汽車(chē)級(jí)特性、AEC-Q100認(rèn)證和CertusPro-NX FPGA系列產(chǎn)品領(lǐng)先的低功耗、高性能和小尺寸。而且,由于支持LPDDR4外部存儲(chǔ)器,它們能夠?yàn)樾畔蕵?lè)系統(tǒng)的顯示處理和橋接、車(chē)載網(wǎng)絡(luò)以及高級(jí)駕駛員輔助系統(tǒng)(ADAS)中的攝像頭處理/傳感器橋接等應(yīng)用提供了長(zhǎng)期穩(wěn)定的支持。 萊迪思半導(dǎo)體產(chǎn)品營(yíng)銷(xiāo)總監(jiān)Jay Agga
          • 關(guān)鍵字: 萊迪思  汽車(chē)應(yīng)用  CertusPro-NX  FPGA  

          第 150 億顆CEVA 助力芯片出貨

          • 全球領(lǐng)先的無(wú)線(xiàn)連接和智能感知技術(shù)及共創(chuàng)解決方案的授權(quán)許可廠(chǎng)商CEVA, Inc.(納斯達(dá)克股票代碼:CEVA)宣布,包含CEVA IP的并支付權(quán)利金的芯片的累計(jì)出貨量已經(jīng)在第二季超過(guò)了150億顆。在上市將近二十周年之際,CEVA達(dá)成了這一重要里程碑。實(shí)現(xiàn)前100億顆CEVA助力的芯片出貨花費(fèi)了超過(guò)15年時(shí)間,而完成隨后50 億顆芯片出貨則只用了不到三年半。 CEVA IP在物聯(lián)網(wǎng)時(shí)代以令人驚訝的速度被廣泛采用也證實(shí)了CEVA在無(wú)線(xiàn)連接的普及方面發(fā)揮了重要的作用。CEVA將5G、蜂窩物聯(lián)網(wǎng)、藍(lán)牙、
          • 關(guān)鍵字: CEVA  IP  

          Credo正式推出基于臺(tái)積電5nm及4nm先進(jìn)制程工藝的全系列112G SerDes IP產(chǎn)品

          • ?Credo Technology(納斯達(dá)克股票代碼:CRDO)近日正式宣布推出其基于臺(tái)積電5nm及4nm制程工藝的112G PAM4 SerDes IP全系列產(chǎn)品,該系列能夠全面覆蓋客戶(hù)在高性能計(jì)算、交換芯片、人工智能、機(jī)器學(xué)習(xí)、安全及光通信等領(lǐng)域的廣泛需求,包括:超長(zhǎng)距(LR+)、長(zhǎng)距(LR)、中距(MR)、超極短距(XSR+)以及極短距(XSR)。?Credo IP產(chǎn)品業(yè)務(wù)開(kāi)發(fā)助理副總裁Jim Bartenslager表示, “Credo先進(jìn)的混合信號(hào)以及數(shù)字信號(hào)處理(DSP)1
          • 關(guān)鍵字: Credo  臺(tái)積電  5nm  4nm  SerDes  IP  

          嵌入式北斗網(wǎng)絡(luò)時(shí)間服務(wù)器的Web網(wǎng)頁(yè)實(shí)現(xiàn)

          • 摘要:本文介紹了嵌入式北斗網(wǎng)絡(luò)時(shí)間服務(wù)器的基本功能,重點(diǎn)講述了如何在該設(shè)備中添加Web網(wǎng)頁(yè)的方法 及實(shí)現(xiàn)過(guò)程,以及在嵌入式設(shè)備中添加此功能應(yīng)該考慮的資源因素。關(guān)鍵詞:TCP/IP;HTTP;Cortex-M4;RAM;鏈表?1 時(shí)間服務(wù)器功能描述北斗衛(wèi)星接收終端接收北斗導(dǎo)航衛(wèi)星發(fā)射的 RNSS (Radio Navigation Satellite System,無(wú)線(xiàn)導(dǎo)航衛(wèi)星系統(tǒng)) 無(wú)線(xiàn)電波信號(hào),在設(shè)備內(nèi)部通過(guò) PVT 解算,計(jì)算出用 戶(hù)當(dāng)前的位置、速度以及時(shí)間信息。北斗的時(shí)間信息具
          • 關(guān)鍵字: 202208  TCP/IP  HTTP  Cortex-M4  RAM  鏈表  

          英特爾兩大 FPGA 產(chǎn)品已部署至中國(guó)創(chuàng)新中心:性能提高 45%,功耗降低 40%

          • IT之家 8 月 8 日消息,據(jù)英特爾“知 IN”發(fā)布,近日,“芯加速 智未來(lái)”英特爾 FPGA 中國(guó)創(chuàng)新中心前沿技術(shù)及新品部署發(fā)布會(huì)于重慶舉辦。發(fā)布會(huì)上,創(chuàng)新中心已全新部署英特爾 Agilex FPGA 和英特爾 Stratix  10 NX FPGA 兩大產(chǎn)品。英特爾  Agilex  FPGA 集英特爾 SuperFin 制程技術(shù)、Chiplet、3D 封裝等眾長(zhǎng)于一身,在生產(chǎn)、工藝、封裝、互連等方面較前代產(chǎn)品有明顯進(jìn)步
          • 關(guān)鍵字: 英特爾  FPGA  

          以生態(tài)之力推動(dòng)產(chǎn)業(yè)創(chuàng)新,英特爾發(fā)布兩大FPGA新品部署

          • 身處不斷數(shù)字化的世界中,我們需要更加高效靈活的計(jì)算來(lái)處理日益復(fù)雜多樣的數(shù)據(jù),這對(duì)半導(dǎo)體技術(shù)的創(chuàng)新提出了更高的要求。近日,“芯加速 智未來(lái)”英特爾FPGA中國(guó)創(chuàng)新中心前沿技術(shù)及新品部署發(fā)布會(huì)于重慶舉辦。發(fā)布會(huì)上,英特爾FPGA中國(guó)創(chuàng)新中心總經(jīng)理張瑞宣布,創(chuàng)新中心已全新部署英特爾? Agilex?? FPGA和英特爾? Stratix? 10 NX FPGA兩大產(chǎn)品。新品部署將進(jìn)一步釋放創(chuàng)新中心的技術(shù)與生態(tài)實(shí)力,加速推動(dòng)產(chǎn)業(yè)創(chuàng)新。面向新領(lǐng)域、新場(chǎng)景,英特爾始終履行對(duì)加速創(chuàng)新的承諾,持續(xù)支持高新技術(shù)企業(yè)創(chuàng)新,為
          • 關(guān)鍵字: 英特爾  FPGA  

          使用交互式人工智能(CAI)實(shí)現(xiàn)語(yǔ)音轉(zhuǎn)錄成本降低高達(dá)90%

          • 交互式人工智能(CAI)簡(jiǎn)介什么是交互式人工智能(AI)?交互式人工智能(CAI)使用機(jī)器學(xué)習(xí)(ML)的子集深度學(xué)習(xí)(DL),通過(guò)機(jī)器實(shí)現(xiàn)語(yǔ)音識(shí)別、自然語(yǔ)言處理和文本到語(yǔ)音的自動(dòng)化。CAI流程通常用三個(gè)關(guān)鍵的功能模塊來(lái)描述:1. 語(yǔ)音轉(zhuǎn)文本(STT),也稱(chēng)為自動(dòng)語(yǔ)音識(shí)別(ASR)2 自然語(yǔ)言處理(NLP)3 文本轉(zhuǎn)語(yǔ)音(TTS)或語(yǔ)音合成? ? ? ? ? ? ? ? ? ? ? ? &
          • 關(guān)鍵字: 交互式人工智能  CAI  語(yǔ)音轉(zhuǎn)錄  Achronix  FPGA  

          BittWare發(fā)布配備Intel Agilex? M系列和I系列的PCIe 5.0/CXL FPGA加速器

          • ·       BittWare加入Intel的Agilex M系列早期使用計(jì)劃,以推動(dòng)開(kāi)發(fā)用于內(nèi)存密集型應(yīng)用的FPGA解決方案·       BittWare新添兩種全新的Intel Agilex I系列 SmartNIC加速器,打造最廣泛的Intel基于FPGA加速器的企業(yè)級(jí)產(chǎn)品組合 ·       與Intel進(jìn)行數(shù)十年的
          • 關(guān)鍵字: BittWare  Agilex  PCIe  FPGA  加速器  

          消息稱(chēng)英特爾部分 FPGA 芯片產(chǎn)品漲價(jià),最高達(dá) 20%

          • 集微網(wǎng)消息,近日,一份英特爾 PSG 業(yè)務(wù)線(xiàn)產(chǎn)品致客戶(hù)函件在業(yè)界流傳。該份通知函顯示,因供應(yīng)鏈成本壓力和持續(xù)的旺盛需求,英特爾擬調(diào)漲部分 FPGA 產(chǎn)品價(jià)格,涉及 Arria?、MAX?、Stratix?、Cyclone? 等產(chǎn)品線(xiàn),其中較舊料號(hào)漲價(jià)幅度為 20%,較新料號(hào)漲價(jià) 10%。FPGA 全稱(chēng)為 Field Programmable Gate Array,即現(xiàn)場(chǎng)可編程門(mén)陣列,本質(zhì)是一個(gè)芯片。函件還顯示,相關(guān)措施將于今年 10 月 9 日正式生效,所有該日期及之后發(fā)貨的產(chǎn)品均將按照新的價(jià)格結(jié)算。本周
          • 關(guān)鍵字: FPGA  intel  市場(chǎng)  

          萊迪思軟件工具的主要優(yōu)勢(shì)

          • 在電子行業(yè),上市時(shí)間至關(guān)重要。本文介紹了萊迪思Propel?、Diamond?和Radiant?軟件工具如何幫助客戶(hù)縮短產(chǎn)品上市時(shí)間。如今的電子行業(yè)競(jìng)爭(zhēng)十分激烈。在各類(lèi)市場(chǎng)和應(yīng)用的消費(fèi)和商業(yè)產(chǎn)品中,電子系統(tǒng)比以往任何時(shí)候都更加普遍。對(duì)硬件靈活性日益增長(zhǎng)的需求讓情況更加復(fù)雜。隨著產(chǎn)品設(shè)計(jì)歷經(jīng)各種迭代,硬件可重新編程的特性變得非常有價(jià)值。隨著使用場(chǎng)景和器件的快速發(fā)展,其底層的技術(shù)也必須跟上步伐,對(duì)于意識(shí)到這一點(diǎn)的設(shè)計(jì)人員而言,適應(yīng)性至關(guān)重要。隨著創(chuàng)新步伐不斷加快,工程師必須在設(shè)計(jì)階段就考慮適應(yīng)性的問(wèn)題,便于產(chǎn)
          • 關(guān)鍵字: 萊迪思  FPGA  Propel  Diamond  Radiant  

          鏈接產(chǎn)業(yè)與人才,英特爾FPGA中國(guó)創(chuàng)新中心的創(chuàng)新人才培養(yǎng)之道

          • 當(dāng)前,5G、人工智能、自動(dòng)駕駛等技術(shù)快速發(fā)展,應(yīng)用場(chǎng)景也愈加廣泛,這背后,有著靈活高效、高性能、低功耗等優(yōu)勢(shì)的可編程芯片F(xiàn)PGA功不可沒(méi)。隨著應(yīng)用場(chǎng)景的擴(kuò)大,F(xiàn)PGA的市場(chǎng)規(guī)模也迎來(lái)快速增長(zhǎng)。IDC預(yù)計(jì),全球傳統(tǒng)FPGA市場(chǎng)規(guī)模將在2024年達(dá)到71.55億美元。作為FPGA高需求國(guó)家之一,中國(guó)FPGA應(yīng)用市場(chǎng)的發(fā)展被廣泛看好,這也意味著我們需要更多FPGA人才,來(lái)滿(mǎn)足日益增長(zhǎng)的市場(chǎng)需求,助力科技事業(yè)發(fā)展。近日,由英特爾FPGA中國(guó)創(chuàng)新中心和英特爾FPGA大學(xué)計(jì)劃聯(lián)合發(fā)起的第一屆“芯云未來(lái)——‘FPGA菁
          • 關(guān)鍵字: 英特爾  FPGA  人才培養(yǎng)   

          Inuitive 與 Arteris IP 合作為邊緣設(shè)備 提供下一代視覺(jué)處理技術(shù)

          • Inuitive? 和業(yè)界領(lǐng)先的提供片上網(wǎng)絡(luò)(NoC)互連和IP部署軟件以加快系統(tǒng)級(jí)芯片(SoC)創(chuàng)建的系統(tǒng)IP供應(yīng)商 Arteris? Inc.今天宣布,Inuitive 已為其下一代計(jì)算機(jī)視覺(jué)平臺(tái)部署了 Arteris FlexNoC? 互連 IP。該技術(shù)解決了連接和時(shí)序收斂的挑戰(zhàn),可以實(shí)現(xiàn)先進(jìn)的下一代前沿視覺(jué)處理器所需的激進(jìn)性能目標(biāo)。這些先進(jìn)的 SoC 將擴(kuò)展多核視覺(jué)處理并增強(qiáng)高質(zhì)量的深度傳感。這些芯片將部署在 3D 深度成像、物體識(shí)別和跟蹤,以及其他使用計(jì)算機(jī)視覺(jué)算法的各種應(yīng)用中,比如增強(qiáng)現(xiàn)實(shí)、虛
          • 關(guān)鍵字: Arteris  IP  視覺(jué)處理器  

          燦芯半導(dǎo)體推出兩項(xiàng)創(chuàng)新技術(shù)用于DDR物理層

          • 一站式定制芯片及IP供應(yīng)商——燦芯半導(dǎo)體日前宣布推出用于高速DDR物理層中的Zero-Latency (零延遲)和True-Adaptive(真自適應(yīng))兩項(xiàng)技術(shù)。這兩項(xiàng)技術(shù)已經(jīng)開(kāi)始在12/14 FinFET, 22/28nm的DDR4/LPDDR4,4x高性能物理層IP上進(jìn)行部署,將為客戶(hù)帶來(lái)更高效、更穩(wěn)定的全新體驗(yàn)。 Zero-Latency (零延遲) 技術(shù)在讀數(shù)據(jù)通路上,采用了兩種可選的、獨(dú)特的采樣方式進(jìn)行數(shù)據(jù)轉(zhuǎn)換,而不像其他DDR物理層供貨商采用FIFO進(jìn)行跨時(shí)鐘域轉(zhuǎn)換,此技術(shù)將延遲降低
          • 關(guān)鍵字: 燦芯  DDR  IP  

          超高數(shù)據(jù)流通量FPGA新品類(lèi)中的Block RAM級(jí)聯(lián)架構(gòu)

          • 概述隨著數(shù)據(jù)中心、人工智能、自動(dòng)駕駛、5G、計(jì)算存儲(chǔ)和先進(jìn)測(cè)試等應(yīng)用的數(shù)據(jù)量和數(shù)據(jù)流量不斷增大,不僅需要引入高性能、高密度FPGA來(lái)發(fā)揮其并行計(jì)算和可編程硬件加速功能,而且還對(duì)大量數(shù)據(jù)在FPGA芯片內(nèi)外流動(dòng)提出了更高的要求。于是,在FPGA芯片中集成包括片上二維網(wǎng)絡(luò)(2D NoC)和各種最新高速接口的新品類(lèi)FPGA芯片應(yīng)運(yùn)而生,成為FPGA產(chǎn)業(yè)和相關(guān)應(yīng)用的新熱點(diǎn)。拉開(kāi)這場(chǎng)FPGA芯片創(chuàng)新大幕的是全球最大的獨(dú)立FPGA技術(shù)和產(chǎn)品提供商Achronix半導(dǎo)體公司,其采用7nm工藝打造的Achronix Spe
          • 關(guān)鍵字: Achronix  FPGA  Block RAM  級(jí)聯(lián)架構(gòu)  
          共7088條 21/473 |‹ « 19 20 21 22 23 24 25 26 27 28 » ›|

          fpga ip介紹

          您好,目前還沒(méi)有人創(chuàng)建詞條fpga ip!
          歡迎您創(chuàng)建該詞條,闡述對(duì)fpga ip的理解,并與今后在此搜索fpga ip的朋友們分享。    創(chuàng)建詞條

          熱門(mén)主題

          樹(shù)莓派    linux   
          關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢(xún)有限公司
          備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();