fpga ip 文章 進入fpga ip技術(shù)社區(qū)
AMD 推出 Spartan UltraScale+ 系列,專為成本敏感型邊緣應用打造
- 2024 年 3 月 5 日,加利福尼亞州圣克拉拉—— AMD(超威,納斯達克股票代碼:AMD)宣布推出 AMD Spartan? UltraScale+? FPGA 系列,這是廣泛的 AMD 成本優(yōu)化型 FPGA 和自適應 SoC 產(chǎn)品組合的最新成員。Spartan UltraScale+ 器件能為邊緣端各種 I/O 密集型應用提供成本效益與高能效性能,在基于 28 納米及以下制程技術(shù)的 FPGA 領(lǐng)域帶來業(yè)界極高的 I/O 邏輯單元比,較之前代產(chǎn)品可帶來高達 30% 的總功耗下降1,同時還涵蓋 AMD
- 關(guān)鍵字: FPGA Spartan UltraScale
全新 Spartan UltraScale+ FPGA 系列 - 以小型封裝實現(xiàn)高 I/O 和低功耗
- 在構(gòu)建嵌入式應用的過程中,硬件設計人員長期以來面臨著艱難的取舍,為推動產(chǎn)品快速上市,他們必須在成本、I/O 數(shù)量和邏輯密度要求之間達成平衡。我們非常高興地宣布一款解決方案讓這種取舍自此成為歷史: 全新 AMD Spartan UltraScale+ FPGA 低成本系列帶來出色的 I/O 邏輯單元比、低功耗以及強大的安全功能,同時兼具小型尺寸。AMD Spartan UltraScale+ FPGA 系列在價格、功耗、功能和尺寸之間取得了良好的平衡,為我們的成本優(yōu)化型產(chǎn)品組合提供有力補充
- 關(guān)鍵字: AMD UltraScale FPGA
嘉楠基于RISC-V的端側(cè)AIoT SoC采用了芯原的ISP IP和GPU IP
- 芯原股份(芯原)近日宣布嘉楠科技(嘉楠)全球首款支持RISC-V Vector 1.0標準的商用量產(chǎn)端側(cè)AIoT芯片K230集成了芯原的圖像信號處理器(ISP)IP ISP8000、畸變矯正(DeWarp)處理器IP DW200,以及2.5D圖形處理器(GPU)IP GCNanoV。該合作極大地優(yōu)化了高精度、低延遲的端側(cè)AIoT解決方案,可廣泛適用于各類智能產(chǎn)品及場景,如邊緣側(cè)大模型多模態(tài)接入終端、3D結(jié)構(gòu)光深度感知模組、交互型機器人、開源硬件,以及智能制造、智能家居和智能教育相關(guān)硬件設備等。芯原的ISP
- 關(guān)鍵字: 嘉楠 RISC-V AIoT SoC 芯原 ISP IP GPU IP
第六代Spartan FPGA迎接智能邊緣互聯(lián)新挑戰(zhàn)
- 預計到2028年,物聯(lián)網(wǎng)設備的數(shù)量將增加一倍以上,處理能力需求也將同步增長。設備數(shù)量的激增會推動產(chǎn)生對于更高數(shù)量I/O的需求、對更通用I/O的需求,以及對于邊緣端安全解決方案的需求;處理能力需求的提升則需要更強且更有效率的處理器,這些需求的驅(qū)動下,經(jīng)濟型FPGA迎來了全新的市場發(fā)展機遇。 作為經(jīng)濟型FPGA的經(jīng)典系列,從1998年Spartan FPGA首發(fā)以來持續(xù)推動著包括日常所使用技術(shù)的進步以及醫(yī)療機器人和宇航探索等很多突破性的進展,特別是最近這些年在諸多邊緣互聯(lián)應用中收獲了廣泛的應用場景。在總結(jié)Sp
- 關(guān)鍵字: Spartan FPGA 智能邊緣
Achronix以創(chuàng)新FPGA技術(shù)推動智能汽車與先進出行創(chuàng)新
- 全球領(lǐng)先的高性能現(xiàn)場可編程門陣列(FPGA)和嵌入式FPGA(eFPGA)半導體知識產(chǎn)權(quán)(IP)提供商Achronix Semiconductor公司宣布,該公司參加了由私募股權(quán)和風險投資公司Baird Capital舉辦的“Baird車技術(shù)與出行大會(Baird Vehicle Technology & Mobility Conference)”。Achronix此舉是為了聯(lián)絡更多的創(chuàng)新者和投資者,共同推動更加先進的FPGA技術(shù)更廣泛地應用于智能汽車、自動駕駛、ADAS和其他先進出行方式。Bai
- 關(guān)鍵字: Achronix FPGA 智能汽車
英特爾成立獨立FPGA公司Altera
- 3月1日,英特爾宣布,成立全新的FPGA(現(xiàn)場可編程門陣列)半導體公司Altera,并計劃在未來兩到三年內(nèi)為Altera進行股票發(fā)行。據(jù)了解,2015年,英特爾斥資167億美元收購Altera,也是迄今為止該公司最大額的并購交易。Altera將致力于提供端到端的FPGA解決方案、易于使用的AI以及軟件工具,同時也加強了供應鏈的韌性,以在FPGA市場繼續(xù)保持領(lǐng)先地位。英特爾表示,Altera的產(chǎn)品組合將更加多元化,包含業(yè)界唯一內(nèi)置AI能力的FPGA。Altera FPGA在云端運算、數(shù)據(jù)中心、工業(yè)自動化、通
- 關(guān)鍵字: 英特爾 FPGA
芯原業(yè)界領(lǐng)先的嵌入式GPU IP賦能先楫高性能的HPM6800系列RISC-V MCU
- 2024年3月4日,中國上?!驹煞荩ㄐ驹?,股票代碼:688521.SH)今日宣布先楫半導體(簡稱“先楫”)的HPM6800系列新一代數(shù)字儀表顯示及人機界面系統(tǒng)應用平臺采用了芯原的高性能2.5D圖形處理器(GPU)IP。HPM6800系列產(chǎn)品基于RISC-V CPU內(nèi)核,具備高算力、低功耗、高集成度和出色的多媒體功能,適用于汽車儀表、人機交互界面(HMI),以及電子后視鏡(CMS)等需要復雜圖形處理、高分辨率顯示和高性能多媒體用戶界面的應用。 芯原支持OpenVG的2.5D GPU IP能夠
- 關(guān)鍵字: 芯原 GPU IP 先楫 RISC-V MCU
英特爾宣布成立全新獨立運營的FPGA公司——Altera
- 今天,英特爾宣布成立全新獨立運營的FPGA公司——Altera。在FPGA Vision線上研討會期間,首席執(zhí)行官Sandra Rivera和首席運營官Shannon Poulin進行了分享,展示其在超過550億美元的市場中保持領(lǐng)先性的戰(zhàn)略規(guī)劃,強調(diào)將通過打造集成AI功能的FPGA等舉措,進一步豐富公司的產(chǎn)品組合,同時亦表明將持續(xù)助力客戶應對不斷增加的挑戰(zhàn)。會上,Altera也作為新公司的品牌正式對外公布。Altera首席執(zhí)行官Sandra Rivera表示,“現(xiàn)階段,客戶正面臨日益復雜的技術(shù)挑戰(zhàn),而我們
- 關(guān)鍵字: 英特爾 FPGA Altera
CPLD/FPGA 內(nèi)部結(jié)構(gòu)與原理
- 可編程邏輯器件(Programmable Logic Device,PLD)起源于20世紀70年代,是在專用集成電路(ASIC)的基礎上發(fā)展起來的一種新型邏輯器件,是當今數(shù)字系統(tǒng)設計的主要硬件平臺,其主要特點就是完全由用戶通過軟件進行配置和編程,從而完成某種特定的功能,且可以反復擦寫。在修改和升級PLD時,不需額外地改變PCB電路板,只是在計算機上修改和更新程序,使硬件設計工作成為軟件開發(fā)工作,縮短了系統(tǒng)設計的周期,提高了實現(xiàn)的靈活性并降低了成本,因此獲得了廣大硬件工程師的青睞,形成了巨大的PLD產(chǎn)業(yè)規(guī)模
- 關(guān)鍵字: FPGA CPLD
采用芯原NPU IP的AI類芯片已在全球出貨超過1億顆
- 芯原股份近日宣布集成了芯原神經(jīng)網(wǎng)絡處理器(NPU)IP的人工智能(AI)類芯片已在全球范圍內(nèi)出貨超過1億顆,主要應用于物聯(lián)網(wǎng)、可穿戴設備、智慧電視、智慧家居、安防監(jiān)控、服務器、汽車電子、智能手機、平板電腦、智慧醫(yī)療等10個市場領(lǐng)域。在過去七年里,芯原在嵌入式AI/NPU領(lǐng)域全球領(lǐng)先,其NPU IP已被72家客戶用于上述市場領(lǐng)域的128款AI芯片中。芯原的NPU IP是一款高性能的AI處理器IP,采用了低功耗、可編程和可擴展的架構(gòu)設計。它可以靈活配置,以滿足客戶對芯片尺寸和功耗的不同要求,使之成為具有成本效
- 關(guān)鍵字: 芯原 NPU IP AI芯片
淺談因電遷移引發(fā)的半導體失效
- 前言半導體產(chǎn)品老化是一個自然現(xiàn)象,在電子應用中,基于環(huán)境、自然等因素,半導體在經(jīng)過一段時間連續(xù)工作之后,其功能會逐漸喪失,這被稱為功能失效。半導體功能失效主要包括:腐蝕、載流子注入、電遷移等。其中,電遷移引發(fā)的失效機理最為突出。技術(shù)型授權(quán)代理商Excelpoint世健的工程師Wolfe Yu在此對這一現(xiàn)象進行了分析。?1、?背景從20世紀初期第一個電子管誕生以來,電子產(chǎn)品與人類的聯(lián)系越來越緊密,特別是進入21世紀以來,隨著集成電路的飛速發(fā)展,人們對電子產(chǎn)品的需求也變得愈加豐富。隨著電子
- 關(guān)鍵字: 電遷移 半導體失效 世健 Microchip Flash FPGA
2024年FPGA將如何影響AI?
- 隨著新一年的到來,科技界有一個話題似乎難以避開:人工智能。事實上,各家公司對于人工智能談論得如此之多,沒有熱度才不正常!在半導體領(lǐng)域,大部分對于AI的關(guān)注都集中在GPU或?qū)S肁I加速器芯片(如NPU和TPU)上。但事實證明,有相當多的組件可以直接影響甚至運行AI工作負載。FPGA就是其中之一。對于那些了解FPGA靈活性和可編程性的人來說,這并不令人驚訝,但對許多其他人來說,這兩者之間的聯(lián)系可能并不明顯。問題的關(guān)鍵在于通過軟件讓一些經(jīng)典的AI開發(fā)工具(如卷積神經(jīng)網(wǎng)絡(CNN))針對FPGA支持的可定制電路設
- 關(guān)鍵字: FPGA AI 萊迪思
Verilog HDL基礎知識9之代碼規(guī)范示例
- 2.Verilog HDL 代碼規(guī)范 模板示例//******************************************************** // // Copyright(c)2016, ECBC // All rights reserved // // File name
- 關(guān)鍵字: FPGA verilog HDL 代碼規(guī)范
Verilog HDL基礎知識9之代碼規(guī)范
- 1.RTL CODE 規(guī)范1.1標準的文件頭在每一個版塊的開頭一定要使用統(tǒng)一的文件頭,其中包括作者名,模塊名,創(chuàng)建日期,概要,更改記錄,版權(quán)等必要信息。 統(tǒng)一使用以下的文件頭:其中*為必需的項目//******************************************************** // // Copyright(c)2016, ECBC // All rights&nbs
- 關(guān)鍵字: FPGA verilog HDL 代碼規(guī)范
詳解CPLD/FPGA架構(gòu)與原理
- 可編程邏輯器件(Programmable Logic Device,PLD)起源于20世紀70年代,是在專用集成電路(ASIC)的基礎上發(fā)展起來的一種新型邏輯器件,是當今數(shù)字系統(tǒng)設計的主要硬件平臺,其主要特點就是完全由用戶通過軟件進行配置和編程,從而完成某種特定的功能,且可以反復擦寫。在修改和升級PLD時,不需額外地改變PCB電路板,只是在計算機上修改和更新程序,使硬件設計工作成為軟件開發(fā)工作,縮短了系統(tǒng)設計的周期,提高了實現(xiàn)的靈活性并降低了成本,因此獲得了廣大硬件工程師的青睞,形成了巨大的PLD產(chǎn)業(yè)規(guī)模
- 關(guān)鍵字: CPLD FPGA 架構(gòu)
fpga ip介紹
您好,目前還沒有人創(chuàng)建詞條fpga ip!
歡迎您創(chuàng)建該詞條,闡述對fpga ip的理解,并與今后在此搜索fpga ip的朋友們分享。 創(chuàng)建詞條
歡迎您創(chuàng)建該詞條,闡述對fpga ip的理解,并與今后在此搜索fpga ip的朋友們分享。 創(chuàng)建詞條
關(guān)于我們 -
廣告服務 -
企業(yè)會員服務 -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473