fpga ip 文章 進(jìn)入fpga ip技術(shù)社區(qū)
采用FPGA實(shí)現(xiàn)廣播視頻基礎(chǔ)系統(tǒng)設(shè)計(jì)
- HDTV視頻內(nèi)容創(chuàng)作的繁榮以及在帶寬受限的廣播信道環(huán)境中傳送這些視頻內(nèi)容的方法,不斷催生新的視頻壓縮標(biāo)準(zhǔn)和相關(guān)視頻圖像處理設(shè)備。
- 關(guān)鍵字: 基礎(chǔ) 系統(tǒng) 設(shè)計(jì) 視頻 廣播 FPGA 實(shí)現(xiàn) 采用
基于FPGA的步進(jìn)電機(jī)控制器設(shè)計(jì)

- 步進(jìn)電機(jī)是一種將電脈沖信號轉(zhuǎn)換成相應(yīng)的角位移的特殊電機(jī),每改變一次通電狀態(tài),步進(jìn)電機(jī)的轉(zhuǎn)子就轉(zhuǎn)動一步。目前大多數(shù)步進(jìn)電機(jī)控制器需要主控制器發(fā)送時鐘信號,并且要至少一個I/O口來輔助控制和監(jiān)控步進(jìn)電機(jī)的運(yùn)行情況。在單片機(jī)或DSP的應(yīng)用系統(tǒng)中,經(jīng)常配合CPLD或者FPGA來實(shí)現(xiàn)特定的功能。本文介紹通過FPGA實(shí)現(xiàn)的步進(jìn)電機(jī)控制器。該控制器可以作為單片機(jī)或DSP的一個直接數(shù)字控制的外設(shè),只需向控制器的控制寄存器和分頻寄存器寫入數(shù)據(jù),即町實(shí)現(xiàn)對步進(jìn)電機(jī)的控制。 1 步進(jìn)電機(jī)的控制原理 步進(jìn)電機(jī)是數(shù)
- 關(guān)鍵字: FPGA
一種CAN息線光纖傳輸接口設(shè)計(jì)

- 摘要 在分析CAN總線雙絞線和光纖傳輸特點(diǎn)的基礎(chǔ)上,提出一種基于光纖收發(fā)一體模塊及CAN總線控制器SJAl000的光纖傳輸接口設(shè)計(jì)方案;詳細(xì)介紹光纖收發(fā)器的選取及傳輸接口的實(shí)現(xiàn);根據(jù)光纖收發(fā)一體模塊對信號源時鐘提取的要求以及CAN總線的非破壞性總線仲裁的特點(diǎn),設(shè)計(jì)了一種CAN總線信號編解碼方法,井用FPGA加以實(shí)現(xiàn);通過實(shí)際的通信實(shí)驗(yàn)驗(yàn)證了設(shè)計(jì)方案的正確性,并根據(jù)實(shí)驗(yàn)數(shù)據(jù)對CAN總線在兩種介質(zhì)下的傳輸性能作了比較。 關(guān)鍵詞 CAN總線 光纖 傳輸接口 FPGA 引 言 作為一種成熟的
- 關(guān)鍵字: CAN總線 光纖 傳輸接口 FPGA
基于Avalon總線的可配置LCD控制器IP核的設(shè)計(jì)

- 基于NiosII 軟核的SOPC(System On Programmable Chip)是Altera 公司提出的片上可編程系統(tǒng)解決方案,它將CPU、存儲器、I/O接口、DSP 模塊以及鎖相環(huán)(PLL)的系統(tǒng)設(shè)計(jì)所必須的模塊集成到一片F(xiàn)PGA 上,構(gòu)成一個可編程的片上系統(tǒng),使所設(shè)計(jì)的電路在其規(guī)模、可靠性、體積、功耗、功能、上市周期、開發(fā)成本、產(chǎn)品維護(hù)以及硬件升級等多方面實(shí)現(xiàn)最優(yōu)化。 目前在Altera SOPC Builder 下集成了包括UART、SPI、Ethernet、SDRAM、Fla
- 關(guān)鍵字: LCD控制器 IP
FPGA如何同DDR3存儲器進(jìn)行接口?
- 大家好,我叫Paul Evans,是Stratix III產(chǎn)品營銷經(jīng)理。到目前為止,我已經(jīng)從事了6年的雙倍數(shù)據(jù)速率存儲器工作,今天和大家一起討論一下DDR3。DDR3的主要難題之一是它引入了數(shù)據(jù)交錯,如屏幕上所示。 為了更好地進(jìn)行演示,我們將使用這里所示的Stratix III DDR3存儲器電路板。它上面有幾個高速雙倍數(shù)據(jù)速率存儲器,例如DDR2 UDIMM插槽、RLD RAM、QDR,當(dāng)然,還有DDR3 UDIMM插槽。因此,我們所要做的就是通過Quartus軟件來下載一個簡單設(shè)計(jì),F(xiàn)PGA
- 關(guān)鍵字: FPGA DDR3 存儲器
利用FPGA進(jìn)行高速可變周期脈沖發(fā)生器設(shè)計(jì)

- 1 概括 要求改變脈沖周期和輸出脈沖個數(shù)的脈沖輸出電路模塊在許多工業(yè)領(lǐng)域都有運(yùn)用。采用數(shù)字器件設(shè)計(jì)周期和輸出個數(shù)可調(diào)節(jié)的脈沖發(fā)生模塊是方便可行的。為了使之具有高速、靈活的優(yōu)點(diǎn),本文采用atelra公司的可編程芯片F(xiàn)PGA設(shè)計(jì)了一款周期和輸出個數(shù)可變的脈沖發(fā)生器。經(jīng)過板級調(diào)試獲得良好的運(yùn)行效果。 2 總體設(shè)計(jì)思路 脈沖的周期由高電平持續(xù)時間與低電平持續(xù)時間共同構(gòu)成,為了改變周期,采用兩個計(jì)數(shù)器來分別控制高電平持續(xù)時間和低電平持續(xù)時間。計(jì)數(shù)器采用可并行加載初始值的n位減法計(jì)數(shù)器。設(shè)定:當(dāng)
- 關(guān)鍵字: FPGA
IP設(shè)計(jì)日趨重要 國內(nèi)企業(yè)積極開拓
- 隨著IC設(shè)計(jì)所需的成本越來越高,風(fēng)險(xiǎn)越來越大,采用IP(IntelectualProperty)進(jìn)行設(shè)計(jì)已經(jīng)成為IC設(shè)計(jì)業(yè)一個重要的設(shè)計(jì)模型。IP一般是指知識產(chǎn)權(quán),但在半導(dǎo)體產(chǎn)業(yè),根據(jù)DATAquest咨詢公司的定義,IP是指那些用于ASIC(專用集成電路)、ASSP(專用標(biāo)準(zhǔn)產(chǎn)品)及PLD(可編程邏輯器件)等器件當(dāng)中,預(yù)先設(shè)計(jì)好的電路功能模塊。 在近幾年,國內(nèi)也先后涌現(xiàn)出一批提供IP產(chǎn)品的公司,他們設(shè)計(jì)的產(chǎn)品包括CPU(中央處理器) IP、音視頻IP及模擬IP等。例如,龍芯公司設(shè)計(jì)開發(fā)32位C
- 關(guān)鍵字: IP IC
增值服務(wù):FPGA分銷關(guān)鍵詞
- FPGA是現(xiàn)場可編程門陣列產(chǎn)品的簡稱。消費(fèi)電子等領(lǐng)域的迅猛發(fā)展,引起了FPGA廠商的重視,他們紛紛應(yīng)對發(fā)展推出了新的產(chǎn)品以滿足市場需要。Xilinx及時推出適應(yīng)新技術(shù)需要的Spartan-3A系列,Altera公司推出低功耗的CycloneIII系列產(chǎn)品,ACTEL公司推出了IGLOO系列。FPGA市場展開新一輪的競爭,各大FPGA廠商的分銷商都在配合原廠大力推廣新的產(chǎn)品。 FPGA分銷對技術(shù)支持要求高 FPGA產(chǎn)品的技術(shù)專業(yè)性較強(qiáng),它的分銷與ASIC(專用集成電路)、ASSP(特定應(yīng)用的
- 關(guān)鍵字: FPGA
營造生態(tài)鏈環(huán)境 中國IP企業(yè)嶄露頭角
- 國內(nèi)IP設(shè)計(jì)公司在商業(yè)模型方面做何選擇?目前國外大的IP公司提出先用零費(fèi)用設(shè)計(jì),制造出來再付費(fèi),這對國內(nèi)IP公司有何影響? 分階段付費(fèi)對中小IC設(shè)計(jì)公司有利。 零入門費(fèi)未必降低客戶開發(fā)成本。 國內(nèi)IP設(shè)計(jì)企業(yè)應(yīng)強(qiáng)調(diào)產(chǎn)業(yè)鏈合作。 葛晨陽 西安交大SoC設(shè)計(jì)中心在IP核推廣方面主要有IP License授權(quán)、IP核買斷及合作開發(fā)等幾種模式。 IP License授權(quán)模式是針對已成熟的IP核,我們提供一個總的報(bào)價,含一次性IP使用授權(quán)(也可認(rèn)為是門檻費(fèi))及后續(xù)幾年的IP和專利使
- 關(guān)鍵字: IP
基于FPGA的數(shù)字視頻轉(zhuǎn)換接口的設(shè)計(jì)與實(shí)現(xiàn)

- 引言 本文從實(shí)際應(yīng)用的角度出發(fā),采用FPGA作為主控芯片,設(shè)計(jì)了一款數(shù)字視頻接口轉(zhuǎn)換設(shè)備,該設(shè)備針對于MT9M111這款數(shù)字圖像傳感器產(chǎn)生的ITU-R BT.656格式數(shù)據(jù)進(jìn)行采集、色彩空間變換、分辨率轉(zhuǎn)換等操作,完成了從ITU-R BT.656格式數(shù)據(jù)到DVI格式數(shù)據(jù)的轉(zhuǎn)換,使得MT9M111數(shù)字圖像傳感器的BT656數(shù)據(jù)格式圖像能夠以1280×960(60Hz)和1280×1024(60Hz)兩種顯示格式在DVI-I接口的顯示器上顯示,并且還具有圖像靜止功能,在系統(tǒng)空
- 關(guān)鍵字: FPGA 數(shù)字視頻 接口 傳感器
基于FPGA的數(shù)字視頻轉(zhuǎn)換接口的設(shè)計(jì)與實(shí)現(xiàn)

- 引言 本文從實(shí)際應(yīng)用的角度出發(fā),采用FPGA作為主控芯片,設(shè)計(jì)了一款數(shù)字視頻接口轉(zhuǎn)換設(shè)備,該設(shè)備針對于MT9M111這款數(shù)字圖像傳感器產(chǎn)生的ITU-R BT.656格式數(shù)據(jù)進(jìn)行采集、色彩空間變換、分辨率轉(zhuǎn)換等操作,完成了從ITU-R BT.656格式數(shù)據(jù)到DVI格式數(shù)據(jù)的轉(zhuǎn)換,使得MT9M111數(shù)字圖像傳感器的BT656數(shù)據(jù)格式圖像能夠以1280×960(60Hz)和1280×1024(60Hz)兩種顯示格式在DVI-I接口的顯示器上顯示,并且還具有圖像靜止功能,在系統(tǒng)空
- 關(guān)鍵字: FPGA
利用SmartCompile和賽靈思的設(shè)計(jì)工具進(jìn)行設(shè)計(jì)保存

- 在FPGA環(huán)境下,設(shè)計(jì)保存實(shí)施比較復(fù)雜,需要保存的事項(xiàng)包括:一項(xiàng)設(shè)計(jì)的HDL描述、一個模塊的綜合網(wǎng)表、約束文件內(nèi)的布局信息,以及在局部比特文件中的配置數(shù)據(jù)。賽靈思集成軟件環(huán)境(ISE) 9.1i 軟件以新的SmartCompile 技術(shù)為特色,其中包含兩種新的方法:SmartGuide和Partitions,這兩種方法可以保存像布局或布線這樣的設(shè)計(jì)執(zhí)行數(shù)據(jù),并且可以減少解決問題所花費(fèi)的時間。 SmartGuide采用命名和拓樸匹配技術(shù)來識別一個FPGA設(shè)計(jì)中相對于以前的實(shí)現(xiàn)還沒有發(fā)生改變的各個部
- 關(guān)鍵字: FPGA
基于PM3388和FPGA的網(wǎng)絡(luò)接口設(shè)計(jì)

- 本文根據(jù)十接口千兆以太網(wǎng)線路接口卡設(shè)計(jì)的功能需求和性能需求,按照數(shù)據(jù)處理流程劃分功能模塊,以PM3388作為鏈路層處理芯片和兩片高性能FPGA作為鏈路層處理芯片完成了系統(tǒng)設(shè)計(jì),并給出了具體實(shí)現(xiàn)方案。對兩片F(xiàn)PGA控制功能的實(shí)現(xiàn)做了重點(diǎn)闡述,對實(shí)現(xiàn)難點(diǎn)做了深入的分析。 1 前言 隨著網(wǎng)絡(luò)規(guī)模的持續(xù)膨脹和新型網(wǎng)絡(luò)應(yīng)用需求的不斷增長,目前基于IPv4技術(shù)的因特網(wǎng)在可擴(kuò)展性、IP地址空間、安全、服務(wù)質(zhì)量控制、移動性、運(yùn)營管理和盈利模式等諸多方面面臨著挑戰(zhàn),尤其是地址空間匱乏、可擴(kuò)展性差等缺陷嚴(yán)重制
- 關(guān)鍵字: FPGA
利用FPGA協(xié)處理提升無線子系統(tǒng)的性能
- 您可以顯著提高無線系統(tǒng)中信號處理功能的性能。怎樣提高呢?有效方法是利用FPGA結(jié)構(gòu)的靈活性和目前受益于并行處理的FPGA架構(gòu)中的嵌入式DSP模塊。 常見于無線應(yīng)用中這類處理包括有限沖激響應(yīng)(FIR)濾波、快速傅里葉變換(FFT)、數(shù)字上下變頻和前向誤差校正(FEC)。Xilinx? Virtex-4和Virtex-5架構(gòu)提供多達(dá)512個并行嵌入式DSP乘法器,這些乘法器的工作頻率高于500MHz,最高可提供256 GMAC的DSP性能。 將需要高速并行處理的工作卸載給FPGA,而將需要高速
- 關(guān)鍵字: FPGA
fpga ip介紹
您好,目前還沒有人創(chuàng)建詞條fpga ip!
歡迎您創(chuàng)建該詞條,闡述對fpga ip的理解,并與今后在此搜索fpga ip的朋友們分享。 創(chuàng)建詞條
歡迎您創(chuàng)建該詞條,闡述對fpga ip的理解,并與今后在此搜索fpga ip的朋友們分享。 創(chuàng)建詞條
關(guān)于我們 -
廣告服務(wù) -
企業(yè)會員服務(wù) -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
