<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          首頁  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
          EEPW首頁 >> 主題列表 >> fpga soc

          SoCIP 2011成功落幕

          •   由S2C(思爾芯)公司主辦的第四屆SoCIP 2011研討展覽會于2011年5月24日和26日分別在上海及北京舉行。今年共有14家國內(nèi)外廠商參與了展覽會的展出,包括Allegro、Andes Technology、C*Core、CAST、Cosmic Circuits、InPA、IPGoal、Northwest Logic、PerfectVIPs、SpringSoft、Tensilica、Transwitch、Vivante與S2C。
          • 關(guān)鍵字: S2C  SoC  

          符合中國移動標(biāo)準(zhǔn)協(xié)議轉(zhuǎn)換器中的HDLC協(xié)議的FPGA設(shè)計與實現(xiàn)

          • 隨著通信與網(wǎng)絡(luò)技術(shù)的不斷發(fā)展,使我國用現(xiàn)有的E1資源來傳輸以太網(wǎng)業(yè)務(wù)成為廣泛的應(yīng)用。以太網(wǎng)數(shù)據(jù)要通過E1線路傳輸就必須對以太網(wǎng)凈荷數(shù)據(jù)進(jìn)行幀封裝,才能從E1線路上恢復(fù)出以太網(wǎng)數(shù)據(jù)幀,完成以太網(wǎng)數(shù)據(jù)的交換。通常,以太網(wǎng)數(shù)據(jù)是通過HDLC協(xié)議或GFP協(xié)議來進(jìn)行封裝的。本文介紹了中國移動標(biāo)準(zhǔn)協(xié)議轉(zhuǎn)換器中以太網(wǎng)到單路E1轉(zhuǎn)換器HDLC協(xié)議封裝的FPGA(現(xiàn)場可編程邏輯陣列)設(shè)計與實現(xiàn)。
          • 關(guān)鍵字: 中國移動  FPGA  201106  

          基于FPGA的NAND Flash ECC校驗

          • 摘要 基于Flash存儲器的Hamming編碼原理,在Altera QuartusⅡ7.0開發(fā)環(huán)境下,實現(xiàn)ECC校驗功能。測試結(jié)果表明,該程序可實現(xiàn)每256 Byte數(shù)據(jù)生成3 Byte的ECC校驗數(shù)據(jù),能夠檢測出1 bit錯誤和2 bit錯誤,對于1 bit錯誤
          • 關(guān)鍵字: Flash  FPGA  NAND  ECC    

          瑞薩電子推出最新E3SE/P機(jī)頂盒芯片

          • 高級半導(dǎo)體解決方案廠商瑞薩電子株式會社(TSE:6723,以下簡稱“瑞薩電子”)宣布推出面向機(jī)頂盒(STB)的新款系統(tǒng)芯片EMMA?3SE/P,它支持用于全球數(shù)字電視廣播的視頻標(biāo)準(zhǔn)和播放基于互聯(lián)網(wǎng)的內(nèi)容所需的各種視頻格式。EMMA3SE/P在單個芯片內(nèi)整合了接收數(shù)字廣播所需的功能,包括數(shù)字視頻和音頻信號解碼(解壓縮)功能和圖像調(diào)整功能。
          • 關(guān)鍵字: 瑞薩  機(jī)頂盒  SoC - EMMA3SE/P  

          一種基于ARM 的FPGA可重構(gòu)配置方法的實現(xiàn)及應(yīng)用

          • 隨著半導(dǎo)體工藝技術(shù)的迅猛發(fā)展,現(xiàn)場可編程邏輯器件FPGA的集成度迅速提高,已達(dá)到百萬門量級,與此同時,F(xiàn)PGA中的邏 ...
          • 關(guān)鍵字: ARM  FPGA  加載配置  

          IIR數(shù)字濾波器的Matlab和FPGA實現(xiàn)

          • 摘要:提出一種通過兩個二階節(jié)級聯(lián)構(gòu)成四階IIR數(shù)字橢圓濾波器的設(shè)計方法,并利用Matlab仿真軟件設(shè)計了通帶內(nèi)波紋不大于0.1 dB,阻帶衰減不小于42 dB的IIR數(shù)字濾波器。論述了一種采用可編程邏輯器件,通過VHDL硬件描
          • 關(guān)鍵字: Matlab  FPGA  IIR  數(shù)字濾波器    

          基于FPGA的多路數(shù)字信號復(fù)分接器的設(shè)計

          • 在現(xiàn)代數(shù)字通信中,對數(shù)據(jù)傳輸容量和傳輸效率的要求越來越高,因此經(jīng)常依據(jù)時分復(fù)用[1]的原理通過數(shù)字復(fù)接與分...
          • 關(guān)鍵字: 數(shù)字復(fù)接技術(shù)  FPGA  時分復(fù)用  

          FPGA時鐘設(shè)計

          • 摘要:在FPGA設(shè)計中,為了成功地操作,可靠的時鐘是非常關(guān)鍵的。設(shè)計不良的時鐘在極限的溫度、電壓下將導(dǎo)致錯誤的行為。在設(shè)計PLD/FPGA時通常采用如下四種類型時鐘:全局時鐘、門控時鐘、多級邏輯時鐘和波動式時鐘。
          • 關(guān)鍵字: FPGA  時鐘設(shè)計    

          基于FPGA的自適應(yīng)波束形成算法實現(xiàn)

          •  1 引 言  在雷達(dá)及聲納信號處理系統(tǒng)中,波束形成算法通常采用DSP軟件編程實現(xiàn),控制邏輯電路采用CPLD來完成,這種方法具有軟件編程靈活、功能易于擴(kuò)展的優(yōu)點,但對于實時性能要求很高的系統(tǒng),如雷達(dá)、聲納探測和
          • 關(guān)鍵字: FPGA  自適應(yīng)波束  算法    

          基于FPGA的實時中值濾波器硬件實現(xiàn)

          • 針對高清圖像在中值濾波預(yù)處理過程中排序量多、速度慢的特點,提出適合鄰域圖像并行處理機(jī)的分塊存儲方法。在流水線結(jié)構(gòu)下,1個時鐘周期可以并行處理32個3×3鄰域的中值濾波運(yùn)算,實現(xiàn)了高速、實時的1 920×1 080灰度圖像中值濾波器。
          • 關(guān)鍵字: FPGA  中值濾波  硬件實現(xiàn)    

          萊迪思宣布首個符合PCI Express 2.0規(guī)范的低成本FPGA

          •   萊迪思半導(dǎo)體公司日前宣布LatticeECP3TMFPGA系列符合PCI Express 2.0在2.5Gbps的規(guī)范。針對最近PCI – SIG研討會上涉及的1-通道和 4-通道配置,LatticeECP3 FPGA和其PCI Express(PCIe)IP核通過了符合PCI - SIGPCIe 2.0規(guī)范和互操作性的測試,確保萊迪思的解決方案與現(xiàn)有的支持系統(tǒng)的PCIe 2.0具有互操作性。
          • 關(guān)鍵字: 萊迪思  FPGA  

          基于LEON3處理器和Speed協(xié)處理器的復(fù)雜SoC設(shè)計實現(xiàn)

          • 前言隨著科技的發(fā)展,信號處理系統(tǒng)不僅要求多功能、高性能,而且要求信號處理系統(tǒng)的開發(fā)、生產(chǎn)周期短,可編...
          • 關(guān)鍵字: LEON3  SoC  

          賽靈思榮膺“2011中國經(jīng)濟(jì)-最佳推動力企業(yè)”獎

          • 全球可編程平臺領(lǐng)導(dǎo)廠商賽靈思公司(Xilinx, Inc. (NASDAQ:XLNX))今天宣布榮膺中國經(jīng)濟(jì)CEO論壇“2011中國經(jīng)濟(jì)-最佳推動力企業(yè)”獎。賽靈思公司全球高級副總裁、亞太地區(qū)執(zhí)行總裁湯立人(Vincent Tong)和亞太地區(qū)銷售與市場副總裁楊飛先生,出席了由東方企業(yè)家、經(jīng)理人雜志、新民周刊、金融界、北京電視臺、香港科技大學(xué)商學(xué)院、中國企業(yè)國際發(fā)展協(xié)會聯(lián)合在北京發(fā)起主辦的 “中國經(jīng)濟(jì)CEO論壇暨中國經(jīng)濟(jì)成就獎評選頒獎盛典”。 商務(wù)部國際貿(mào)易經(jīng)濟(jì)合作研究院研究員白明代表中國經(jīng)濟(jì)CEO 論壇
          • 關(guān)鍵字: 賽靈思  FPGA  

          萊迪思宣布首個符合PCI Express 2.0規(guī)范的FPGA

          • 萊迪思半導(dǎo)體公司(NASDAQ: LSCC)今日宣布LatticeECP3TMFPGA系列符合PCI Express 2.0在2.5Gbps的規(guī)范。針對最近PCI – SIG研討會上涉及的1-通道和 4-通道配置,LatticeECP3 FPGA和其PCI Express(PCIe)IP核通過了符合PCI - SIGPCIe 2.0規(guī)范和互操作性的測試,確保萊迪思的解決方案與現(xiàn)有的支持系統(tǒng)的PCIe 2.0具有互操作性。
          • 關(guān)鍵字: 萊迪思半導(dǎo)體  FPGA  

          基于CPLD/FPGA高速數(shù)據(jù)采集系統(tǒng)的設(shè)計

          • 0引言傳統(tǒng)的數(shù)據(jù)采集系統(tǒng)一般采用單片機(jī),系統(tǒng)大多通過PCI總線完成數(shù)據(jù)的傳輸。其缺點是數(shù)學(xué)運(yùn)算能力差...
          • 關(guān)鍵字: CPLD  FPGA  數(shù)據(jù)采集系統(tǒng)  
          共7930條 328/529 |‹ « 326 327 328 329 330 331 332 333 334 335 » ›|

          fpga soc介紹

          您好,目前還沒有人創(chuàng)建詞條fpga soc!
          歡迎您創(chuàng)建該詞條,闡述對fpga soc的理解,并與今后在此搜索fpga soc的朋友們分享。    創(chuàng)建詞條

          熱門主題

          樹莓派    linux   
          關(guān)于我們 - 廣告服務(wù) - 企業(yè)會員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
          備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();