<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          首頁(yè)  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問(wèn)答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
          EEPW首頁(yè) >> 主題列表 >> fpga soc

          基于VHDL 的矩陣鍵盤及顯示電路設(shè)計(jì)

          • 摘 要:為了有效防止機(jī)械式鍵盤按鍵抖動(dòng)帶來(lái)的數(shù)據(jù)錯(cuò)誤,這里在Quartus Ⅱ開發(fā)環(huán)境下,采用VHDL 語(yǔ)言設(shè)計(jì)了一種能夠?qū)C(jī)械式4 times;4 矩陣鍵盤的按鍵值依次顯示到8 個(gè)7 段數(shù)碼管上的矩陣鍵盤及顯示電路。仿真結(jié)果表
          • 關(guān)鍵字: FPGA/ CPLD   鍵盤  電路  

          賽靈思聯(lián)手四川虹視成立FPGA聯(lián)合實(shí)驗(yàn)室

          •   全球可編程邏輯解決方案領(lǐng)導(dǎo)廠商賽靈思公司,2010年9月14日宣布與四川虹視顯示技術(shù)有限公司(簡(jiǎn)稱四川虹視)在成都高新區(qū)共同成立FPGA聯(lián)合實(shí)驗(yàn)室, 致力于推動(dòng)虹視公司最新的OLED產(chǎn)品技術(shù)研發(fā),賽靈思全球消費(fèi)市場(chǎng)總監(jiān)Harry Raftopoulos,高級(jí)技術(shù)市場(chǎng)經(jīng)理酆毅,四川虹視總經(jīng)理郎豐偉,技術(shù)總監(jiān)文東星、產(chǎn)品研發(fā)中心部長(zhǎng)田朝勇等出席了簽字揭牌儀式。   根據(jù)雙方當(dāng)天簽署的協(xié)議,賽靈思公司計(jì)劃向四川虹視提供技術(shù)培訓(xùn),以及多套開發(fā)工具,如Spartan®-6 消費(fèi)視頻開發(fā)套件,Spart
          • 關(guān)鍵字: 賽靈思  FPGA  

          TSMC擴(kuò)大硅知識(shí)產(chǎn)權(quán)結(jié)盟 將納入Soft IP

          •   TSMC 5日宣布,硅知識(shí)產(chǎn)權(quán)聯(lián)盟的結(jié)盟范圍將擴(kuò)大至Soft IP業(yè)者,未來(lái)將有完備的Soft IP供先進(jìn)技術(shù)使用,進(jìn)而加速客戶產(chǎn)品的上市時(shí)程。   經(jīng)由此一Soft IP結(jié)盟方案,TSMC將提供特定的設(shè)計(jì)文件與技術(shù)資訊,讓技術(shù)伙伴得以充分地將Soft IP在TSMC的技術(shù)基礎(chǔ)上予以最佳化。同時(shí),TSMC也與這些公司合作,使其soft IP的發(fā)展與公司的工藝技術(shù)發(fā)展時(shí)程達(dá)到一致,以加速他們soft IP準(zhǔn)備就緒的時(shí)程。   一直以來(lái),Soft IP的發(fā)展獨(dú)立于工藝技術(shù)之外已行之有年,也因此Soft
          • 關(guān)鍵字: IP  SoC  

          FPGA全局時(shí)鐘資源相關(guān)原語(yǔ)及其使用

          • FPGA全局時(shí)鐘資源一般使用全銅層工藝實(shí)現(xiàn),并設(shè)計(jì)了專用時(shí)鐘緩沖與驅(qū)動(dòng)結(jié)構(gòu),從而使全局時(shí)鐘到達(dá)芯片內(nèi)部的...
          • 關(guān)鍵字: FPGA  全局時(shí)鐘  BUFG  

          基于FPGA的雙通道旋轉(zhuǎn)變壓器測(cè)角系統(tǒng)

          • 提出了一種基于FPGA的雙通道旋轉(zhuǎn)變壓器測(cè)角電路設(shè)計(jì)方案,通過(guò)FPGA來(lái)控制AD2S82A、AD2S80A的解碼和同步問(wèn)題。同時(shí)用FPGA對(duì)轉(zhuǎn)換后數(shù)據(jù)進(jìn)行誤差補(bǔ)償和組合,以及二進(jìn)制角度值的轉(zhuǎn)換,提高了整個(gè)系統(tǒng)的集成度和可靠度。整個(gè)電路在Altium Designer 9.O設(shè)計(jì)環(huán)境下設(shè)計(jì)實(shí)現(xiàn)。采用Altera公司的EP2C35F484C6型FPGA芯片進(jìn)行FPGA部分的仿真,實(shí)驗(yàn)和仿真的結(jié)果很好地實(shí)現(xiàn)了該方案的設(shè)計(jì)功能,并滿足高精度、高速度轉(zhuǎn)換的設(shè)計(jì)要求。
          • 關(guān)鍵字: FPGA  雙通道  測(cè)角系統(tǒng)  旋轉(zhuǎn)變壓器    

          基于FPGA的復(fù)數(shù)浮點(diǎn)協(xié)方差矩陣實(shí)現(xiàn)

          • 基于FPGA的協(xié)方差矩陣運(yùn)算的實(shí)現(xiàn)大多采用的是定點(diǎn)計(jì)算方式,在運(yùn)算過(guò)程中,存在數(shù)據(jù)處理動(dòng)態(tài)范圍小,容易溢出,截?cái)嗾`差等問(wèn)題。加之以空間譜估計(jì)為研究背景的協(xié)方差矩陣運(yùn)算,大多得到的是針對(duì)特殊陣列模型的實(shí)對(duì)稱矩陣,不具備通用性。針對(duì)定點(diǎn)運(yùn)算的不足和該運(yùn)算的適用范圍,研究了浮點(diǎn)運(yùn)算和復(fù)數(shù)運(yùn)算的特點(diǎn),提出了基于復(fù)數(shù)矢量的浮點(diǎn)協(xié)方差運(yùn)算的FPGA實(shí)現(xiàn)方案。在Altera\stratix\EP1S20F780C7中的仿真和調(diào)試結(jié)果表明了該方案的有效性。
          • 關(guān)鍵字: FPGA  浮點(diǎn)  協(xié)方差矩陣    

          基于FPGA的軟件無(wú)線電調(diào)制器設(shè)計(jì)與實(shí)現(xiàn)

          • 針對(duì)數(shù)字基帶信號(hào)的特點(diǎn)和通信系統(tǒng)中對(duì)數(shù)字信號(hào)傳輸?shù)囊螅芯恳环N基于FPGA的DSP技術(shù)和DDS技術(shù)的軟件無(wú)線電調(diào)制器的設(shè)計(jì)方法。在FPGA平臺(tái)上設(shè)計(jì)具有ASK,F(xiàn)SK,PSK和QAM調(diào)制功能的軟件無(wú)線電調(diào)制器。該系統(tǒng)具有可重復(fù)編程和動(dòng)態(tài)重構(gòu)的優(yōu)點(diǎn),使系統(tǒng)易于修改和功能升級(jí),靈活性強(qiáng)。
          • 關(guān)鍵字: FPGA  軟件無(wú)線電  制器設(shè)計(jì)    

          FPGA時(shí)序收斂

          • FPGA時(shí)序收斂,您編寫的代碼是不是雖然在仿真器中表現(xiàn)正常,但是在現(xiàn)場(chǎng)卻斷斷續(xù)續(xù)出錯(cuò)?要不然就是有可能在您使用更高版本的工具鏈進(jìn)行編譯時(shí),它開始出錯(cuò)。您檢查自己的測(cè)試平臺(tái),并確認(rèn)測(cè)試已經(jīng)做到 100% 的完全覆蓋,而且所有測(cè)試
          • 關(guān)鍵字: 收斂  時(shí)序  FPGA  

          MP3數(shù)字播放機(jī)系統(tǒng)的FPGA設(shè)計(jì)

          • MP3數(shù)字播放機(jī)系統(tǒng)的FPGA設(shè)計(jì),1 引 言

            MPEG(活動(dòng)影像專業(yè)人員組織)是為數(shù)字音頻確定單一編碼和解碼(壓縮/解壓縮)方法于1988年建立的。1992年,國(guó)際標(biāo)準(zhǔn)組織(ISO)和國(guó)際電工委員會(huì)(IEC)為音頻和視頻編碼建立了MPEG1(ISO/IEC11172)標(biāo)準(zhǔn)
          • 關(guān)鍵字: FPGA  設(shè)計(jì)  系統(tǒng)  播放機(jī)  數(shù)字  MP3  

          基于 FPGA XC3S1500開發(fā)板的太陽(yáng)能自動(dòng)跟蹤系統(tǒng)

          • 基于 FPGA XC3S1500開發(fā)板的太陽(yáng)能自動(dòng)跟蹤系統(tǒng),  本設(shè)計(jì)采用傳統(tǒng)的視日運(yùn)動(dòng)跟蹤法,利用Xilinx公司提供的FPGA開發(fā)環(huán)境ISE,設(shè)計(jì)完成了基于XC3S1500開發(fā)板的太陽(yáng)能自動(dòng)跟蹤系統(tǒng),以實(shí)現(xiàn)對(duì)太陽(yáng)的全天候、全自動(dòng)、實(shí)時(shí)精確控制?! ? 視日運(yùn)動(dòng)跟蹤法  視日運(yùn)動(dòng)跟
          • 關(guān)鍵字: 自動(dòng)  跟蹤  系統(tǒng)  太陽(yáng)能  開發(fā)  FPGA  XC3S1500  基于  

          電子記帳控稅終端機(jī)設(shè)計(jì)的片上系統(tǒng)SOC芯片研究

          • 電子記帳控稅終端機(jī)設(shè)計(jì)的片上系統(tǒng)SOC芯片研究,1 引 言

            電子記帳控稅終端機(jī)屬于高度安全和可靠的產(chǎn)品,關(guān)系到信息安全和金融安全,長(zhǎng)期使用國(guó)外的核心器件將給國(guó)家安全帶來(lái)嚴(yán)重隱患。擁有自主知識(shí)產(chǎn)權(quán)的嵌入式處理器、專用芯片及其嵌入式操作系統(tǒng)已成為振興我國(guó)
          • 關(guān)鍵字: SOC  芯片  研究  系統(tǒng)  設(shè)計(jì)  記帳  終端機(jī)  電子  

          基于FPGA的多模無(wú)線基站

          • 基于FPGA的多模無(wú)線基站,FPGA 類高性能可編程邏輯器件,正是多模無(wú)線基站的最佳構(gòu)建平臺(tái)之一。Xilinx率先發(fā)布和量產(chǎn)的65nm平臺(tái)FPGA,則以大量先進(jìn)技術(shù)和全新的設(shè)計(jì)有效增加了系統(tǒng)產(chǎn)品的生命周期并滿足了3G、LTE、IMT-Advanced等移動(dòng)通信標(biāo)準(zhǔn)
          • 關(guān)鍵字: 基站  無(wú)線  多模  FPGA  基于  

          基于DDS和FPGA技術(shù)的高動(dòng)態(tài)擴(kuò)頻信號(hào)源的研究

          • 提出一種基于DDS和FPGA技術(shù)的高動(dòng)態(tài)擴(kuò)頻仿真信號(hào)源的實(shí)現(xiàn)方案。采用了DDS技術(shù)的芯片AD9854和AD9850,能夠模擬多普勒頻移,實(shí)現(xiàn)高動(dòng)態(tài)環(huán)境仿真。載波中心頻率變化范圍達(dá)到100kHz,變化率1.8kHz/s。
          • 關(guān)鍵字: FPGA  DDS  動(dòng)態(tài)  擴(kuò)頻    

          一種基于FPGA的鎖相環(huán)位同步提取電路設(shè)計(jì)

          • 一般的位同步電路大多采用標(biāo)準(zhǔn)邏輯器件按傳統(tǒng)數(shù)字系統(tǒng)設(shè)計(jì)方法構(gòu)成,具有功耗大,可靠性低的缺點(diǎn)。用FPGA設(shè)計(jì)電路具有很高的靈活性和可靠性,可以提高集成度和設(shè)計(jì)速度,增強(qiáng)系統(tǒng)的整體性能。本文給出了一種基于fpga的數(shù)字鎖相環(huán)位同步提取電路。
          • 關(guān)鍵字: FPGA  鎖相環(huán)  電路設(shè)計(jì)  位同步    

          基于FPGA及DDS技術(shù)的USM測(cè)試電源的設(shè)計(jì)

          • 超聲波電機(jī)的運(yùn)轉(zhuǎn)需要一個(gè)兩相相差90°(或可調(diào))的高頻交流信號(hào)源。本方案采用DDS技術(shù)的設(shè)計(jì)思路,用VHDL硬件描述語(yǔ)言對(duì)FPGA器件編程產(chǎn)生了兩相四路高頻信號(hào)。該信號(hào)經(jīng)過(guò)驅(qū)動(dòng)隔離電路施加于H橋逆變器中,在電感的平滑作用下,生成了滿足USM測(cè)試要求的可調(diào)頻、調(diào)相、調(diào)幅的兩相高頻交流信號(hào)源,成功地對(duì)USM45電機(jī)進(jìn)行了驅(qū)動(dòng)測(cè)試。該電路可用于研究超聲波電機(jī)的運(yùn)行狀態(tài)的研究及獲取其最佳工作點(diǎn)參數(shù)。
          • 關(guān)鍵字: 測(cè)試  電源  設(shè)計(jì)  USM  技術(shù)  FPGA  DDS  基于  
          共7930條 367/529 |‹ « 365 366 367 368 369 370 371 372 373 374 » ›|

          fpga soc介紹

          您好,目前還沒(méi)有人創(chuàng)建詞條fpga soc!
          歡迎您創(chuàng)建該詞條,闡述對(duì)fpga soc的理解,并與今后在此搜索fpga soc的朋友們分享。    創(chuàng)建詞條

          熱門主題

          樹莓派    linux   
          關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
          備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();