<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          首頁(yè)  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問(wèn)答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
          EEPW首頁(yè) >> 主題列表 >> fpga soc

          基于FPGA的雙口RAM與PCI9O52接口設(shè)計(jì)

          • 摘要:為了解決PCI9052和雙口RAM之間讀寫(xiě)時(shí)序不匹配的問(wèn)題,本設(shè)計(jì)采用可編程器件來(lái)實(shí)現(xiàn)它們之間的接口電路。此電路可以使系統(tǒng)更加緊湊。核心邏輯部分采用有限狀態(tài)機(jī)實(shí)現(xiàn),使控制邏輯直觀簡(jiǎn)單,提高了設(shè)計(jì)效率。
          • 關(guān)鍵字: FPGA  PCI9  RAM  PCI    

          一種基于FPGA技術(shù)的智能導(dǎo)盲犬設(shè)計(jì)

          • 引言隨著信息化和數(shù)字化的發(fā)展,現(xiàn)在社會(huì)中人們的生活變得更加豐富多彩,生活更加便利。但是有一種...
          • 關(guān)鍵字: FPGA  智能導(dǎo)盲犬  

          甚于ARM和FPGA的全彩獨(dú)立視頻LED系統(tǒng)

          • 目前,顯示屏按數(shù)據(jù)的傳輸方式主要有兩類(lèi):一類(lèi)是采用與計(jì)算機(jī)顯示同一內(nèi)容的實(shí)時(shí)視頻屏;另一類(lèi)為通過(guò)USB、以太網(wǎng)等通信手段把顯示內(nèi)容發(fā)給顯示屏的獨(dú)立視頻源顯示屏,若采用無(wú)線(xiàn)通信方式,還可以隨時(shí)更新顯示內(nèi)容,靈
          • 關(guān)鍵字: 視頻  LED  系統(tǒng)  獨(dú)立  全彩  ARM  FPGA  甚于  

          基于IPTV系統(tǒng)中的FPGA供電問(wèn)題解

          • IPTV視頻廣播中采用FPGA作為編碼和解碼平臺(tái)的好處是明顯的。然而,為FPGA供電可能是一個(gè)挑戰(zhàn),而采用根據(jù)電源要求設(shè)計(jì)的專(zhuān)用電源管理器件,如MIC68200,將極大地縮短新系統(tǒng)的上市時(shí)間。
          • 關(guān)鍵字: 供電  問(wèn)題  FPGA  系統(tǒng)  IPTV  基于  通信協(xié)議  

          日本半導(dǎo)體業(yè)整合 目標(biāo)直指向中國(guó)市場(chǎng)

          •   新聞事件:   日本芯片巨頭NEC電子與瑞薩科技日前宣布合并成立大型半導(dǎo)體制造公司   行業(yè)影響:   新公司將努力提升海外銷(xiāo)量,重點(diǎn)是內(nèi)需強(qiáng)勁的中國(guó)市場(chǎng)   瑞薩電子計(jì)劃與更多中國(guó)芯片設(shè)計(jì)公司合作   整合后的瑞薩電子將精簡(jiǎn)其現(xiàn)有產(chǎn)品線(xiàn),以達(dá)到資源最優(yōu)化配置   日本芯片巨頭NEC電子(NEC Electronics)與瑞薩科技(Renesas Technology)日前宣布合并,成立大型半導(dǎo)體制造公司——&ldqu
          • 關(guān)鍵字: 瑞薩電子  MCU  SoC  

          日本半導(dǎo)體業(yè)整合 目標(biāo)直指中國(guó)市場(chǎng)

          •   日本芯片巨頭NEC電子(NEC Electronics)與瑞薩科技(Renesas Technology)日前宣布合并,成立大型半導(dǎo)體制造公司——“瑞薩電子”。合并后的公司營(yíng)收達(dá)到113億美元,將成為僅次于英特爾及三星電子的全球第三大半導(dǎo)體制造商。   此前任瑞薩科技社長(zhǎng)的赤尾泰將出任此合并公司社長(zhǎng),他表示:“新公司將努力提升海外銷(xiāo)量,重點(diǎn)是內(nèi)需強(qiáng)勁的中國(guó)市場(chǎng)。中國(guó)地區(qū)有許多獨(dú)立的設(shè)計(jì)公司,因此瑞薩電子計(jì)劃與更多中國(guó)芯片設(shè)計(jì)公司合作。&rd
          • 關(guān)鍵字: NEC電子  MCU  SoC  

          FPGA的嵌入式系統(tǒng)USB接口設(shè)計(jì)

          • FPGA的嵌入式系統(tǒng)USB接口設(shè)計(jì),摘要:設(shè)計(jì)基于FPGA的IP-BX電話(huà)應(yīng)用系統(tǒng),用于傳統(tǒng)的電話(huà)網(wǎng)絡(luò)(PSTN)與PC機(jī)之間的接口連接。USB2.0接口器件EZ-USB FX2 CY7C68013A-56工作在slave FIFO模式,為基于FPGA的嵌入式系統(tǒng)與PC機(jī)之間提供數(shù)據(jù)和命令通道,從
          • 關(guān)鍵字: 接口  設(shè)計(jì)  USB  系統(tǒng)  嵌入式  FPGA  

          FPGA 協(xié)處理的進(jìn)展

          • 對(duì)許多包含并行性或可流水化的算法而言,由于裕量連接帶寬可實(shí)現(xiàn)用戶(hù)自定義的數(shù)據(jù)通路,這樣,邏輯可在一個(gè)時(shí)鐘周期內(nèi)訪問(wèn)存儲(chǔ)器或訪問(wèn)另一個(gè)邏輯塊的結(jié)果,從而使FPGA的持續(xù)性能可接近峰值性能。由于固定架構(gòu)具備預(yù)先確定的用以實(shí)現(xiàn)不同功能的邏輯塊集合,所以可以為FPGA配置支持某種給定算法的最優(yōu)邏輯函數(shù)比例來(lái)實(shí)現(xiàn)器件資源的最佳利用。




          • 關(guān)鍵字: 進(jìn)展  處理  FPGA  交換  

          基于高速幀同步和相位模糊估計(jì)法的FPGA實(shí)現(xiàn)

          Altera Stratix IV GT FPGA與QSFP實(shí)現(xiàn)互操作性

          •   Altera 公司今天宣布其Stratix® IV GT FPGA 實(shí)現(xiàn)了與Avago公司 的 40G 四通道小型可插拔 (QSFP) 光學(xué)模塊的互操作性。QSFP 光學(xué)模塊在單條光纖電纜鏈路上數(shù)據(jù)速率為 40-Gbps。利用 Stratix IV GT FPGA 中特有的 11.3-Gbps 嵌入式收發(fā)器,設(shè)計(jì)人員現(xiàn)在可以運(yùn)用 FPGA 的靈活性和性能優(yōu)勢(shì)在其線(xiàn)卡中將 40G QSFP 光學(xué)模塊橋接到其它器件,從而增加總系統(tǒng)帶寬。   QSFP 是一些計(jì)算及電信應(yīng)用中使用的高性能交換機(jī)、路
          • 關(guān)鍵字: Altera  FPGA  Stratix  QSFP  

          瑞薩電子株式會(huì)社正式啟動(dòng)運(yùn)營(yíng)

          •   2010年4月1日,日本東京訊--在完成了對(duì)前株式會(huì)社瑞薩科技與NEC電子公司的業(yè)務(wù)整合工作后,新成立的瑞薩電子株式會(huì)社(以下簡(jiǎn)稱(chēng)瑞薩電子)于2010年4月1日宣布公司正式啟動(dòng)商業(yè)運(yùn)營(yíng)。   同時(shí),在當(dāng)天進(jìn)行的瑞薩電子董事會(huì)議上,已通過(guò)由山口純史擔(dān)任瑞薩電子董事會(huì)主席、赤尾泰擔(dān)任總裁。瑞薩電子也宣布公司發(fā)行普通股股票給NEC電子公司(以下簡(jiǎn)稱(chēng)NEC電子;TSE:6701)、株式會(huì)社日立制作所(以下簡(jiǎn)稱(chēng)日立制作所;)、三菱電機(jī)株式會(huì)社(以下簡(jiǎn)稱(chēng)三菱電機(jī);),以換取總計(jì)約1346億日元的資金。   此
          • 關(guān)鍵字: 瑞薩電子  MCU  SoC  

          基于FPGA的DDS設(shè)計(jì)

          • 摘要:利用現(xiàn)場(chǎng)可編程門(mén)陣列(FPGA)設(shè)計(jì)并實(shí)現(xiàn)直接數(shù)字頻率合成器(DDS)。結(jié)合DDS的結(jié)構(gòu)和原理,給出系統(tǒng)設(shè)計(jì)方法,并推導(dǎo)得到參考頻率與輸出頻率間的關(guān)系。DDS具有高穩(wěn)定度,高分辨率和高轉(zhuǎn)換速度,同時(shí)利用Ahera公司
          • 關(guān)鍵字: FPGA  DDS    

          基于FPGA的時(shí)間間隔測(cè)量模塊設(shè)計(jì)

          • 摘要:介紹一種基于FPGA技術(shù)的時(shí)間間隔測(cè)量方法,通過(guò)分析FPGA的主要技術(shù)優(yōu)勢(shì)及其在工業(yè)控制領(lǐng)域中所處的重要地位,給出設(shè)計(jì)時(shí)間間隔測(cè)量模塊所選用的FPGA器件并進(jìn)行硬件設(shè)計(jì),以及所選用的軟件并進(jìn)行軟件設(shè)計(jì)。描述
          • 關(guān)鍵字: FPGA  時(shí)間間隔測(cè)量  模塊設(shè)計(jì)    

          FPGA和ARM的Profibus-DP主站通信平臺(tái)設(shè)計(jì)

          • 摘要:提出一個(gè)使用FPGA和ARM微控制器實(shí)現(xiàn)Profibus-DP主站(1類(lèi))通信平臺(tái)的解決方案;解析了Profibus-DP通信協(xié)議,重點(diǎn)是令牌輪轉(zhuǎn)協(xié)議;給出了該主站通信平臺(tái)的系統(tǒng)構(gòu)建。該通信平臺(tái)可以獨(dú)立實(shí)現(xiàn)Profibus-DP主站(1類(lèi))
          • 關(guān)鍵字: Profibus-DP  FPGA  ARM  通信    

          基于FPGA的偽隨機(jī)序列發(fā)生器設(shè)計(jì)

          • 摘要:討論了應(yīng)用移位寄存器在Ahera的FPGA芯片中實(shí)現(xiàn)線(xiàn)性和非線(xiàn)性偽隨機(jī)序列的方法,該算法基于m序列本原多項(xiàng)式來(lái)獲得線(xiàn)性m序列和非線(xiàn)性m子序列移位寄存器的反饋邏輯式。文中給出了以Altera的QuartusⅡ?yàn)殚_(kāi)發(fā)平臺(tái),并
          • 關(guān)鍵字: FPGA  偽隨機(jī)序列  發(fā)生器    
          共7930條 395/529 |‹ « 393 394 395 396 397 398 399 400 401 402 » ›|

          fpga soc介紹

          您好,目前還沒(méi)有人創(chuàng)建詞條fpga soc!
          歡迎您創(chuàng)建該詞條,闡述對(duì)fpga soc的理解,并與今后在此搜索fpga soc的朋友們分享。    創(chuàng)建詞條

          熱門(mén)主題

          樹(shù)莓派    linux   
          關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢(xún)有限公司
          備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();