fpga soc 文章 進(jìn)入fpga soc技術(shù)社區(qū)
工信部公示08年信息產(chǎn)業(yè)重大技術(shù)發(fā)明
- 工業(yè)和信息化部召開了2008年(第八屆)信息產(chǎn)業(yè)重大技術(shù)發(fā)明評選結(jié)果發(fā)布會,入選本屆信息產(chǎn)業(yè)重大技術(shù)發(fā)明的項(xiàng)目一共有8項(xiàng)。 這8個(gè)項(xiàng)目分別是:中國移動數(shù)據(jù)業(yè)務(wù)網(wǎng)絡(luò)大型綜合測控支撐若干關(guān)鍵技術(shù),SCDMA寬帶無線接入系統(tǒng)及終端核心芯片設(shè)計(jì),液體安全檢查系統(tǒng),聯(lián)芯科技有限公司的TD-SCDMA終端解決方案,擬超導(dǎo)矢量控制變頻技術(shù),衛(wèi)星數(shù)字電視接收一體化SOC芯片,廢印制電路板環(huán)保處理及資源回收自動化生產(chǎn)線,高性能高可用性服務(wù)器地理信息系統(tǒng)關(guān)鍵技術(shù)。 附件:2008年信息產(chǎn)業(yè)重大技術(shù)發(fā)明入選項(xiàng)目
- 關(guān)鍵字: 信息產(chǎn)業(yè) TD-SCDMA SOC
數(shù)字下變頻的FPGA實(shí)現(xiàn)

- 摘要:本文介紹了數(shù)字下變頻的組成結(jié)構(gòu),并通過一個(gè)具體的實(shí)例,給出了FPGA實(shí)現(xiàn)的具體過程。 關(guān)鍵詞:FPGA;數(shù)字下變頻;VHDL 引言 數(shù)字化中頻(DIF)頻譜分析儀在高中頻實(shí)現(xiàn)數(shù)字化處理,具有分析帶寬大、RBW小、測量時(shí)長短,可對復(fù)雜信號實(shí)施時(shí)—頻分析的功能,因而得到越來越廣泛的應(yīng)用。但由于現(xiàn)有的數(shù)字信號處理器(DSP)處理速度有限,往往難以對高速率A/D采樣得到的數(shù)字信號直接進(jìn)行實(shí)時(shí)處理。為了解決這一矛盾,需要采用數(shù)字下變頻(DDC)技術(shù),將采樣得到的高速率信號變成低速率基帶信
- 關(guān)鍵字: FPGA 200812
直擴(kuò)導(dǎo)航系統(tǒng)中數(shù)字科思塔斯環(huán)的FPGA設(shè)計(jì)與實(shí)現(xiàn)

- 引言 擴(kuò)頻接收機(jī)載波的同步包括捕獲和跟蹤兩個(gè)過程,載波捕獲即多普勒頻移的粗略估計(jì)通常包含在偽碼同步過程中,而精確的載波相位及多普勒頻移則通過FLL(鎖頻環(huán))和PLL(鎖相環(huán))跟蹤來實(shí)現(xiàn)。鎖頻環(huán)直接跟蹤載波頻率,而鎖相環(huán)則直接對載波相位進(jìn)行跟蹤。鎖相環(huán)具有較高的跟蹤精度,但對通信鏈路干擾的容忍能力差,特別是受載體動態(tài)引入的多普勒頻移影響較大;而鎖頻環(huán)具有較好的動態(tài)性能,但跟蹤精度較低。載波跟蹤環(huán)的跟蹤精度決定了最后定位測量的精度。常規(guī)接收機(jī)中載波跟蹤是在數(shù)字延遲鎖定環(huán)對偽碼相關(guān)解擴(kuò)的基礎(chǔ)上,通過科斯塔
- 關(guān)鍵字: FPGA 導(dǎo)航
SoC與SiP各有千秋 兩者之爭仍將繼續(xù)
- 對生命周期相對較長的產(chǎn)品來說,SoC將繼續(xù)作為許多產(chǎn)品的核心;而若對產(chǎn)品開發(fā)周期要求高、生命周期短、面積小、靈活性較高,則應(yīng)使用SiP。 現(xiàn)代集成技術(shù)已經(jīng)遠(yuǎn)遠(yuǎn)超越了過去40年中一直以摩爾定律發(fā)展的CMOS(互補(bǔ)金屬氧化物半導(dǎo)體)工藝。人們正在為低成本無源元件集成和MEMS(微機(jī)電系統(tǒng))傳感器、開關(guān)和振蕩器等電器元件開發(fā)新的基于硅晶的技術(shù)。這意味著與集成到傳統(tǒng)CMOS芯片相比,可以把更多的功能放到SiP封裝(系統(tǒng)級封裝)中,這些新技術(shù)并不會替代CMOS芯片,而只是作為補(bǔ)充。 如果
- 關(guān)鍵字: SoC CMOS SiP
LIBERO IDE 8.5軟件工具系列增添對ACTEL全新NANO FPGA產(chǎn)品的支持
- Actel公司宣布推出 Libero® 集成設(shè)計(jì)環(huán)境 (IDE) 8.5版本,這套完整的軟件設(shè)計(jì)工具系列已進(jìn)一步擴(kuò)展,支持新近推出的nano版本IGLOO® 和ProASIC3®現(xiàn)場可編程門陣列 (FPGA)。Libero IDE 8.5版本還提供對嵌入式數(shù)學(xué)構(gòu)件(mathblock) 的例示和配置支持,可用于Actel全新的耐輻射RTAX-DSP系列產(chǎn)品。 Actel公司的nano FPGA為設(shè)計(jì)人員提供了高效的方法,以開發(fā)基于業(yè)界最低功耗、最小占位面積FPGA的便攜式
- 關(guān)鍵字: Actel 集成設(shè)計(jì)環(huán) nano FPGA
電子系統(tǒng)追求小型化?SoC、SiP各施所長

- ? 集成電路特征尺寸的縮小,使得SoC似乎成為必然的發(fā)展方向;然而,對于同時(shí)擁有多種材質(zhì)、多種工藝的系統(tǒng),SiP是最好的選擇。集成方式的選擇應(yīng)充分考慮芯片加工工藝、產(chǎn)品性能及設(shè)計(jì)周期的要求。? ????? 用盡可能小的空間、盡可能低的功耗實(shí)現(xiàn)產(chǎn)品功能和性能的優(yōu)化,是集成電路從業(yè)者追求的目標(biāo),SoC(系統(tǒng)級芯片)和SiP(系統(tǒng)級封裝)是達(dá)到這一目標(biāo)的兩條不同途徑。隨著電子整機(jī)向多功能、高性能、小型化、便攜化、高速度、低功耗和
- 關(guān)鍵字: 集成電路 SoC SiP 可編程邏輯
利用NI新型CompactRIO系統(tǒng)有效簡化高級控制應(yīng)用
- 新聞發(fā)布——2008年12月——美國國家儀器有限公司(National Instruments,簡稱NI)近日推出高性價(jià)比的NI CompactRIO可編程自動化控制器(PAC),為工程師和科學(xué)家在高級控制和監(jiān)控應(yīng)用領(lǐng)域提供了理想的解決方案。NI cRIO-9073系統(tǒng)具備集成的硬件構(gòu)架,在一個(gè)機(jī)箱上集成了嵌入式實(shí)時(shí)處理器和用戶可編程的FPGA芯片。利用LabVIEW 8.6圖形化系統(tǒng)設(shè)計(jì)平臺和NI PAC(如cRIO-9073)中的FPGA進(jìn)行編程時(shí),
- 關(guān)鍵字: NI LabVIEW FPGA
FPGA嵌入式系統(tǒng) 開發(fā)過程中的XBD文件設(shè)計(jì)
- 利用Xilinx的嵌入式開發(fā)工具EDK快速建立FPGA嵌入式系統(tǒng)過程中,板級描述(Xilinx Board Description,XBD)文件起著至關(guān)重要的作用,它是系統(tǒng)硬件配置文件MHS和約束文件UCF的基礎(chǔ)。XBD文件的設(shè)計(jì)過程中,采用模塊化的設(shè)計(jì)方法對物理電路板上FPGA外圍各單元的信息進(jìn)行描述,從而通過XBD文件實(shí)現(xiàn)IP核和板上電路模塊之間的連接。
- 關(guān)鍵字: FPGA XBD 嵌入式系統(tǒng) 過程
基于FPGA的B超數(shù)字圖像實(shí)時(shí)采集系統(tǒng)

- 1 引 言 醫(yī)學(xué)超聲診斷成像技術(shù)大多數(shù)采用超聲脈沖回波法,即利用探頭產(chǎn)生超聲波進(jìn)入人體,由人體組織反射產(chǎn)生的回波經(jīng)換能器接收后轉(zhuǎn)換為電信號,經(jīng)過提取、放大、處理,再由數(shù)字掃描變換器轉(zhuǎn)換為標(biāo)準(zhǔn)視頻信號,最后由顯示器進(jìn)行顯示。在基于FPGA+ARM 9硬件平臺的全數(shù)字化B超診斷儀中,前端探頭返回的回波電信號需由實(shí)時(shí)采集系統(tǒng)進(jìn)行波束合成、相關(guān)處理、采集并傳輸至ARM嵌入式處理系統(tǒng),視頻信號數(shù)據(jù)量大,實(shí)時(shí)性要求高,因此選用FPGA+SRAM構(gòu)成實(shí)時(shí)采集系統(tǒng),在速度和容量上都能滿足上述要求。主要介紹B超成像系
- 關(guān)鍵字: FPGA ARM
基于CPLD的移相全橋軟開關(guān)電源數(shù)字控制器
- 1引言近年來,隨著大功率開關(guān)電源的發(fā)展,對控制器的要求越來越高,開關(guān)電源的數(shù)字化和智能化也將成為...
- 關(guān)鍵字: CPLD DSP FPGA 開關(guān)電源控制器
基于FPGA+DDS的控制設(shè)計(jì)
- 為了滿足目前對數(shù)據(jù)處理速度的需求,設(shè)計(jì)了一種基于FPGA+DDS的控制系統(tǒng)。闡述了系統(tǒng)硬件實(shí)現(xiàn)方法,給出了相關(guān)的軟件設(shè)計(jì)例程。并對DDS AD9911各個(gè)控制寄存器的設(shè)置與時(shí)序進(jìn)行詳細(xì)說明,最后給出了實(shí)驗(yàn)結(jié)果。
- 關(guān)鍵字: FPGA DDS 控制設(shè)計(jì)
fpga soc介紹
您好,目前還沒有人創(chuàng)建詞條fpga soc!
歡迎您創(chuàng)建該詞條,闡述對fpga soc的理解,并與今后在此搜索fpga soc的朋友們分享。 創(chuàng)建詞條
歡迎您創(chuàng)建該詞條,闡述對fpga soc的理解,并與今后在此搜索fpga soc的朋友們分享。 創(chuàng)建詞條
關(guān)于我們 -
廣告服務(wù) -
企業(yè)會員服務(wù) -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
