<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          首頁(yè)  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問(wèn)答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
          EEPW首頁(yè) >> 主題列表 >> fpga)

          華為的冬天已來(lái),春天還會(huì)遠(yuǎn)嗎?

          • 希望今天美國(guó)給華為、中興、晉華這響亮的幾“鞭子”能抽醒國(guó)內(nèi)所有科技公司,基礎(chǔ)研究很重要,擁有自主知識(shí)產(chǎn)權(quán)才是硬道理,否則欠的“技術(shù)賬”早晚都要加倍還回去。
          • 關(guān)鍵字: 華為  FPGA  

          Achronix宣布即日推出用于人工智能/機(jī)器學(xué)習(xí)和網(wǎng)絡(luò)硬件加速應(yīng)用的第四代Speedcore eFPGA IP

          • 2018年12月4日,基于現(xiàn)場(chǎng)可編程門陣列(FPGA)的硬件加速器器件和高性能嵌入式FPGA半導(dǎo)體知識(shí)產(chǎn)權(quán)(eFPGA IP)領(lǐng)導(dǎo)性企業(yè)Achronix半導(dǎo)體公司今天宣布:即日起推出其第四代嵌入式FPGA產(chǎn)品Speedcore?Gen4 eFPGA IP,以支持客戶將FPGA功能集成到他們的SoC之中。
          • 關(guān)鍵字: Speedcore Gen4  人工智能  機(jī)器學(xué)習(xí)  FPGA  

          Achronix推出的領(lǐng)先業(yè)界的全新一代FPGA芯片產(chǎn)品及解決方案

          • 2018年11月27日,由業(yè)內(nèi)公認(rèn)的領(lǐng)先的半導(dǎo)體企業(yè)Achronix Semiconductor主辦的Achronix Speedcore7t新產(chǎn)品發(fā)布會(huì)在北京成功舉辦,此次發(fā)布會(huì)主要介紹了公司新推出的領(lǐng)先業(yè)界的全新一代FPGA芯片產(chǎn)品及解決方案,以及該公司最新的中國(guó)市場(chǎng)進(jìn)展和策略,并且接受了媒體采訪。
          • 關(guān)鍵字: Achronix  FPGA  Speedcore Gen4  

          GPS/北斗中頻信號(hào)采集系統(tǒng)設(shè)計(jì)及其捕獲算法研究

          • 本文使用MAX2769芯片設(shè)計(jì)射頻前端,將衛(wèi)星射頻信號(hào)下變頻到數(shù)字中頻;以FPGA+USB3.0的高速數(shù)據(jù)采集平臺(tái)為核心,采用FPGA芯片作為主處理器,控制射頻與USB接口芯片,完成數(shù)據(jù)傳輸和存儲(chǔ),實(shí)現(xiàn)多種衛(wèi)星中頻數(shù)據(jù)采集系統(tǒng)的設(shè)計(jì)。利用已采集好的衛(wèi)星信號(hào)中頻數(shù)據(jù),在MATLAB平臺(tái)進(jìn)行編程仿真,研究了基于FFT的信號(hào)捕獲算法,能夠同時(shí)處理GPS和北斗兩種系統(tǒng)的中頻數(shù)據(jù)并實(shí)現(xiàn)信號(hào)捕獲。通過(guò)編寫(xiě)FPGA傳輸數(shù)據(jù)的Verilog程序、USB設(shè)備的固件程序、上位機(jī)程序,給出了系統(tǒng)硬件結(jié)構(gòu)以及軟件算法流程,實(shí)現(xiàn)中
          • 關(guān)鍵字: FPGA  USB  中頻數(shù)據(jù)采集  捕獲  201812  

          聯(lián)捷科技(CTAccel)宣布完成由英特爾投資領(lǐng)投的A輪融資

          •   FPGA加速技術(shù)與解決方案領(lǐng)軍企業(yè)聯(lián)捷科技 (CTAccel Limited) 今天宣布,成功完成由英特爾投資領(lǐng)投、信智資本跟投的A輪融資。  聯(lián)捷科技將利用融來(lái)的資金擴(kuò)大產(chǎn)品組合,開(kāi)發(fā)更先進(jìn)、更高效的圖像處理與分析解決方案,并加強(qiáng)公司在北美、歐洲和亞太地區(qū)的市場(chǎng)拓展?! ∽?013年以來(lái),聯(lián)捷科技的創(chuàng)始團(tuán)隊(duì)成員一直致力于開(kāi)發(fā)基于FPGA的數(shù)據(jù)中心異構(gòu)計(jì)算技術(shù),這項(xiàng)技術(shù)重新定義了數(shù)據(jù)中心圖像處理的計(jì)算模式并獲得美國(guó)專利。該技術(shù)提供的端到端解決方案,把性能和效能提升了一個(gè)數(shù)量級(jí)。  聯(lián)捷科技的解決方案目
          • 關(guān)鍵字: 聯(lián)捷科技  FPGA  

          Micron和Achronix提供下一代FPGA并借助高性能GDDR6存儲(chǔ)器支持機(jī)器學(xué)習(xí)應(yīng)用

          • Micron和Achronix提供下一代FPGA并借助高性能GDDR6存儲(chǔ)器支持機(jī)器學(xué)習(xí)應(yīng)用
          • 關(guān)鍵字: FPGA  GDDR6  機(jī)器學(xué)習(xí)  

          從做工程師第一天起就要設(shè)想如何進(jìn)行硬件測(cè)試

          •   調(diào)試數(shù)字硬件設(shè)計(jì)可能壓力大、耗時(shí)長(zhǎng),但我們有辦法來(lái)緩解壓力。  工程設(shè)計(jì)項(xiàng)目中最令人振奮的時(shí)刻之一就是第一次將硬件移到實(shí)驗(yàn)室準(zhǔn)備開(kāi)始集成測(cè)試的時(shí)候。開(kāi)發(fā)過(guò)程中的這個(gè)階段通常需要很長(zhǎng)時(shí)  調(diào)試數(shù)字硬件設(shè)計(jì)可能壓力大、耗時(shí)長(zhǎng),但我們有辦法來(lái)緩解壓力?! 」こ淘O(shè)計(jì)項(xiàng)目中最令人振奮的時(shí)刻之一就是第一次將硬件移到實(shí)驗(yàn)室準(zhǔn)備開(kāi)始集成測(cè)試的時(shí)候。開(kāi)發(fā)過(guò)程中的這個(gè)階段通常需要很長(zhǎng)時(shí)間,也會(huì)對(duì)所有的項(xiàng)目工程師造成很大的壓力。不過(guò),現(xiàn)有的工具和方法能減輕壓力,幫助推進(jìn)項(xiàng)目進(jìn)展?! ∽屛覀儊?lái)看一下,如何在將設(shè)計(jì)推進(jìn)到更高層
          • 關(guān)鍵字: FPGA  硬件設(shè)計(jì)  

          Achronix出席2018世界集成電路大會(huì)并在人工智能與半導(dǎo)體專場(chǎng)發(fā)言

          •   2018年10月22日--24日,Achronix半導(dǎo)體公司出席了在北京亦莊舉行的“2018北京微電子國(guó)際研討會(huì)暨IC WORLD大會(huì)(世界集成電路大會(huì))”,公司亞太區(qū)總經(jīng)理羅煒亮(Eric Law)出席了大會(huì)的人工智能(AI)與半導(dǎo)體專場(chǎng),并介紹了Achronix的Speedcore嵌入式FPGA(Speedcore eFPGA)在人工智能芯片設(shè)計(jì)中的諸多優(yōu)勢(shì)和廣泛應(yīng)用?! chronix亞太區(qū)總經(jīng)理羅煒亮在世界微電子大會(huì)人工智能專場(chǎng)上演講  2018北京微電子國(guó)際研討會(huì)的指導(dǎo)單位包括工業(yè)和信息化
          • 關(guān)鍵字: Achronix  FPGA  

          萊迪思拓展其超低功耗sensAI技術(shù)集合,為“實(shí)時(shí)在線”的終端AI應(yīng)用打造最佳解決方案

          •   無(wú)論是作為協(xié)處理器、獨(dú)立的處理單元亦或是簡(jiǎn)單的橋接,只要客戶尋求的價(jià)值定位是創(chuàng)新、快速上市、低延遲、靈活的IO以及可編程性,F(xiàn)PGA就有其獨(dú)特的優(yōu)勢(shì)。靈活I(lǐng)O可以在不同的應(yīng)用場(chǎng)景支持不同類別的傳感器甚至處理多個(gè)傳感器交互和融合。AI目前還在初步階段,我們預(yù)計(jì)神經(jīng)網(wǎng)絡(luò)引擎需要可編程性持續(xù)演進(jìn)和優(yōu)化。通用的MCU功耗和延遲一般會(huì)較高,加入固化的加速器雖然可以改善當(dāng)下的性能,在未來(lái)幾年內(nèi)不能持續(xù)優(yōu)化的缺陷會(huì)是個(gè)很大的限制。在新一版的CNN加速器IP, 我們針對(duì)了神經(jīng)網(wǎng)絡(luò)的需求來(lái)優(yōu)化了DRAM存儲(chǔ)器帶寬使得E
          • 關(guān)鍵字: 萊迪思,F(xiàn)PGA  

          FPGA應(yīng)用供電設(shè)計(jì)一點(diǎn)通

          •   FPGA被廣泛應(yīng)用于各種產(chǎn)品,具有開(kāi)發(fā)時(shí)間短、成本效益高以及靈活的現(xiàn)場(chǎng)重配置與升級(jí)等諸多優(yōu)點(diǎn)。很多新型FPGA利用先進(jìn)的技術(shù)實(shí)現(xiàn)低功耗和高性能。他們通過(guò)新的制造工藝降低了內(nèi)核電壓,從而擴(kuò)大電源電壓范圍并提高電流量。很多FPGA對(duì)每個(gè)電源軌的供電需求不盡相同,而這些不同的電源有不同的電壓輸出和時(shí)序要求以及不同的噪聲靈敏度要求。電源模塊是滿足這些供電需求的理想選擇。  一個(gè)電源模塊包括控制器、FET、電感器和大部分無(wú)源器件,而這些器件都在一個(gè)封裝內(nèi),僅需外部配備輸入和輸出電容器即可完成系統(tǒng)設(shè)計(jì)。數(shù)字電源模
          • 關(guān)鍵字: FPGA  電源模塊  

          一文了解FPGA蝶變之旅 原來(lái)它才是英特爾、英偉達(dá)的隱形對(duì)手?

          •   一直在與自己賽跑的FPGA獨(dú)行俠——賽靈思(Xilinx),在其2018開(kāi)發(fā)者大會(huì)(XDF)上重磅發(fā)布了業(yè)界7nm自適應(yīng)計(jì)算加速平臺(tái) (ACAP)首款產(chǎn)品——Versal。賽靈思總裁及CEO Victor Peng在解釋Versal名稱意義時(shí)說(shuō),Versal寓意Versatile (多樣化的)+ Universal(通用的), 代表集多樣性和通用性一體,是一款可面向所有應(yīng)用、面向所有開(kāi)發(fā)者的平臺(tái)級(jí)產(chǎn)品。而Versal的面世表明賽靈思已不再是單純的FPGA公司,而轉(zhuǎn)變成平臺(tái)公司。這也意味著賽靈思將不再囿
          • 關(guān)鍵字: FPGA  英特爾  英偉達(dá)  

          萊迪思半導(dǎo)體公司任命Esam Elashmawi為首席營(yíng)銷和戰(zhàn)略官

          •   萊迪思半導(dǎo)體公司,客制化智能互連解決方案市場(chǎng)的領(lǐng)先供應(yīng)商,近日宣布任命Esam Elashmawi為首席營(yíng)銷和戰(zhàn)略官,即日上任。Elashmawi先生將為萊迪思帶來(lái)他在銷售、市場(chǎng)營(yíng)銷、戰(zhàn)略規(guī)劃和綜合管理等領(lǐng)域的豐富經(jīng)驗(yàn)。加入萊迪思之前,Elashmawi先生曾任Microsemi公司高級(jí)副總裁兼總經(jīng)理,管理公司的FPGA、存儲(chǔ)和時(shí)序解決方案產(chǎn)品線,業(yè)績(jī)出眾?! ∪R迪思總裁兼首席執(zhí)行官Jim Anderson表示:“正值公司吸引高層次人才之際,我們很高興Esam Elashmawi加入萊迪思領(lǐng)導(dǎo)團(tuán)隊(duì),擔(dān)
          • 關(guān)鍵字: 萊迪思  FPGA  

          Xilinx變身平臺(tái)公司,面向數(shù)據(jù)中心和AI推出自適應(yīng)平臺(tái)

          •   Xilinx開(kāi)發(fā)者大會(huì)(XDF)日前在京舉行,公司新總裁兼首席執(zhí)行官Victor Peng先生親臨會(huì)場(chǎng),介紹了Xilinx(賽靈思)的戰(zhàn)略及轉(zhuǎn)型成果?! ictor說(shuō),他喜歡不斷設(shè)定目標(biāo),然后為此調(diào)整和轉(zhuǎn)變,去實(shí)現(xiàn)這個(gè)目標(biāo)。Xilinx現(xiàn)在不再定位為FPGA公司,而是定位為平臺(tái)公司,并宣布了一個(gè)全新的品類,即自適應(yīng)加速平臺(tái)ACAP?! ∫?yàn)殡S著數(shù)據(jù)爆炸,傳統(tǒng)市場(chǎng)和業(yè)務(wù)都受到了顛覆,而且還出現(xiàn)了人工智能,人們要以更加迅速地變化來(lái)滿足不斷變化的要求和標(biāo)準(zhǔn)。所以就像自然界能夠適應(yīng)環(huán)境的物種一樣,在數(shù)字世界
          • 關(guān)鍵字: Xilinx  FPGA  

          云端實(shí)時(shí)視頻流解決方案由賽靈思與華為率先在華提出

          •   2018年10月12日,華為全聯(lián)接大會(huì)在上海召開(kāi),此次大會(huì)上自適應(yīng)和智能計(jì)算的全球領(lǐng)先企業(yè)賽靈思公司(Xilinx, Inc.)、華為和 NGCodec宣布開(kāi)發(fā)中國(guó)首款云端高效率視頻編碼 (HVEC) 解決方案。Xilinx開(kāi)發(fā)了高度靈活的自適應(yīng)處理平臺(tái),可以為從端到邊緣再到云的各種應(yīng)用的快速創(chuàng)新提供強(qiáng)大支持,它為此次方案的提出出了不少力。該解決方案獨(dú)家采用賽靈思 Virtex UltraScale+? FPGA 和 NGCodec 的全新 H.265 視頻編碼器。賽靈思 FPGA 助力 NGCode
          • 關(guān)鍵字: Xilinx  FPGA  

          貿(mào)澤9月新添300余新品

          •     致力于快速引入新產(chǎn)品與新技術(shù)的業(yè)界知名分銷商貿(mào)澤電子 (MouserElectronics),首要任務(wù)是提供來(lái)自全球700多家廠商的新產(chǎn)品與技術(shù),幫助客戶設(shè)計(jì)出先進(jìn)產(chǎn)品,并加快產(chǎn)品上市速度。     貿(mào)澤2018年9月發(fā)布了超過(guò)302種新品,這些產(chǎn)品均可以當(dāng)天發(fā)貨。     貿(mào)澤上月引入的部分產(chǎn)品包括:Micron串行NOR閃存 Micron串行NOR閃存具有先進(jìn)的接口和低引腳數(shù),簡(jiǎn)單易用,是適用于代碼映射應(yīng)用的簡(jiǎn)單解決方案。先進(jìn)的安全技
          • 關(guān)鍵字: FPGA  閃存  
          共6376條 27/426 |‹ « 25 26 27 28 29 30 31 32 33 34 » ›|

          fpga)介紹

          您好,目前還沒(méi)有人創(chuàng)建詞條fpga)!
          歡迎您創(chuàng)建該詞條,闡述對(duì)fpga)的理解,并與今后在此搜索fpga)的朋友們分享。    創(chuàng)建詞條
          關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
          備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();