<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          首頁(yè)  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問(wèn)答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
          EEPW首頁(yè) >> 主題列表 >> fpga+arm

          第五屆SoCIP年會(huì)完美落幕

          •   日前,第五屆SoCIP年會(huì)在北京召開。SoCIP會(huì)議已發(fā)展成為中國(guó)領(lǐng)先的SoC/ASIC設(shè)計(jì)會(huì)議之一。全天會(huì)議包括技術(shù)研討會(huì)和參展商展示,把全世界最新的SoC/ASIC設(shè)計(jì)技術(shù)帶到中國(guó)。與會(huì)者通過(guò)與一些不同公司的專家們直接交流,從而獲得最新的SoC/ASIC技術(shù)發(fā)展的第一手資料。今年的參展商包括S2C、SpringSoft、tensilica、Algotochip、CAST等等。   S2C是展會(huì)的主辦者。S2C是領(lǐng)先的快速SoC原型解決方案提供商,其總部位于美國(guó)加利福尼亞州圣何塞市并且在上海、北京
          • 關(guān)鍵字: SoCIP  FPGA  

          基于ARM的快速原型化平臺(tái)的實(shí)現(xiàn)

          • 摘要:本文首先闡述了嵌入式系統(tǒng)的特點(diǎn)以及可測(cè)性、靈活性和模塊化的設(shè)計(jì)方法,接著介紹了ARM核的快速原型化平 ...
          • 關(guān)鍵字: 快速原型化  FPGA  隨機(jī)方向傳輸  

          無(wú)線通信領(lǐng)域FPGA的應(yīng)用分析

          • 1.1無(wú)線通信綜述進(jìn)入21世紀(jì)以來(lái),無(wú)線通信技術(shù)正在以前所未有的速度向前發(fā)展。隨著用戶對(duì)各種實(shí)時(shí)多媒體業(yè)務(wù)需求的增加和互聯(lián)網(wǎng)技術(shù)的迅猛發(fā)展,可以預(yù)計(jì),未來(lái)的無(wú)線通信技術(shù)將朝著數(shù)字化、綜合化、寬帶化、智能化和
          • 關(guān)鍵字: FPGA  無(wú)線通信領(lǐng)域  分析    

          FPGA方案:SoC數(shù)字顯示系統(tǒng)

          • 本文以Virtex-II系列PlatformFPGA為例,說(shuō)明采用FPGA方案進(jìn)行數(shù)字顯示系統(tǒng)設(shè)計(jì)所具有的靈活、快速和低成本等特性。系統(tǒng)級(jí)芯片(SoC)解決方案被譽(yù)為半導(dǎo)體業(yè)最重要的發(fā)展之一,目前,從數(shù)字手機(jī)和數(shù)字電視等消費(fèi)類電子
          • 關(guān)鍵字: FPGA  SoC  方案  數(shù)字顯示系統(tǒng)    

          基于FPGA的高速實(shí)時(shí)數(shù)據(jù)采集系統(tǒng)設(shè)計(jì)

          • 摘要:設(shè)計(jì)的基于FPGA的高速實(shí)時(shí)數(shù)據(jù)采集系統(tǒng),可控制6路模擬信號(hào)的采集和處理,F(xiàn)PGA中的6個(gè)FIFO對(duì)數(shù)據(jù)進(jìn)行緩存,數(shù)據(jù)總線傳給DSP進(jìn)行實(shí)時(shí)處理和上傳給上位機(jī)顯示。程序部分是用Verilog HDL語(yǔ)言,并利用QuartusⅡ等E
          • 關(guān)鍵字: FPGA  高速實(shí)時(shí)數(shù)  采集系統(tǒng)    

          賽靈思正式發(fā)貨全球首款異構(gòu)3D FPGA

          • All Programmable技術(shù)和器件的全球領(lǐng)先企業(yè)賽靈思公司(Xilinx, Inc. (NASDAQ:XLNX) )日前宣布正式發(fā)貨 Virtex?-7 H580T FPGA —全球首款3D異構(gòu)All Programmable產(chǎn)品。Virtex-7 HT采用賽靈思的堆疊硅片互聯(lián) (SSI)技術(shù),是提供業(yè)界帶寬最高的 FPGA,可提供多達(dá)16個(gè)28 Gbps收發(fā)器和72個(gè)13.1 Gbps收發(fā)器,也是唯一能滿足關(guān)鍵Nx100G和400G線路卡應(yīng)用功能要求的單芯片解決方案。結(jié)合賽靈思領(lǐng)先的100G變速
          • 關(guān)鍵字: 賽靈思  Virtex  FPGA  

          基于ARM的室內(nèi)溫度控制系統(tǒng)的設(shè)計(jì)方案

          • 針對(duì)我國(guó)北方冬季供暖系統(tǒng)的特點(diǎn)及存在的不足,設(shè)計(jì)了基于嵌入式系統(tǒng)的ARM-Linux 平臺(tái)及模糊控制技術(shù)的室內(nèi)智能溫度控制系統(tǒng)。采用DS18B20 及ZigBee 無(wú)線組網(wǎng)技術(shù)完成了多點(diǎn)溫度采集,采用模糊控制技術(shù)實(shí)現(xiàn)了室內(nèi)溫度
          • 關(guān)鍵字: 設(shè)計(jì)  方案  控制系統(tǒng)  溫度  ARM  室內(nèi)  基于  

          用ARM對(duì)FPGA進(jìn)行配置的原理與方法

          • 0引言基于SRAM工藝FPGA在每次上電后需要進(jìn)行配置,通常情況下FPGA的配置文件由片外專用的EPROM來(lái)加載。這種傳統(tǒng)配置方式是在FPGA的功能相對(duì)穩(wěn)定的情況下采用的。在系統(tǒng)設(shè)計(jì)要求配置速度高、容量大、以及遠(yuǎn)程升級(jí)時(shí),
          • 關(guān)鍵字: FPGA  ARM  原理  方法    

          基于FPGA的頻譜分析儀的設(shè)計(jì)與研制

          • 頻譜分析儀是微電子測(cè)量領(lǐng)域中最基礎(chǔ)、最重要的測(cè)量?jī)x器之一,是從事各種電子產(chǎn)品研發(fā)、生產(chǎn)、檢驗(yàn)的重要工具。高分辨率、寬頻帶數(shù)字頻譜分析的方法和實(shí)現(xiàn)一直是該領(lǐng)域的研究熱點(diǎn)[1]?,F(xiàn)代頻譜分析儀是基于現(xiàn)代數(shù)字信
          • 關(guān)鍵字: FPGA  頻譜分析  儀的設(shè)計(jì)    

          Altium全力支持全國(guó)職業(yè)院校技能大賽

          • 下一代電子設(shè)計(jì)軟件與服務(wù)開發(fā)商 Altium公司近日宣布為2012年全國(guó)職業(yè)院校技能大賽高職組“電子產(chǎn)品設(shè)計(jì)及制作(基于FPGA)”廣東省選拔賽提供全程技術(shù)支持,并向所有參賽選手贊助Altium Designer 10使用授權(quán),助力廣大參賽者打破技術(shù)壁壘,釋放設(shè)計(jì)潛力。
          • 關(guān)鍵字: Altium  FPGA  電子設(shè)計(jì)  

          采用Xilinx 和FPGA的DDR2 SDRAM存儲(chǔ)器接口控制器的設(shè)計(jì)

          • 采用Xilinx 和FPGA的DDR2 SDRAM存儲(chǔ)器接口控制器的設(shè)計(jì),本白皮書討論各種存儲(chǔ)器接口控制器設(shè)計(jì)所面臨的挑戰(zhàn)和 Xilinx 的解決方案,同時(shí)也說(shuō)明如何使用 Xilinx軟件工具和經(jīng)過(guò)硬件驗(yàn)證的參考設(shè)計(jì)來(lái)為您自己的應(yīng)用(從低成本的 DDR SDRAM 應(yīng)用到像 667 Mb/sDDR2 SDRAM 這樣的更
          • 關(guān)鍵字: 接口  控制器  設(shè)計(jì)  存儲(chǔ)器  SDRAM  Xilinx  FPGA  DDR2  采用  

          ARM 9平臺(tái)下的CMOS圖像傳感器數(shù)據(jù)采集系統(tǒng)

          • ARM 9平臺(tái)下的CMOS圖像傳感器數(shù)據(jù)采集系統(tǒng),引言隨著CMOS(互補(bǔ)金屬氧化物半導(dǎo)體)技術(shù)的發(fā)展及市場(chǎng)需求的增加,CMOS圖像傳感器得以迅速發(fā)展。由于采用了CMOS技術(shù),可以將像素陣列與外圍支持電路(如圖像傳感器核心、單一時(shí)鐘、所有的時(shí)序邏輯、可編程功能和A/D轉(zhuǎn)
          • 關(guān)鍵字: 數(shù)據(jù)采集  系統(tǒng)  傳感器  圖像  平臺(tái)  CMOS  ARM  

          基于ARM的育肥棚溫度監(jiān)控系統(tǒng)設(shè)計(jì)

          • 基于ARM的育肥棚溫度監(jiān)控系統(tǒng)設(shè)計(jì),摘要:溫度是育肥棚的重要參數(shù)之一,過(guò)高或過(guò)低的溫度都會(huì)影響牛羊的健康和食量,從而影響牛羊的育肥速度;針對(duì)此問(wèn)題,從特有的地理環(huán)境和育肥棚的具體要求出發(fā),設(shè)計(jì)了溫度監(jiān)控的硬軟件系統(tǒng)。硬件由S3C2410處理器、
          • 關(guān)鍵字: 設(shè)計(jì)  監(jiān)控系統(tǒng)  溫度  ARM  基于  

          基于FPGA的全新數(shù)字化PCM中頻解調(diào)器設(shè)計(jì)

          • 摘要:為了對(duì)中頻PCM信號(hào)進(jìn)行直接解調(diào),提出一種全新的數(shù)字化PCM中頻解調(diào)器的設(shè)計(jì)方法。在實(shí)現(xiàn)過(guò)程中,采用大規(guī)模的FPGA芯片對(duì)位幀同步器進(jìn)行了融合,便于設(shè)備的集成化和小型化。這種新型的中頻解調(diào)器比傳統(tǒng)的基帶解
          • 關(guān)鍵字: FPGA  PCM  數(shù)字化  中頻解調(diào)器    

          基于FPGA的智能超聲波功率源的設(shè)計(jì)

          • 基于FPGA的智能超聲波功率源的設(shè)計(jì),近年來(lái),超聲波在工業(yè)中的應(yīng)用不斷涌現(xiàn),比如超聲波探傷,超聲波清洗等等。伴隨著超聲研究的熱門,如何有效的產(chǎn)生符合要求的超聲波功率源也變的迫切起來(lái),其性能特點(diǎn)直接影響著超聲的研究工作。上述研究需要超聲波具有高
          • 關(guān)鍵字: FPGA  超聲波功率源    
          共10078條 379/672 |‹ « 377 378 379 380 381 382 383 384 385 386 » ›|

          fpga+arm介紹

          您好,目前還沒有人創(chuàng)建詞條fpga+arm!
          歡迎您創(chuàng)建該詞條,闡述對(duì)fpga+arm的理解,并與今后在此搜索fpga+arm的朋友們分享。    創(chuàng)建詞條

          熱門主題

          樹莓派    linux   
          關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
          備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();