<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          首頁  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
          EEPW首頁 >> 主題列表 >> fpga+arm

          大摩:ARM將主導(dǎo)500美元以下市場

          •   摩根士丹利分析師弗朗科斯·穆尼爾(Francois Meunier)在一份研究報告中將ARM的股票評級從“持股觀望”上調(diào)至“增持”。他認(rèn)為,ARM在移動處理器市場領(lǐng)先英特爾2年時間,因此業(yè)績還將繼續(xù)提升。   ARM股票已被列入摩根士丹利的“最佳創(chuàng)意”股票名單中。穆尼爾在報告中表示:“ARM給出的長期出貨量預(yù)期最初往往讓人覺得過于樂觀,但最終 卻被證明是保守的。半導(dǎo)體產(chǎn)品的價格彈性、智能手機(jī)和平板電腦等
          • 關(guān)鍵字: ARM  處理器  

          ARM藐視Intel手機(jī)處理器 兩大陣營決戰(zhàn)在即

          •   據(jù)外電報道,ARM CEO沃倫·伊斯特(Warren East)周三表示,Intel近日在移動世界大會(以下簡稱“MWC”)上展示的智能手機(jī)處理器遠(yuǎn)落后于ARM的產(chǎn)品。   伊斯特稱,雖然從技術(shù)的角度講,Intel的智能手機(jī)解決方案好于以往,但I(xiàn)ntel CEO歐德寧(Paul Otellini)周一在MWC上展示的設(shè)備相當(dāng)于一代或兩代前的ARM解決方案。   盡管如此,伊斯特表示,對于Intel的來襲仍將嚴(yán)陣以待。他說:“因為我們在經(jīng)營這項業(yè)務(wù),
          • 關(guān)鍵字: ARM  手機(jī)處理器  

          基于FPGA高精度浮點運算器的FFT設(shè)計與仿真

          • 摘要 基于IEEE浮點表示格式及FFT算法,提出一種基2FFT的FPGA方法,完成了基于FPGA高精度浮點運算器的FFT的設(shè)計。利用VHDL語言描述了蝶形運算過程及地址產(chǎn)生單元,其仿真波形基本能正確的表示輸出結(jié)果。
            關(guān)鍵詞 快速
          • 關(guān)鍵字: FPGA  FFT  高精度  浮點運算器    

          基于FPGA的智能驅(qū)動控制系統(tǒng)設(shè)計

          • 智能驅(qū)動器以及許多汽車和 ISM 廠商正面臨著滿足新的市場需求和不斷發(fā)展的標(biāo)準(zhǔn)要求所帶來的重重挑戰(zhàn)。在現(xiàn)代工業(yè)和汽車應(yīng)用中,電機(jī)必須具有高效、低噪聲、速度范圍寬、可靠性高、成本合理等特性。在當(dāng)今工廠里,電機(jī)
          • 關(guān)鍵字: FPGA  驅(qū)動控制  系統(tǒng)設(shè)計    

          基于FPGA高速數(shù)據(jù)采集與傳輸?shù)穆暦鶞y井系統(tǒng)

          • 摘要 針對測井中信號傳輸速度低、操作繁瑣等問題,提出一種高速數(shù)據(jù)采集與傳輸?shù)男路椒āT撛O(shè)計系統(tǒng)采用高速AD轉(zhuǎn)換,以靈活、高效性價比FPGA芯片-EP1C6為平臺,利用USB傳輸,實現(xiàn)了基于Verilog的聲幅測井系統(tǒng)。最終,
          • 關(guān)鍵字: FPGA  高速數(shù)據(jù)  采集  傳輸    

          Stratix V現(xiàn)發(fā)售業(yè)界首款高性能成品28-nm FPGA

          • 以最低的功耗獲得業(yè)界最好的性能?,F(xiàn)在開始成品批量發(fā)售Stratix? V FPGA,它在高端應(yīng)用中實現(xiàn)了業(yè)界最大帶寬和最高系統(tǒng)集成度,非常靈活,降低成本和總功耗。
          • 關(guān)鍵字: FPGA  DSP  

          萊迪思推出升級版HDR-60攝像機(jī)開發(fā)套件

          • 萊迪思半導(dǎo)體公司(NASDAQ: LSCC)在2月28日至3月1日于德國紐倫堡舉辦的嵌入式世界展上,宣布發(fā)布升級版萊迪思HDR-60攝像機(jī)開發(fā)套件,新增加了Helion的圖形用戶界面(GUI)。
          • 關(guān)鍵字: 萊迪思  FPGA  HDR-60  

          基于DSP和FPGA的導(dǎo)航計算機(jī)系統(tǒng)設(shè)計

          • 基于DSP和FPGA的導(dǎo)航計算機(jī)系統(tǒng)設(shè)計,摘要:為提高導(dǎo)航的精度和實時性,設(shè)計了基于DSP和FPGA的導(dǎo)航計算機(jī)模塊,成功實現(xiàn)了低成本、小型化的捷聯(lián)慣性導(dǎo)航系統(tǒng)。通過描述硬件的設(shè)計原理和軟件的框架及流程,簡要介紹了系統(tǒng)的設(shè)計和實現(xiàn)方法。經(jīng)驗證,該系統(tǒng)
          • 關(guān)鍵字: 計算機(jī)系  設(shè)計  導(dǎo)航  FPGA  DSP  基于  

          基于FPGA動態(tài)背光源及其驅(qū)動電路設(shè)計

          • 摘要:LCD 顯示離不開背光源的輔助,而現(xiàn)在絕大多數(shù)顯示器采用恒定亮度背光源,存在顯示效果動態(tài)模糊以及低對比度等問題,并且耗能也較為嚴(yán)重。文章著重敘述一種基于視頻內(nèi)容逐幀分析,然后選擇最佳背光亮度的一種由
          • 關(guān)鍵字: 驅(qū)動  電路設(shè)計  及其  光源  FPGA  動態(tài)  基于  

          基于FPGA的慣導(dǎo)組合數(shù)據(jù)采集及控制系統(tǒng)設(shè)計

          • 摘要:利用FPGA并行處理的特點及其豐富的I/O接口,在此設(shè)計了一種針對捷聯(lián)慣導(dǎo)系統(tǒng)的組合數(shù)據(jù)采集和控制系統(tǒng)。該系統(tǒng)能夠?qū)崟r采集慣導(dǎo)系統(tǒng)所需的IMU和GPS數(shù)據(jù),能夠根據(jù)需要產(chǎn)生任意占空比的PWM控制信號,該系統(tǒng)預(yù)留
          • 關(guān)鍵字: FPGA  組合  數(shù)據(jù)采集  控制系統(tǒng)設(shè)計    

          首期XUP-Digilent TTP課程培訓(xùn)圓滿結(jié)束

          • XUP(Xilinx大學(xué)計劃部)攜手Digilent China(上海德致倫)于2012年3月4日,在上海浦東軟件大廈Xilinx上海分公司舉辦首期TTP(Target Teaching Platform)課程培訓(xùn)。
          • 關(guān)鍵字: Digilent  FPGA  

          MATHWORKS推出基于MATLAB生成HDL代碼的產(chǎn)品

          • MathWorks近日宣布推出HDL Coder,該產(chǎn)品支持MATLAB 自動生成 HDL 代碼,允許工程師利用廣泛應(yīng)用的 MATLAB 語言實現(xiàn) FPGA 和 ASIC 設(shè)計。MathWorks還宣布推出了HDL Verifier,該產(chǎn)品包含用于測試 FPGA 和 ASIC 設(shè)計的 FPGA 硬件在環(huán)功能。有了這兩個產(chǎn)品,MathWorks現(xiàn)在可提供利用 MATLAB 和 Simulink 進(jìn)行 HDL 代碼生成和驗證的能力。
          • 關(guān)鍵字: MathWorks  FPGA  HDL  

          Altera舉行世界上第一款光FPGA技術(shù)演示

          • 為創(chuàng)新設(shè)計和構(gòu)建需要大量帶寬的應(yīng)用,Altera公司(NASDAQ: ALTR)今天宣布,在世界上首次演示公司的光FPGA技術(shù)。與Avago技術(shù)公司聯(lián)合開發(fā),這一演示展示了Altera的光互連可編程器件怎樣大幅度提高互連帶寬,同時減小系統(tǒng)復(fù)雜度,降低功耗和價格。這一技術(shù)演示是Altera公司最近的系列創(chuàng)新之一,這些創(chuàng)新包括,業(yè)界為FPGA開發(fā)的第一個OpenCL程序,以及28-Gbps收發(fā)器技術(shù),實現(xiàn)了業(yè)界最高數(shù)據(jù)速率以及優(yōu)異的信號完整性。Altera于上一季度在部分用戶中進(jìn)行演示,并將于2012年3月6
          • 關(guān)鍵字: Altera  FPGA  

          基于ARM開發(fā)板平臺的嵌入式軟件保護(hù)方案

          • 基于ARM開發(fā)板平臺的嵌入式軟件保護(hù)方案,從軟件到軟硬件聯(lián)合攻擊給嵌入式系統(tǒng)造成嚴(yán)峻的安全威脅。安全性已成為嵌入式系統(tǒng)設(shè)計中必不可少的一部分,同時這又是一個折衷的過程,不能單靠軟件來保證,而全硬件的解決方式很昂貴且不具有彈性。很多產(chǎn)品開始從設(shè)
          • 關(guān)鍵字: 軟件保護(hù)  方案  嵌入式  平臺  ARM  開發(fā)  基于  

          大型FPGA設(shè)計中的多時鐘設(shè)計策略

          • 利用FPGA實現(xiàn)大型設(shè)計時,可能需要FPGA具有以多個時鐘運行的多重數(shù)據(jù)通路,這種多時鐘FPGA設(shè)計必須特別小心,需要注意最大時鐘速率、抖動、最大時鐘數(shù)、異步時鐘設(shè)計和時鐘/數(shù)據(jù)關(guān)系。設(shè)計過程中最重要的一步是確定要
          • 關(guān)鍵字: FPGA  大型  策略  多時鐘    
          共10078條 400/672 |‹ « 398 399 400 401 402 403 404 405 406 407 » ›|

          fpga+arm介紹

          您好,目前還沒有人創(chuàng)建詞條fpga+arm!
          歡迎您創(chuàng)建該詞條,闡述對fpga+arm的理解,并與今后在此搜索fpga+arm的朋友們分享。    創(chuàng)建詞條

          熱門主題

          樹莓派    linux   
          關(guān)于我們 - 廣告服務(wù) - 企業(yè)會員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
          備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();