<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          首頁(yè)  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
          EEPW首頁(yè) >> 主題列表 >> fpga+arm

          如何實(shí)現(xiàn)微控制器與FPGA的接口設(shè)計(jì)

          •  將近一半的嵌入式設(shè)計(jì)用到FPGA,僅次于微控制器。FPGA可用于執(zhí)行任何膠合邏輯、自定義IP 、計(jì)算密集型算法加速器。通過(guò)采取一些處理任務(wù), FPGA可以幫助提高系統(tǒng)性能,從而使單片機(jī)從周期密集的任務(wù)中騰出部分時(shí)間
          • 關(guān)鍵字: 接口  設(shè)計(jì)  FPGA  控制器  實(shí)現(xiàn)  如何  

          FPGA設(shè)計(jì)中常用的低功耗技術(shù)

          • 結(jié)合采用低功耗元件和低功耗設(shè)計(jì)技術(shù)在目前比以往任何時(shí)候都更有價(jià)值。隨著元件集成更多功能,并越來(lái)越小型化,對(duì)低功耗的要求持續(xù)增長(zhǎng)。當(dāng)把可編程邏輯器件用于低功耗應(yīng)用時(shí),限制設(shè)計(jì)的低功耗非常重要。本文將討論
          • 關(guān)鍵字: FPGA  低功耗技術(shù)    

          基于SPIFlash實(shí)現(xiàn)FPGA的復(fù)用配置

          • SPI(SerialPeripheralInterface,串行外圍設(shè)備接口)是一種高速、全雙工、同步的通信總線,在芯片的引腳上只占用4根線,不僅節(jié)約了芯片的引腳,同時(shí)在PCB的布局上還節(jié)省空間。正是出于這種簡(jiǎn)單、易用的特性,現(xiàn)在越來(lái)
          • 關(guān)鍵字: SPIFlash  FPGA    

          軟件無(wú)線電設(shè)計(jì)中的FPGA應(yīng)用要點(diǎn)

          • 介紹軟件無(wú)線電(SDR)是具有可重配置硬件平臺(tái)的無(wú)線設(shè)備,可以跨多種通信標(biāo)準(zhǔn)。因?yàn)榫哂懈偷某杀?、更大的靈活性和更高的性能,軟件無(wú)線電已迅速成為軍事、公共安全和商用無(wú)線領(lǐng)域的事實(shí)標(biāo)準(zhǔn)。SDR成為商用流行的主
          • 關(guān)鍵字: FPGA  軟件無(wú)線電  應(yīng)用要點(diǎn)    

          賽靈思首批7系列FPGA上市

          •   賽靈思公司(Xilinx)宣布推出其首批用于加速28nm7系列FPGA系統(tǒng)開發(fā)與集成能力提升的目標(biāo)設(shè)計(jì)平臺(tái)。賽靈思針對(duì) FPGA 系統(tǒng)設(shè)計(jì)和集成的目標(biāo)設(shè)計(jì)平臺(tái)方法提供了業(yè)界最全面的開發(fā)套件,包括開發(fā)板、ISE 設(shè)計(jì)套件工具、IP 核、參考設(shè)計(jì)和 FPGA 夾層卡 (FMC),能幫助設(shè)計(jì)人員立即啟動(dòng)應(yīng)用開發(fā)。   新型Virtex?-7 FPGA VC707 評(píng)估套件、Kintex-7 FPGA KC705 評(píng)估套件,以及與安富利電子元件部( Avnet Electronic Marketing)聯(lián)合
          • 關(guān)鍵字: 賽靈思  FPGA  

          FPGA一體化高級(jí)設(shè)計(jì)方法

          • 隨著 FPGA 技術(shù)逐步延伸至軍事電子系統(tǒng)以及嵌入式電子產(chǎn)業(yè)的幾乎全部領(lǐng)域,能發(fā)揮可編程邏輯優(yōu)勢(shì)的應(yīng)用已經(jīng)占據(jù)主流地位。通信、機(jī)載和控制系統(tǒng)尤其受益于 FPGA 的設(shè)計(jì)靈活性、現(xiàn)場(chǎng)重構(gòu)和并行處理功能。同時(shí),較短的
          • 關(guān)鍵字: FPGA  高級(jí)設(shè)計(jì)  方法    

          賽靈思推出首批7系列FPGA設(shè)計(jì)平臺(tái)之問答

          • 賽靈思在 DesignCon 2012 展會(huì)上推出面向 28nm 7 系列 FPGA 的目標(biāo)設(shè)計(jì)平臺(tái)——3 款最新開發(fā)套件,其中包括Kintex?-7 FPGA KC705 評(píng)估套件、Virtex?-7 FPGA VC707 評(píng)估套件,以及 與 安富利電子元件部 (Avnet Electronic Marketing) 聯(lián)合開發(fā)的 Kintex?-7 FPGA DSP 套件。
          • 關(guān)鍵字: 賽靈思  FPGA  

          賽靈思第一批7系列FPGA目標(biāo)設(shè)計(jì)平臺(tái)上市

          • 全球可編程平臺(tái)領(lǐng)導(dǎo)廠商賽靈思公司 (Xilinx, Inc. (NASDAQ:XLNX) )宣布推出其首批用于加速 28nm 7 系列FPGA系統(tǒng)開發(fā)與集成能力提升的目標(biāo)設(shè)計(jì)平臺(tái)。賽靈思針對(duì) FPGA 系統(tǒng)設(shè)計(jì)和集成的目標(biāo)設(shè)計(jì)平臺(tái)方法提供了業(yè)界最全面的開發(fā)套件,包括開發(fā)板、ISE 設(shè)計(jì)套件工具、IP 核、參考設(shè)計(jì)和 FPGA 夾層卡 (FMC),能幫助設(shè)計(jì)人員立即啟動(dòng)應(yīng)用開發(fā)。
          • 關(guān)鍵字: Xilinx  FPGA  

          賽靈思發(fā)布ISE 13.4 設(shè)計(jì)套件

          • 全球可編程平臺(tái)領(lǐng)導(dǎo)廠商賽靈思公司 (Xilinx, Inc. (NASDAQ:XLNX) )今天宣布推出 ISE? 13.4設(shè)計(jì)套件。該設(shè)計(jì)套件可提供對(duì) MicroBlaze? 微控制器系統(tǒng) (MCS) 的公共訪問功能、面向 28nm 7 系列 FPGA 的全新 RX 裕量分析和調(diào)試功能,以及支持面向 Artix?-7 系列和 Virtex?-7 XT 器件的部分可重配置功能。
          • 關(guān)鍵字: Xilinx  FPGA  ISE 13.4  

          腦血氧監(jiān)測(cè)儀的設(shè)計(jì)研究

          • 介紹了基于ARM的腦血氧監(jiān)測(cè)儀軟件的設(shè)計(jì)與實(shí)現(xiàn)。該軟件通過(guò)控制探頭對(duì)腦血氧信息進(jìn)行采集并通過(guò)無(wú)線方式將...
          • 關(guān)鍵字: ARM  腦血氧  監(jiān)測(cè)儀  

          JavaCard指令處理器的FPGA設(shè)計(jì)

          • JavaCard指令處理器的FPGA設(shè)計(jì),1 JavaCard簡(jiǎn)介  智能卡是指集成了CPU、ROM、RAM、COS(芯片操作系統(tǒng))和EEPROM,能儲(chǔ)存信息和圖像,具備讀/寫能力,信息能被加密保護(hù)的便攜卡。智能卡的最基本標(biāo)準(zhǔn)是ISO/IEC7816。智能卡在銀行、電信等行業(yè)得到廣泛
          • 關(guān)鍵字: 設(shè)計(jì)  FPGA  處理器  指令  JavaCard  

          基于FPGA的SOC外部組件控制器IP的設(shè)計(jì)

          • 1 引言

            嵌入式系統(tǒng)已經(jīng)發(fā)展成為應(yīng)用最廣的計(jì)算機(jī)系統(tǒng)[1]。SOC(System On a Chip)則是嵌入式系統(tǒng)的研究和開發(fā)熱點(diǎn)。SOC 的核心概念是把整個(gè)系統(tǒng)集成到一片半導(dǎo)體芯片上。目前SOC 的中文名稱還不統(tǒng)一,可被叫做
          • 關(guān)鍵字: FPGA  SOC  控制器    

          基于FPGA的NCO設(shè)計(jì)方案

          •  隨著數(shù)字通信技術(shù)的飛速發(fā)展,軟件無(wú)線電的應(yīng)用愈加的廣泛, 而影響軟件無(wú)線電性能的關(guān)鍵器件數(shù)控振蕩器NCO(Numerical CONtrolled Oscillator) 的設(shè)計(jì)至關(guān)重要直接數(shù)字頻率合成(DDS)技術(shù)是一種從相位概念出發(fā)直接合
          • 關(guān)鍵字: FPGA  NCO  設(shè)計(jì)方案    

          基于C/C++的大規(guī)模FPGA設(shè)計(jì)

          • 背景可編程邏輯器件的設(shè)計(jì)方法經(jīng)歷了布爾等式,原理圖輸入,硬件描語(yǔ)言這樣一個(gè)發(fā)展過(guò)程。隨著設(shè)計(jì)的日益復(fù)雜和可編程邏輯器件規(guī)模的不斷擴(kuò)大,人們不停地尋求更加抽象的行為級(jí)設(shè)計(jì)方法,以便在盡可能短時(shí)間內(nèi)完成自
          • 關(guān)鍵字: FPGA  大規(guī)模    

          基于ARM雙內(nèi)核的平臺(tái)化網(wǎng)絡(luò)產(chǎn)品設(shè)計(jì)

          • 基于ARM雙內(nèi)核的平臺(tái)化網(wǎng)絡(luò)產(chǎn)品設(shè)計(jì), 新興的無(wú)線連接技術(shù)促使更多產(chǎn)品向新一代商務(wù)及家庭網(wǎng)絡(luò)應(yīng)用方向發(fā)展。因此,網(wǎng)絡(luò)市場(chǎng)中的用戶終端設(shè)備(CPE:customer premises equipment)部分,也正朝著消費(fèi)市場(chǎng)的狀態(tài)轉(zhuǎn)變。
               CPE產(chǎn)品的成功,需要由一個(gè)
          • 關(guān)鍵字: 網(wǎng)絡(luò)  產(chǎn)品設(shè)計(jì)  平臺(tái)  內(nèi)核  ARM  基于  
          共10078條 410/672 |‹ « 408 409 410 411 412 413 414 415 416 417 » ›|

          fpga+arm介紹

          您好,目前還沒有人創(chuàng)建詞條fpga+arm!
          歡迎您創(chuàng)建該詞條,闡述對(duì)fpga+arm的理解,并與今后在此搜索fpga+arm的朋友們分享。    創(chuàng)建詞條

          熱門主題

          樹莓派    linux   
          關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
          備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();