<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
          EEPW首頁 >> 主題列表 >> fpga+arm

          利用FPGA實現(xiàn)HDB3編解碼功能

          • 摘要:HDB3(三階高密度雙極性)碼具有無直流分量、低頻成分少、連零個數(shù)不超過3個、便于提取時鐘信號等特點。通過對HDB3編解碼原理進行分析和研究,提出一種基于FPGA的HDB3編解碼實現(xiàn)方法,給出Verilog HDL語言的實現(xiàn)
          • 關(guān)鍵字: FPGA  HDB3  編解碼    

          基于ARM的鋼鐵材料裂紋電磁無損檢測電路設(shè)計

          • 基于ARM的鋼鐵材料裂紋電磁無損檢測電路設(shè)計,針對鋼鐵材料損傷檢測問題,依據(jù)電磁無損檢測原理,在ARM微處理器系統(tǒng)的基礎(chǔ)上,優(yōu)化設(shè)計了一套以S3C2440A控制芯片為核心的鋼鐵件裂紋檢測電路。簡單地討論了初始磁導率法的檢測原理,著重闡述了系統(tǒng)功能模塊的電路設(shè)計。試驗表明,該電路可以快速地檢測出鋼鐵材料損傷的存在并且及時發(fā)出報警,同時能夠?qū)?shù)據(jù)進行顯示和存儲。
          • 關(guān)鍵字: 電磁  無損檢測  電路設(shè)計  裂紋  材料  ARM  鋼鐵  基于  

          基于FPGA的一種新型8通道數(shù)據(jù)采集系統(tǒng)

          • 以FPGA為核心控制模塊,搭載MAX1300為數(shù)據(jù)采集模塊,完成8通道、16位精度數(shù)據(jù)采集系統(tǒng)。采集數(shù)據(jù)在FPGA內(nèi)部儲存,DSP在適當時刻對其進行讀取以完成伺服控制工作。針對以往數(shù)據(jù)采集系統(tǒng)的局限,F(xiàn)PGA內(nèi)部對所采集數(shù)據(jù)進行預(yù)處理,減輕了CPU數(shù)據(jù)處理強度和負擔。詳細介紹了各芯片硬件電路設(shè)計,給出FPGA內(nèi)部各功能模塊邏輯圖。
          • 關(guān)鍵字: FPGA  通道數(shù)據(jù)  采集系統(tǒng)    

          從Intel和ARM之爭看集成電路IP核的生態(tài)價值

          • 在幾年前如果有人將ARM和Intel相提并論,一定會被同行恥笑。Intel是一家年銷售額過300億美金,每年研發(fā)投入超過50億美元,在全球擁有近10萬員工的IT巨頭,而ARM僅僅是一家“著名的小公司”,其銷售額僅僅幾個億美金而已,在全球擁有不到2000名員工。但今天,當Intel要大力拓展嵌入式市場,極力宣傳其處理器極其適用于嵌入式應(yīng)用的時候,卻遇到了一個繞不過的競爭對手,ARM。其實,Intel面對的絕不僅僅是一家ARM公司,它面對的是一個ARM公司營造起來的生態(tài)系統(tǒng)。 半
          • 關(guān)鍵字: Intel  ARM  IP核  生態(tài)價值  

          三星電子和Xilinx宣布45nm Spartan-6 FPGA 系列實現(xiàn)量產(chǎn)供貨

          •   全球高級半導體技術(shù)領(lǐng)先者三星電子有限公司和全球可編程邏輯解決方案領(lǐng)導廠商賽靈思公司(Xilinx, Inc. (NASDAQ: XLNX))日前共同宣布,賽靈思 Spartan®-6 FPGA 系列已取得三星電子旗下晶圓代工廠三星代工(Samsung Foundry)的 45nm 工藝技術(shù)的全面生產(chǎn)認證。這種先進的工藝節(jié)點技術(shù)結(jié)合業(yè)界一流的 FPGA 設(shè)計,可實現(xiàn)低成本、低功耗、高性能的最佳平衡,從而使 Spartan-6 系列 FPGA 能夠滿足成本敏感型市場的各種應(yīng)用需求。今天發(fā)布的消息標
          • 關(guān)鍵字: Xilinx  Spartan  FPGA  

          ARM公司稱今年全球?qū)⒂谐^50款平板電腦問世

          •   ARM公司一名高管周三表示,蘋果公司發(fā)布iPad將吸引眾多競爭對手推出類似產(chǎn)品進入該領(lǐng)域,他預(yù)期今年全球各公司將推出超過50款平板電腦。   這種平板電腦的熱潮也鼓舞了ARM公司,該公司今年在臺北舉行的Computex電子展上租用了更大的空間,以展示使用其處理器的各種數(shù)碼產(chǎn)品,包括電子 書閱讀器和迷你筆記本等。   ARM全球移動運算ODM經(jīng)理Roy Chen在臺北的新聞發(fā)布會上表示:“第一批平板電腦將于第二季度由移動網(wǎng)絡(luò)運營商們推出,而在第三季度將有更多平板電腦問世。”
          • 關(guān)鍵字: ARM  平板電腦  Android  

          基于MCU+FPGA模式的RFID讀寫器設(shè)計

          •   射頻識別技術(shù)RFID是一種非接觸的自動識別技術(shù),其基本原理是利用射頻信號和空間耦合(電感和電磁耦合)傳輸特性,實現(xiàn)對被識別物體的自動識別,射頻識別系統(tǒng)一般由兩部分組成,射頻標簽(Tag)和射頻讀寫器(Reader
          • 關(guān)鍵字: 讀寫器  設(shè)計  RFID  模式  MCU  FPGA  基于  

          基于FPGA的USB接口IP核設(shè)計

          • 摘要: 重點闡述了USB接口IP核關(guān)鍵模塊的設(shè)計和驗證,用VerilogHDL對USBIP核協(xié)議RTL級代碼編寫,對USB協(xié)議的數(shù)據(jù)流、傳輸?shù)冗M行了深入的分析,在Xilinx ISE軟件平臺上進行了FPGA綜合,并在Xilinx FPGA開發(fā)板上調(diào)試成功
          • 關(guān)鍵字: FPGA  USB  IP核  接口    

          基礎(chǔ)架構(gòu)應(yīng)用成FPGA產(chǎn)業(yè)激增點

          •   賽靈思公司全球副總裁兼首席技術(shù)官Ivo Bolsens認為在2010年, FPGA平臺在電子基礎(chǔ)架構(gòu)應(yīng)用中的巨大增長機會,如有線通信、3G和LTE無線部署,這些應(yīng)用一般都要求超過每秒1000 Giga次運算和100 Gbps以上的數(shù)據(jù)包處理速率的高性能DSP處理。綠色IT需要高能效、高性能的計算架構(gòu),以便充分利用并行計算能力。智能網(wǎng)格將依靠可編程、靈活的設(shè)備和計量儀器。而安防設(shè)備要求復(fù)雜的圖像處理算法。這些計算密集型應(yīng)用非常適合采用當前領(lǐng)先的FPGA所帶來的性能和靈活性優(yōu)勢。2010年,賽靈思將通過新
          • 關(guān)鍵字: Xilinx  FPGA  3G  LTE  

          工藝技術(shù)發(fā)展帶給FPGA更多市場空間

          •   Altera IC設(shè)計副總裁Bradley Howe認為通信系統(tǒng)、高端測試設(shè)備和軍事通信系統(tǒng)等寬帶應(yīng)用將推動半導體產(chǎn)品的全面發(fā)展。高速互聯(lián)將成為半導體產(chǎn)品最關(guān)鍵、最能突出產(chǎn)品優(yōu)勢的功能,特別是從1 G~11.3 Gbps,高速串行鏈路幾乎是所有市場領(lǐng)域半導體知識產(chǎn)權(quán)(IP)的基本組成。   Bradley Howe   2010年,Altera主要關(guān)注的領(lǐng)域是工藝技術(shù)應(yīng)用,在收發(fā)器上的業(yè)界領(lǐng)先優(yōu)勢以及FPGA的功耗和復(fù)雜性管理等,以滿足越來越高的寬帶應(yīng)用需求。隨著高級工藝節(jié)點芯片開發(fā)成本的攀升
          • 關(guān)鍵字: Altera  IC設(shè)計  FPGA  

          FPGA主導3D視頻處理市場 ASIC遭遇標準瓶頸

          •   在電影《阿凡達》中,當Neytiri救了地球人狀態(tài)的JakeSully時,JakeSully一句深情的“Iseeyou”推動劇情走向最高潮,這句臺詞隨之也被人們廣為傳誦。JakeSully和Neytiri對世界美好的愿望和共同的追求,使雙方互相看到了地球人和納威人之間不可分割的聯(lián)系,而觀眾則通過先進的3D視頻處理技術(shù),觀賞到了3D電影的逼真效果,感受到這部電影帶來的震撼。   FPGA主導3D視頻處理市場   《阿凡達》3D電影的熱映,引發(fā)了前所未有的3D熱潮。不僅3D電影
          • 關(guān)鍵字: FPGA  3D視頻  處理  ASIC  

          Altera Stratix IV FPGA通過了Interlaken通用性測試

          •   Altera公司今天宣布,Stratix ?IV FPGA通過Interlaken聯(lián)盟的器件通用性測試。Altera認證了與使用Interlaken協(xié)議的第三方組件的高性能FPGA接口。Stratix IV GT FPGA通過6.25-Gbps線速通用性測試,是業(yè)界唯一支持10 Gbps線速的Interlaken解決方案。器件通用性測試驗證了Stratix IV FPGA芯片間Interlaken接口,確保它們能夠為下一代無線和固網(wǎng)基礎(chǔ)設(shè)施應(yīng)用迅速提供全包解決方案。   Altera使用S
          • 關(guān)鍵字: Altera  Stratix  FPGA  

          基于FPGA的嵌入式Linux軟硬件設(shè)計

          • 本文介紹了通過FPGA 內(nèi)部嵌入的Powerpc405處理器,移植嵌入式Linux系統(tǒng),并和FPGA 協(xié)調(diào)工作的軟硬件實現(xiàn)過程。該系統(tǒng)既發(fā)揮了FPGA并行處理和多接口控制的優(yōu)勢,也有效地融合了Linux系統(tǒng)在程序調(diào)度和穩(wěn)定性方面的優(yōu)勢。
          • 關(guān)鍵字: FPGA  Linux  嵌入式  201003  

          采用硬件加速發(fā)揮MicroBlaze處理能力

          • 有許多算法可以轉(zhuǎn)化為純硬件來加速處理器,諸如平均標準偏差算法、給定時間內(nèi)創(chuàng)建最小值或最大值、濾波器以及FFT等。不過,諸如位反轉(zhuǎn)等一些不常見的算法可采用合適的硬件加速器也能移植到硬件上。本文以賽靈思的MicroBlaze為例,探討了在FPGA上采用此種硬件加速方法,使系統(tǒng)性能可超過標準處理器、控制器甚至 DSP。
          • 關(guān)鍵字: Xilinx  FPGA  處理器  硬件加速  MicroBlaze  FPU  201003  
          共10079條 530/672 |‹ « 528 529 530 531 532 533 534 535 536 537 » ›|

          fpga+arm介紹

          您好,目前還沒有人創(chuàng)建詞條fpga+arm!
          歡迎您創(chuàng)建該詞條,闡述對fpga+arm的理解,并與今后在此搜索fpga+arm的朋友們分享。    創(chuàng)建詞條

          熱門主題

          樹莓派    linux   
          關(guān)于我們 - 廣告服務(wù) - 企業(yè)會員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
          備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();