<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          首頁(yè)  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問(wèn)答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
          EEPW首頁(yè) >> 主題列表 >> fpga+dsp

          嵌入式系統(tǒng)的自適應(yīng)前照燈系統(tǒng)設(shè)計(jì)

          • 摘要:為了改善駕駛員在夜間或能見(jiàn)度較低環(huán)境下的視野范圍,提高行駛的安全性,介紹了一種基于嵌入式系統(tǒng)的汽車(chē)自適應(yīng)前照燈系統(tǒng)的設(shè)計(jì)方案。此系統(tǒng)中的前照燈控制器采用FPGA來(lái)控制CAN總線控制器、數(shù)/模轉(zhuǎn)換器和全橋
          • 關(guān)鍵字: 步進(jìn)電機(jī)  FPGA  MCP2510  LMD18245  

          基于Verilog的多路相干DDS信號(hào)源設(shè)計(jì)

          • 摘要:傳統(tǒng)的多路同步信號(hào)源常采用單片機(jī)搭載多片專用DDS芯片配合實(shí)現(xiàn)。該技術(shù)實(shí)現(xiàn)復(fù)雜,且在要求各路同步相干可控時(shí)難以實(shí)現(xiàn)。本文在介紹了DDS原理的基礎(chǔ)上,給出了用Verilog_HDL語(yǔ)言實(shí)現(xiàn)相干多路DDS的工作原理、設(shè)
          • 關(guān)鍵字: DDS  現(xiàn)場(chǎng)可編程門(mén)陣列(FPGA)  相位累加器  Verilog_HDL  

          用微控制器或DSP電路控制開(kāi)機(jī)/關(guān)機(jī)功能

          • 在許多設(shè)備中,一個(gè)開(kāi)/關(guān)按鍵可開(kāi)啟或關(guān)斷電源。一般情況下,不管微控制器或 DSP 電路正在處理的是處理功能還是負(fù)載,在按下按鍵時(shí),系統(tǒng)都會(huì)關(guān)斷。圖 1所示的小型電路可用來(lái)使微控制器或 DSP 電路控制這一開(kāi)/關(guān)功
          • 關(guān)鍵字: 微控制器  DSP  控制開(kāi)機(jī)  

          小功率單相光伏并網(wǎng)逆變器設(shè)計(jì)

          • 0 引言自20世紀(jì)90年代以來(lái),太陽(yáng)能發(fā)電技術(shù)得到了持續(xù)高速發(fā)展,光伏并網(wǎng)發(fā)電已經(jīng)成為當(dāng)今太陽(yáng)能主要利用形式之一。并網(wǎng)逆變器作為并網(wǎng)發(fā)電系統(tǒng)的核心環(huán)節(jié),已經(jīng)成為該領(lǐng)域的研究熱點(diǎn)。本文基于光伏并網(wǎng)逆變器的基本
          • 關(guān)鍵字: 逆變器  并網(wǎng)  DSP  

          為助聽(tīng)器應(yīng)用搭建有效的硬件平臺(tái)

          • 與便攜消費(fèi)電子領(lǐng)域一樣,助聽(tīng)器設(shè)計(jì)也面臨提升工作性能、增添新功能、延長(zhǎng)電池使用時(shí)間,同時(shí)維持小巧外形的壓力。這些慣而有之的抵觸因素,使助聽(tīng)器開(kāi)發(fā)成為極復(fù)雜且富有挑戰(zhàn)之事。本文詳述助聽(tīng)器用數(shù)字信號(hào)處理器
          • 關(guān)鍵字: 助聽(tīng)器    硬件平臺(tái)    DSP    SoC  

          從原理入手,解析基于DSP的漢字語(yǔ)音識(shí)別系統(tǒng)的實(shí)現(xiàn)方式

          • 語(yǔ)音識(shí)別是機(jī)器通過(guò)識(shí)別和理解過(guò)程把語(yǔ)音信號(hào)轉(zhuǎn)變?yōu)橄鄳?yīng)的文本文件或命令的高技術(shù)。作為專門(mén)的研究領(lǐng)域,語(yǔ)音識(shí)別又是一門(mén)交叉學(xué)科,它與聲學(xué)、語(yǔ)音學(xué)、語(yǔ)言學(xué)、數(shù)字信號(hào)處理理論、信息論、計(jì)算機(jī)科學(xué)等眾多學(xué)科緊密
          • 關(guān)鍵字: 語(yǔ)音識(shí)別    DSP    特征提取    帶通濾波    隱馬爾科夫模型  

          基于CPLD的FPGA從并快速加載方案

          • 現(xiàn)場(chǎng)可編程門(mén)陣列(FPGA)作為專用集成電路(ASIC)領(lǐng)域的一種半定制電路,可以根據(jù)設(shè)計(jì)的需要靈活實(shí)現(xiàn)各種接口或者總線的輸出,在設(shè)備端的通信產(chǎn)品中已得到越來(lái)越廣泛的使用。FPGA 是基于靜態(tài)隨機(jī)存儲(chǔ)器(SRAM)結(jié)構(gòu)的,
          • 關(guān)鍵字: FPGA    CPLD    控制器    從并    加載  

          單片機(jī),ARM,F(xiàn)PGA,嵌入式這些有什么區(qū)別,各自特點(diǎn)是什么?

          • 單片機(jī)的特點(diǎn):(1)受集成度限制,片內(nèi)存儲(chǔ)器容量較小,一般內(nèi)ROM:8KB以下;(2)內(nèi)RAM:256KB以內(nèi)。(3)可靠性高(4)易擴(kuò)展(5)控制功能強(qiáng)(6)易于開(kāi)發(fā)ARM的特點(diǎn):(1) 自帶廉價(jià)的程序存儲(chǔ)器(FLASH)和非易失的數(shù)據(jù)存儲(chǔ)器(E
          • 關(guān)鍵字: 單片機(jī)  嵌入式  FPGA  ARM  

          多核處理器可替代FPGA

          • Peter認(rèn)為,鑒于其高性能、易編程及低成本特點(diǎn),GPGPU技術(shù)在許多情況下能夠替代FPGA和DSP。盡管沒(méi)有針腳,諸如圖形處理器(GPU)和Tilera處理器等多核處理器在某些應(yīng)用中正逐步替代現(xiàn)場(chǎng)可編程門(mén)陳列(FPGA)。開(kāi)發(fā)人員表
          • 關(guān)鍵字: FPGA  處理能力  圖形處理器  

          ARM+DSP雙核處理器應(yīng)用程序攻略

          • 曾經(jīng),會(huì)單片機(jī)的工程師牛得一塌糊涂。想十年前一個(gè)會(huì)單片機(jī)的工程師幾乎就是嵌入式工程師的代名詞。若干年前,ARM開(kāi)始暫露頭角,看到單片機(jī)工程師的牛氣,ARM工程師笑了。而從包括合眾達(dá)在內(nèi)的中國(guó)DSP三巨頭開(kāi)始在
          • 關(guān)鍵字: ARM  DSP  

          異步FIFO在DSP圖像采集系統(tǒng)中的應(yīng)用

          • 引言基于DSP的圖像采集與處理系統(tǒng)與傳統(tǒng)的PC端的系統(tǒng)相比,具有功耗低、攜帶方便、處理速度快的特點(diǎn),被廣泛使用在圖像采集與處理領(lǐng)域。DSP(Digital Signal Process or)芯片也稱數(shù)字信號(hào)處理器,是TI公司推出的專
          • 關(guān)鍵字: 異步FIFO  TVP5150  DSP  中斷  CPLD  

          基于單片機(jī)和FPGA的空間材料高溫爐控制系統(tǒng)

          • 隨著我國(guó)空間技術(shù)的發(fā)展,越來(lái)越多的空間科學(xué)實(shí)驗(yàn)得以進(jìn)行。太空中的超真空、微重力、強(qiáng)輻射等條件為科學(xué)實(shí)驗(yàn)提供了在地面難以實(shí)現(xiàn)的環(huán)境??臻g材料科學(xué)實(shí)驗(yàn)是一種重要的空間科學(xué)實(shí)驗(yàn)。不論是國(guó)際上還是國(guó)內(nèi),都投入
          • 關(guān)鍵字: 單片機(jī)  FPGA  溫度控制  空間材料  

          DSP硬件設(shè)計(jì)的幾個(gè)注意事項(xiàng)

          • 數(shù)字信號(hào)處理芯片(DSP) 具有高性能的CPU(時(shí)鐘性能超過(guò)100MHZ)和高速先進(jìn)外圍設(shè)備,通過(guò)CMOS處理技術(shù),DSP芯片的功耗越來(lái)越低。這些巨大的進(jìn)步增加了DSP電路板設(shè)計(jì)的復(fù)雜性,并且同簡(jiǎn)單的數(shù)字電路設(shè)計(jì)相比較,面臨更多相似的問(wèn)題。
          • 關(guān)鍵字: DSP  CPU  CMOS  功耗  

          關(guān)于DSP編程的幾個(gè)關(guān)鍵問(wèn)題

          • 在實(shí)際通信應(yīng)用中,一個(gè)突發(fā)之后,程序必須為下一個(gè)突發(fā)作準(zhǔn)備。因此一般采用串口的DMA多幀方式進(jìn)行發(fā)送,在中斷處理程序中或停止發(fā)送或加載數(shù)據(jù)
          • 關(guān)鍵字: DSP  編程  中斷處理  

          基于ARM的嵌入式系統(tǒng)從串配置FPGA的實(shí)現(xiàn)

          • ARM(Advanced RISC Machines)既可以認(rèn)為是一個(gè)公司,也可以認(rèn)為是對(duì)一類(lèi)微處理器的統(tǒng)稱,還可以認(rèn)為是一項(xiàng)技術(shù)?;贏RM技術(shù)的微處理器應(yīng)用約占據(jù)了32位 RISC微處理器75%以上的市場(chǎng)份額,ARM技術(shù)正在逐步滲入到人們生活的各個(gè)方面。
          • 關(guān)鍵字: ARM  嵌入式  FPGA  從串配置  
          共9854條 122/657 |‹ « 120 121 122 123 124 125 126 127 128 129 » ›|

          fpga+dsp介紹

          您好,目前還沒(méi)有人創(chuàng)建詞條fpga+dsp!
          歡迎您創(chuàng)建該詞條,闡述對(duì)fpga+dsp的理解,并與今后在此搜索fpga+dsp的朋友們分享。    創(chuàng)建詞條

          熱門(mén)主題

          樹(shù)莓派    linux   
          關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
          備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();