<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          首頁(yè)  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問(wèn)答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
          EEPW首頁(yè) >> 主題列表 >> fpga+dsp

          FPGA在實(shí)時(shí)基因組測(cè)序計(jì)算大顯身手,把測(cè)序時(shí)間從30小時(shí)縮短到26分鐘!

          •   基因組測(cè)序是一種新型基因檢測(cè)技術(shù),它可以從血液或者唾液中分析測(cè)定基因全序列,用來(lái)預(yù)測(cè)疾病,個(gè)人的行為特征等等。實(shí)現(xiàn)這一項(xiàng)技術(shù)需要海量的計(jì)算支持,常常需要等待一段時(shí)間才可以獲得檢測(cè)結(jié)果。然而,Edico Genome推出的“龍”硬件加速卡將測(cè)序計(jì)算時(shí)間由30小時(shí)縮短到26分鐘,很快就可能優(yōu)化實(shí)現(xiàn)實(shí)時(shí)計(jì)算的目標(biāo)。   IBM Power Systems最近在《華盛頓郵報(bào)》官網(wǎng)上發(fā)表了題為“Powerful computing crunches genomic data
          • 關(guān)鍵字: Xilinx   FPGA  

          神奇,用ZYNQ控制人體器官培植環(huán)境

          •   Biostage使用可再生生物技術(shù)來(lái)培育重要的人體器官。器官培育在一個(gè)不產(chǎn)生排異現(xiàn)象的支架上完成,支架源自病人自己的干細(xì)胞。該技術(shù)被用來(lái)治療各種危及生命的嚴(yán)重疾病,包括食道、支氣管方面和氣管腫瘤、氣管創(chuàng)傷等當(dāng)前治療手段非常有限并且死亡率非常高的疾病。Biostage公司使用Cellframe技術(shù)在一個(gè)生物反應(yīng)器中來(lái)培育替代器官,這個(gè)生物反應(yīng)器NI(美國(guó)國(guó)家儀器)的RIO電路板和模組實(shí)時(shí)控制,并且借助了LabVIEW開發(fā)環(huán)境和LabVIEW FPGA軟件。在一個(gè)旋轉(zhuǎn)的生物反應(yīng)器中培植若干天后,再生器官就
          • 關(guān)鍵字: ZYNQ  FPGA  

          構(gòu)建嵌入式系統(tǒng)的秘訣

          •   隨著嵌入式系統(tǒng)不斷普及,我們可以從積累的開發(fā)知識(shí)中獲得巨大優(yōu)勢(shì),構(gòu)建更出色的系統(tǒng)。E工程師一刻也沒忘記交付達(dá)到質(zhì)量、時(shí)間安排和預(yù)算目標(biāo)的項(xiàng)目的需求。您可以借鑒嵌入式系統(tǒng)開發(fā)人員社區(qū)多年來(lái)累計(jì)的經(jīng)驗(yàn)教訓(xùn),確保您下一個(gè)嵌入式系統(tǒng)項(xiàng)目達(dá)成這些目標(biāo)。下面我們來(lái)了解一些為嵌入式開發(fā)帶來(lái)了最佳實(shí)踐的重要經(jīng)驗(yàn)。   系統(tǒng)地思考   系統(tǒng)工程是一個(gè)廣泛的專業(yè)領(lǐng)域,覆蓋從航空母艦及衛(wèi)星到實(shí)現(xiàn)其性能的嵌入式系統(tǒng)的所有開發(fā)工作。我們可以運(yùn)用系統(tǒng)工程方法管理從概念到使用周期結(jié)束處置的嵌入式系統(tǒng)工程生命周期。系統(tǒng)工程方案的
          • 關(guān)鍵字: 嵌入式系統(tǒng)  FPGA  

          不同光纖收發(fā)器間(QSFP與GTH)通信研究與實(shí)現(xiàn)

          基于FPGA的TS流的UDP封裝實(shí)現(xiàn) 

          • 為實(shí)現(xiàn)數(shù)字廣播接收機(jī)輸出的傳輸(TS)流方便地接入嵌入式平臺(tái),實(shí)現(xiàn)綜合業(yè)務(wù)接收,本文基于現(xiàn)場(chǎng)可編程門陣列(FPGA),實(shí)現(xiàn)了將集成DVB-T(Digital Video Broadcasting-Terrestrial)高頻頭輸出的TS流轉(zhuǎn)化為UDP協(xié)議的IP流,進(jìn)一步通過(guò)以太網(wǎng)接口進(jìn)入嵌入式平臺(tái),支持綜合業(yè)務(wù)接收。該接口轉(zhuǎn)化模塊借助FPGA,將緩存的TS流進(jìn)行有效封裝,設(shè)置以太網(wǎng)接口,輸出UDP格式的IP流。實(shí)測(cè)表明,該接口轉(zhuǎn)換模塊可實(shí)現(xiàn)TS流到IP流的轉(zhuǎn)換,支持嵌入式平臺(tái)視頻播放與綜合業(yè)務(wù)接收。
          • 關(guān)鍵字: FPGA  DVB-T  TS流轉(zhuǎn)IP流  201608  

          基于ARM Cortex-A8處理器的工業(yè)機(jī)器人示教器設(shè)計(jì) 

          • 本文提出了一種工業(yè)機(jī)器人示教器設(shè)計(jì)和實(shí)現(xiàn)方案。該示教器以TI的ARM Cortex-A8處理器AM3359為核心,擴(kuò)展了2GB DDR3 SDRAM、4GB NAND Flash、8.4英寸LCD屏和觸摸屏、1000Mbps以太網(wǎng)通信接口、USB接口、搖桿、按鍵等外圍電路,并基于嵌入式Linux系統(tǒng)和Qt開發(fā)框架,對(duì)示教器軟件進(jìn)行了模塊化設(shè)計(jì)。該示教器已經(jīng)成功應(yīng)用于6軸機(jī)器人本體。
          • 關(guān)鍵字: FPGA  DVB-T  TS流轉(zhuǎn)IP流  201608  

          郭天祥:我的大學(xué)六年

          •   在哈爾濱工程大學(xué)六年,我在學(xué)校電子創(chuàng)新實(shí)驗(yàn)室呆了四年,這四年里創(chuàng)新實(shí)驗(yàn)室給我提供了良好的學(xué)習(xí)環(huán)境和完善的實(shí)驗(yàn)設(shè)備;在與眾多電子愛好者的交流中,使我學(xué)到了更多的專業(yè)知識(shí);在學(xué)校老師們的教導(dǎo)下,讓我學(xué)會(huì)了如何做一名合格的大學(xué)生。因此,在這里我要感謝哈爾濱工程大學(xué)的歷任領(lǐng)導(dǎo),我今天成績(jī)的取得得益于他們不斷完善的教育體制;衷心地感謝曾經(jīng)教導(dǎo)過(guò)我的刁鳴教授、付永慶教授、王松武教授,沒有他們對(duì)我的培養(yǎng),也就沒有我的今天。同時(shí)我也希望能有更多的電子愛好者加入創(chuàng)新實(shí)驗(yàn)室,在完善自我的同時(shí),在電子行業(yè)做出更突出的業(yè)績(jī)。
          • 關(guān)鍵字: ARM  DSP  

          一個(gè)電子工程師的經(jīng)驗(yàn)之談!

          •   “工程師是科學(xué)家;工程師是藝術(shù)家;工程師也是思想家。”一位偉大的工程師曾經(jīng)提出過(guò)這樣的一段感言。不錯(cuò),工程師是利用自然科學(xué)來(lái)創(chuàng)造工程的人。工程既是物質(zhì)的也是思想上的。許多不朽的工程,偉大的發(fā)明以及出神入化的技術(shù)方案,許多人往往只看到了他們的瑰麗,而作為工程師則更應(yīng)該看到設(shè)計(jì)的靈魂。因此我們應(yīng)該深入的理解“工程師也是藝術(shù)家和思想家”。工程設(shè)計(jì)的本身就是一種藝術(shù),也是工程師思想的結(jié)晶。一部精密的機(jī)械設(shè)備,一個(gè)高效而又健壯的程序,一個(gè)復(fù)雜而又無(wú)懈可擊的電路,這
          • 關(guān)鍵字: DSP  工程師  

          基于FPGA的分布式光纖檢測(cè)系統(tǒng)設(shè)計(jì)

          •   光纖通信是用光纖作為傳輸介質(zhì),以光波作為載波來(lái)實(shí)現(xiàn)信息傳輸,從而達(dá)到通信目的的一種新通信技術(shù)。與傳統(tǒng)的電氣通信相比,光纖傳感技術(shù)具有精度和靈敏度高、抗電磁干擾、壽命長(zhǎng)、耐腐蝕、成本低、光纖傳輸損耗極低,傳輸距離遠(yuǎn)等突出優(yōu)點(diǎn)。   雖然光纖通信具有以上突出的優(yōu)點(diǎn),但本身存在的缺陷也不容忽視,比如:光纖的質(zhì)地脆,容易斷裂、機(jī)械強(qiáng)度差,彎曲不能過(guò)小;供電困難;分路、耦合不靈活;光纖的切斷和連接需要特定的工具或設(shè)備等。城建施工、洪水侵襲、人為破壞、地殼運(yùn)動(dòng)等人為行為或者天災(zāi)的破壞,都很容易造成光纖線路的故障
          • 關(guān)鍵字: FPGA  光纖  

          我國(guó)成功自主研發(fā)海軍某平臺(tái)信息化彈藥解碼芯片

          •   近日,記者從中國(guó)電子科技集團(tuán)公司第二十研究所獲悉,我國(guó)自主研制的海軍某平臺(tái)信息化彈藥解碼芯片測(cè)試成功,標(biāo)志著該型彈藥主控系統(tǒng)的核心器件實(shí)現(xiàn)100%國(guó)產(chǎn)化。   目前,我國(guó)年均進(jìn)口芯片所需外匯達(dá)2000多億美元,金額遠(yuǎn)超原油。“自主芯難求”是我軍系統(tǒng)核心器件國(guó)產(chǎn)化一個(gè)不容忽視的問(wèn)題。中國(guó)電科第二十研究所所長(zhǎng)助理、導(dǎo)航事業(yè)部主任任小偉說(shuō):“通過(guò)技術(shù)創(chuàng)新、自主研制打破國(guó)外的技術(shù)封鎖和產(chǎn)品禁運(yùn),從根本上解決裝備核‘芯’器件受制于人的局面,對(duì)保障我軍
          • 關(guān)鍵字: FPGA  芯片  

          基于SATA2.0的高速存儲(chǔ)系統(tǒng)設(shè)計(jì)實(shí)現(xiàn)

          • 本文介紹了一種高速數(shù)據(jù)存儲(chǔ)系統(tǒng),該系統(tǒng)采用SATA2.0協(xié)議,存儲(chǔ)介質(zhì)選擇的是Intel公司新型固態(tài)硬盤,控制器選擇的是Xilinx公司的Viretx-5系列FPGA,以及所提供的軟件開發(fā)平臺(tái)ISE和EDK聯(lián)合開發(fā)工具,最后使用ChipScope對(duì)系統(tǒng)進(jìn)行測(cè)試。多次測(cè)試結(jié)果顯示,本系統(tǒng)能穩(wěn)定有效地完成高速數(shù)據(jù)傳輸,且存儲(chǔ)速度達(dá)到800MB/s。
          • 關(guān)鍵字: FPGA  SATA2.0  固態(tài)硬盤  ChipScope  Xilinx  201607  

          Achronix針對(duì)數(shù)據(jù)中心應(yīng)用推出具有最高FPGA存儲(chǔ)帶寬的PCIe加速板

          •   Achronix Semiconductor公司(Achronix Semiconductor Corporation)今日宣布:從即日起提供符合PCIe外形規(guī)格的全新Accelerator-6D加速板,它帶有業(yè)內(nèi)最高的單個(gè)現(xiàn)場(chǎng)可編程門陣列(FPGA)器件存儲(chǔ)帶寬,可用于實(shí)現(xiàn)針對(duì)高速數(shù)據(jù)中心加速應(yīng)用的PCIe擴(kuò)展卡。這款加速板集成了一片SpeedsterTM22i HD1000 FPGA器件,該器件擁有700,000個(gè)查找表并連接至6個(gè)獨(dú)立的存儲(chǔ)器控制器,從而可支持多達(dá)192 GB的存儲(chǔ)資源和690
          • 關(guān)鍵字: Achronix  FPGA  

          日廠紛紛公布FPGA研發(fā)成果 創(chuàng)造新商機(jī)

          •   日本政府為重振日本半導(dǎo)體產(chǎn)業(yè),積極推動(dòng)各種先進(jìn)半導(dǎo)體研發(fā)計(jì)劃,其中一個(gè)類別就是FPGA(Field Programmable Gate Array),希望配合人工智能(AI)、物聯(lián)網(wǎng)(IoT)、與大數(shù)據(jù)(Bigdata)等新技術(shù),提供更高且更具彈性的機(jī)器人等技術(shù)應(yīng)用,并盡快超越目前仍處領(lǐng)先地位的GPU,創(chuàng)造新商機(jī)。   目前日本東北大學(xué)(Tohoku University)的羽生貴弘教授,正在研發(fā)耗電僅需現(xiàn)行FPGA約20%的產(chǎn)品,以磁力控制電路變化,可以讓電力只用在運(yùn)算回路上,不需通過(guò)其他電路,不
          • 關(guān)鍵字: FPGA  GPU  

          用“OTN處理器+相干DSP”實(shí)現(xiàn)1.6Tbps+ 數(shù)據(jù)中心互聯(lián)平臺(tái)

          •   數(shù)據(jù)中心離不開光傳輸網(wǎng)絡(luò)(OTN),而芯片則是OTN最底層的硬件。從芯片角度如何實(shí)現(xiàn)數(shù)據(jù)中心互聯(lián)(DCI)?日前,在北京舉行的“2016中國(guó)光網(wǎng)絡(luò)研討會(huì)”上,Microsemi公司產(chǎn)品市場(chǎng)經(jīng)理Kevin So和ClariPhy亞太區(qū)高級(jí)總監(jiān)Andrew Qiu介紹了以O(shè)TN處理器和相干DSP為核心技術(shù)開發(fā)出的新一代平臺(tái)設(shè)備。   由于ICP對(duì)傳輸?shù)囊笈c運(yùn)營(yíng)商不同,因此OEM(原始設(shè)備生產(chǎn)商)需要以O(shè)TN處理器和相干DSP和為核心技術(shù)開發(fā)出為DCI優(yōu)化的新一代平臺(tái)設(shè)備。Mic
          • 關(guān)鍵字: OTN  DSP  

          低功耗集成音頻處理器推動(dòng)新一代可穿戴產(chǎn)品

          •   減小便攜式設(shè)備中電子器件尺寸和功耗的需求對(duì)元件制造商營(yíng)造了嚴(yán)苛的要求。更小的可穿戴產(chǎn)品日益增長(zhǎng)的趨勢(shì)和普及化將這挑戰(zhàn)提升到更高水平。   錄音和音頻播放是可穿戴和小型便攜式電子設(shè)備中常見的兩個(gè)特性 – 智能手機(jī)和藍(lán)牙耳機(jī)是兩個(gè)最好的例子。在這些應(yīng)用中,需要實(shí)現(xiàn)高品質(zhì)、先進(jìn)的數(shù)字信號(hào)處理(DSP)算法,同時(shí)要求使用最少的電和元件數(shù),同時(shí)終端產(chǎn)品符合人體工程學(xué)和美學(xué),且性能上不受影響。   本文著眼于音頻處理領(lǐng)域最新的集成硬件和軟件方案如何幫助推動(dòng)創(chuàng)新的和高性能的便攜式及可穿戴應(yīng)用的發(fā)展。
          • 關(guān)鍵字: DSP  音頻處理器  
          共9854條 130/657 |‹ « 128 129 130 131 132 133 134 135 136 137 » ›|

          fpga+dsp介紹

          您好,目前還沒有人創(chuàng)建詞條fpga+dsp!
          歡迎您創(chuàng)建該詞條,闡述對(duì)fpga+dsp的理解,并與今后在此搜索fpga+dsp的朋友們分享。    創(chuàng)建詞條

          熱門主題

          樹莓派    linux   
          關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
          備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();