<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          首頁(yè)  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問(wèn)答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
          EEPW首頁(yè) >> 主題列表 >> fpga+dsp

          賽靈思與ARM公司共同宣布合作開發(fā)計(jì)劃

          •   全球可編程邏輯解決方案領(lǐng)導(dǎo)廠商賽靈思公司與ARM公司宣布正式開展合作,在賽靈思FPGA中應(yīng)用ARM處理器與互聯(lián)技術(shù)。賽靈思公司目前已經(jīng)開始采用ARM Cortex處理器IP,利用性能優(yōu)化的ARM數(shù)字單元庫(kù)(cell library)和嵌入式存儲(chǔ)器,為未來(lái)的可編程平臺(tái)提供支持。此外,兩家公司還共同對(duì)下一代ARM® AMBA®互聯(lián)技術(shù)進(jìn)行定義,以增強(qiáng)并優(yōu)化FPGA架構(gòu)。   兩大公司的合作, 意味著賽靈思致力于采用全線ARM技術(shù),并充分利用ARM處理器的巨大優(yōu)勢(shì)為客戶和生態(tài)系統(tǒng)開發(fā)人員提
          • 關(guān)鍵字: Xilinx  FPGA  Cortex  IP  

          2009年10月20日,Altera Cyclone III LS FPGA開發(fā)套件確保設(shè)計(jì)安全

          •   Altera公司 (NASDAQ:ALTR)今天宣布,開始提供 Cyclone® III LS FPGA開發(fā)套件 。利用該套件提供的硬件和軟件解決方案,用戶可以進(jìn)行Altera Cyclone III LS FPGA 原型開發(fā),測(cè)試設(shè)計(jì)。這是功耗最低的FPGA,200K邏輯單元(LE)的靜態(tài)功耗不到0.25W。在安全問(wèn)題非常重要的很多 工業(yè) 應(yīng)用中,用戶可以使用Cyclone III LS FPGA的冗余和信息安全功能。   Cyclone III LS FPGA開發(fā)套件利用了器件精選的安全
          • 關(guān)鍵字: Altera  FPGA  Cyclone  

          選擇合適的FPGA千兆位收發(fā)器至關(guān)重要

          • 選擇合適的千兆位收發(fā)器(GT)是通信和實(shí)時(shí)處理領(lǐng)域尤其需要重點(diǎn)考慮的設(shè)計(jì)事項(xiàng),但特定的市場(chǎng)領(lǐng)域可能會(huì)存在太多的標(biāo)準(zhǔn)、協(xié)議或使用模型。有時(shí)針對(duì)某一種應(yīng)用就會(huì)涉及到好幾種標(biāo)準(zhǔn),為了選擇最適合的千兆位收發(fā)器,必須對(duì)各種協(xié)議的最新發(fā)展情況了如指掌。
          • 關(guān)鍵字: FPGA  收發(fā)器    

          H.264中二進(jìn)制化編碼器的FPGA實(shí)現(xiàn)

          • 1 引言
            隨著數(shù)字電視及視頻會(huì)議的發(fā)展以及應(yīng)用,H.264由于其更高的壓縮比、更好的圖像質(zhì)量和良好的網(wǎng)絡(luò)適應(yīng)性而備受關(guān)注。
            基于上下文的自適應(yīng)二進(jìn)制算術(shù)編碼(CABAC)則作為H.264編碼器系統(tǒng)的最后一環(huán),對(duì)
          • 關(guān)鍵字: FPGA  264  二進(jìn)制  編碼器    

          基于DSP Builder的腦電信號(hào)小波處理

          • 基于DSP Builder的腦電信號(hào)小波處理,1 引言
            腦電信號(hào)EEG(Electroencephalograph)是人體一種基本生理信號(hào),具有重要的臨床診斷和醫(yī)療價(jià)值。南于腦電信號(hào)自身具有非平穩(wěn)性隨機(jī)的特點(diǎn),因此,對(duì)其實(shí)時(shí)濾波具有相當(dāng)難度。自從Berger 1929年發(fā)現(xiàn)腦電信號(hào)
          • 關(guān)鍵字: 小波  處理  電信號(hào)  Builder  DSP  基于  DSP  

          基于DSP的混沌信號(hào)源的設(shè)計(jì)與實(shí)現(xiàn)

          • 基于DSP的混沌信號(hào)源的設(shè)計(jì)與實(shí)現(xiàn),1 引言
            Chua’s電路、Chen系統(tǒng)、Lu系統(tǒng)Liu系統(tǒng)的提出,極大豐富了混沌動(dòng)力學(xué)的研究,尤其在電類學(xué)科群,如保密通訊、功率電子學(xué)、雷達(dá)與通信對(duì)抗等應(yīng)用領(lǐng)域。對(duì)于混沌保密心臟的混沌信號(hào)源,人們也一直在探索產(chǎn)
          • 關(guān)鍵字: 設(shè)計(jì)  實(shí)現(xiàn)  信號(hào)源  混沌  DSP  基于  DSP  

          基于DSP的JPEG視頻壓縮系統(tǒng)的實(shí)現(xiàn)

          • 1 引言
            隨著網(wǎng)絡(luò)和多媒體技術(shù)的發(fā)展,視覺(jué)通信的重要性和需求急劇增加,如桌面視頻會(huì)議、移動(dòng)終端、基于因特網(wǎng)的視頻通信等。這些視覺(jué)信息內(nèi)涵豐富,但數(shù)據(jù)量大,必須壓縮數(shù)據(jù)。但采用多種方法壓縮圖像數(shù)據(jù),其
          • 關(guān)鍵字: JPEG  DSP  視頻壓縮  系統(tǒng)    

          基于FPGA的微型數(shù)字存儲(chǔ)系統(tǒng)設(shè)計(jì)方案

          Altium 推出可編程設(shè)計(jì)環(huán)境 NanoBoard 3000

          •   NanoBoard 3000 是可編程設(shè)計(jì)環(huán)境,配套提供了完整的軟硬件、免專利費(fèi)的即用型 IP 以及專用 Altium Designer Soft Design許可證。   設(shè)計(jì)人員可由此擁有開發(fā) FPGA 所需的一切。他們無(wú)需再?gòu)氖麓罅康姆爆嵐ぷ?,如通過(guò)網(wǎng)絡(luò)搜索驅(qū)動(dòng)器、外設(shè)或者其它軟件,然后再竭力將所有這些要素進(jìn)行集成,使其能夠協(xié)作。   Altium 首席執(zhí)行官 Nick Martin 表示:“我們的 NanoBoard 3000 的開發(fā),旨在為新一代智能型互連電子產(chǎn)品的設(shè)計(jì)、原型
          • 關(guān)鍵字: Altium  可編程設(shè)計(jì)環(huán)境  FPGA  NanoBoard3000  

          基于FPGA的微型數(shù)字存儲(chǔ)系統(tǒng)設(shè)計(jì)

          • 1 引言
            針對(duì)航天測(cè)試系統(tǒng)的應(yīng)用需求,提出一種基于FPGA的微型數(shù)字存儲(chǔ)系統(tǒng)設(shè)計(jì)方案。該系統(tǒng)是在傳統(tǒng)存儲(chǔ)測(cè)試系統(tǒng)的基礎(chǔ)上,利用可編程邏輯器件FPGA對(duì)傳統(tǒng)存儲(chǔ)測(cè)試系統(tǒng)進(jìn)行單元電路的二次集成,使測(cè)試系統(tǒng)體積大
          • 關(guān)鍵字: FPGA  數(shù)字存儲(chǔ)  系統(tǒng)設(shè)計(jì)    

          2009年,SEED研發(fā)生產(chǎn)中心喬遷新址

          •   2009年,研發(fā)生產(chǎn)中心喬遷新址,公司規(guī)模再擴(kuò)大。
          • 關(guān)鍵字: SEED  DSP  

          Xilinx宣布其Spartan-6 FPGA系列兼容PCI Express 1.1標(biāo)準(zhǔn)

          •   全球可編程邏輯解決方案領(lǐng)導(dǎo)廠商賽靈思公司 (Xilinx, Inc. (NASDAQ: XLNX)) 日前宣布其低成本Spartan®-6 FPGA系列兼容PCI Express® 1.1標(biāo)準(zhǔn),為消費(fèi)、汽車、無(wú)線和其它價(jià)格敏感或大批量市場(chǎng), 提供了低風(fēng)險(xiǎn)和低成本的串行連接解決方案。Spartan-6 FPGA可滿足為車載信息娛樂(lè)系統(tǒng)、平板顯示和視頻監(jiān)控特定應(yīng)用而開發(fā)PCIe兼容系統(tǒng)時(shí), 對(duì)成本、易用性和低功耗的需求。   Xilinx® Spartan-6 LXT FPGA中
          • 關(guān)鍵字: Xilinx  Spartan  FPGA  

          利用混合信號(hào)FPGA推動(dòng)臨床醫(yī)療應(yīng)用設(shè)備的發(fā)展

          消息稱臺(tái)積電將擴(kuò)產(chǎn)追加資本支出至25億~30億美元

          •   據(jù)臺(tái)灣媒體報(bào)道,業(yè)內(nèi)人士預(yù)計(jì),由于臺(tái)積電看好明年IDM(集成器件制造)廠擴(kuò)大委托代工,臺(tái)積電月底可能將再度調(diào)升今年資本支出預(yù)算至25億~30億美元以上。   臺(tái)積電花錢擴(kuò)產(chǎn)不手軟,由于看好明年IDM廠擴(kuò)大委托代工,及65納米以下先進(jìn)工藝產(chǎn)能供不應(yīng)求,臺(tái)積電今年來(lái)公告取得設(shè)備及廠房等總投資金額,已超過(guò)新臺(tái)幣700億元(約合21億至22億美元),今年額定23億美元資本支出幾乎都已用完。業(yè)內(nèi)人士預(yù)計(jì),臺(tái)積電月底可能將再度調(diào)升今年資本支出預(yù)算至25億~30億美元以上,且明年資本支出有可能調(diào)升至35億~40億
          • 關(guān)鍵字: 臺(tái)積電  65納米  FPGA  
          共9876條 489/659 |‹ « 487 488 489 490 491 492 493 494 495 496 » ›|

          fpga+dsp介紹

          您好,目前還沒(méi)有人創(chuàng)建詞條fpga+dsp!
          歡迎您創(chuàng)建該詞條,闡述對(duì)fpga+dsp的理解,并與今后在此搜索fpga+dsp的朋友們分享。    創(chuàng)建詞條

          熱門主題

          樹莓派    linux   
          關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
          備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();