<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          首頁  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請
          EEPW首頁 >> 主題列表 >> fpga+dsp

          ADI DSP生態(tài)系統(tǒng):一個(gè)有關(guān)共贏共生的成功故事

          •   就像狄更斯在《雙城記》中富有哲理的一段話:“這是最好的時(shí)代,這是最壞的時(shí)代……這是希望之春,這是失望之冬……”事情總是有它的兩面性,與其讓經(jīng)濟(jì)衰退、裁員浪潮、股市低迷等各種負(fù)面消息繼續(xù)影響你的情緒,不如收拾心情好好研究合作、創(chuàng)新之道,或者充電加油,以便為更慘烈的競爭和下一輪復(fù)蘇做好準(zhǔn)備。   如何更加高效并以更低的成本獲得創(chuàng)新、技術(shù)營銷的啟發(fā)或培訓(xùn)的機(jī)會(huì),IC供應(yīng)商或許是一個(gè)不錯(cuò)的選擇。除了日常與他們的銷售代表或技術(shù)支持
          • 關(guān)鍵字: ADI  DSP  MEMS  模擬混合信號  

          流水線技術(shù)在基于FPGA的DSP運(yùn)算中的應(yīng)用研究

          • 流水線技術(shù)是FPGA設(shè)計(jì)速度優(yōu)化的有效方法之一。通過不同流水線級數(shù)和不同位寬的加法器和乘法器綜合數(shù)據(jù)的對比,說明在用FPGA實(shí)現(xiàn)數(shù)字信號處理硬件化運(yùn)算中流水線技術(shù)的有效性和選擇方法。對流水線應(yīng)用中設(shè)計(jì)方法的選擇、流水線首次延時(shí)和寄存器觸發(fā)時(shí)間、嵌入式存儲(chǔ)器塊的使用、控制流水線和數(shù)據(jù)流水線的劃分等需要注意的關(guān)鍵問題進(jìn)行了簡要分析。
          • 關(guān)鍵字: FPGA  DSP  流水線技術(shù)  運(yùn)算    

          基于W5100的DSP快速網(wǎng)絡(luò)接入解決方案

          • 現(xiàn)代數(shù)據(jù)采集領(lǐng)域中,越來越多的現(xiàn)場采集設(shè)備需要擴(kuò)展網(wǎng)絡(luò)功能以實(shí)現(xiàn)遠(yuǎn)程控制和數(shù)據(jù)傳輸。以太網(wǎng)以其低成本,易于集成,傳輸距離遠(yuǎn)的優(yōu)勢使其得到了廣泛應(yīng)用。
          • 關(guān)鍵字: W5100  DSP  網(wǎng)絡(luò)接入  方案    

          基于EDA技術(shù)的FPGA設(shè)計(jì)計(jì)算機(jī)應(yīng)用

          • 對傳統(tǒng)電子系統(tǒng)設(shè)計(jì)方法與現(xiàn)代電子系統(tǒng)設(shè)計(jì)方法進(jìn)行了比較,引出了基于EDA技術(shù)的現(xiàn)場可編程門陣列(FPGA)電路,提出現(xiàn)場可編程門陣列(FPGA) 是近年來迅速發(fā)展的大規(guī)??删幊虒S眉呻娐?ASIC),在數(shù)字系統(tǒng)設(shè)計(jì)和控制電路
          • 關(guān)鍵字: FPGA  EDA  計(jì)算機(jī)應(yīng)用    

          Altera在中國成立第66家聯(lián)合實(shí)驗(yàn)室和培訓(xùn)中心

          •   Altera公司今天宣布,在北京大學(xué)軟件與微電子學(xué)院無錫產(chǎn)學(xué)院成立新的聯(lián)合實(shí)驗(yàn)室 (EDA/SOPC)。這是Altera與中國大學(xué)一起建立的第66家聯(lián)合實(shí)驗(yàn)室和培訓(xùn)中心。作為Altera全球大學(xué)計(jì)劃的一部分,該聯(lián)合實(shí)驗(yàn)室配備了最新的Altera? Quartus? II設(shè)計(jì)軟件和40套Altera DE2-70開發(fā)套件,以幫助教師指導(dǎo)學(xué)生進(jìn)行實(shí)踐練習(xí)。   學(xué)院將利用聯(lián)合實(shí)驗(yàn)室完成相關(guān)課程的培訓(xùn),包括數(shù)字邏輯電路、HDL語言、計(jì)算機(jī)原理、電視原理以及Altera FPGA開發(fā)環(huán)境下的
          • 關(guān)鍵字: Altera  Quartus  數(shù)字邏輯電路  HDL語言  FPGA  

          基于FPGA的多路模擬信號源設(shè)計(jì)

          • 提出了一種基于FPGA的多路模擬量信號源設(shè)計(jì)方法。該系統(tǒng)以Altera公司的Cyclone系列EP2C8為核心。它包括多路數(shù)模轉(zhuǎn)換單元、電源隔離、穩(wěn)壓單元及運(yùn)算放大單元等,實(shí)現(xiàn)了電源獨(dú)立的不同頻率、不同波形的多路模擬量信號源。主要模塊采用VHDL實(shí)現(xiàn),通過合理利用路選通信號對各路模擬量信號進(jìn)行鎖存,實(shí)現(xiàn)了各路數(shù)據(jù)的正確分路,各路模擬量波形輸出,并通過USB接口上傳數(shù)據(jù)并實(shí)時(shí)顯示,經(jīng)多次測試表明,該系統(tǒng)穩(wěn)定可靠,每路輸出電壓紋波小于30 mV。
          • 關(guān)鍵字: FPGA  多路  模擬信號源    

          CEVA宣布凌陽科技采用CEVA-TeakLite-III DSP 內(nèi)核

          •   全球領(lǐng)先的硅產(chǎn)品知識(shí)產(chǎn)權(quán) (SIP) 平臺(tái)解決方案和數(shù)字信號處理器 (DSP) 內(nèi)核授權(quán)廠商CEVA 公司宣布,世界頂級消費(fèi)電子 IC設(shè)計(jì)廠商之一中國臺(tái)灣的凌陽科技 (Sunplus Technology Co. Ltd.) 已獲授權(quán)在其下一代機(jī)頂盒、 HDTV和藍(lán)光光盤芯片組中采用CEVA-TeakLite-III DSP 內(nèi)核。凌陽科技為DVD芯片組市場的領(lǐng)先廠商之一,該公司將于產(chǎn)品中集成CEVA的高性能DSP,以滿足最嚴(yán)苛的高清 (HD) 音頻需求。這項(xiàng)授權(quán)協(xié)議擴(kuò)展了CEVA與凌陽科技的合作關(guān)系
          • 關(guān)鍵字: CEVA  TeakLite  DSP  

          一種基于FPGA和SC16C554實(shí)現(xiàn)多串口通信的方法

          • 文章提出了一種基于FPGA和通用異步通信芯片SC16C554的多串口數(shù)據(jù)通信的方法,分析了硬件電路設(shè)計(jì)和軟件實(shí)現(xiàn)的關(guān)鍵點(diǎn)。測試結(jié)果表明該方法能大大減小接收數(shù)據(jù)的響應(yīng)時(shí)間,提高多串口數(shù)據(jù)通信的可靠性。
          • 關(guān)鍵字: 通信  方法  串口  實(shí)現(xiàn)  FPGA  SC16C554  基于  收發(fā)器  

          一種靈活的包含嵌入式存儲(chǔ)器的FPGA結(jié)構(gòu)

          • 一種靈活的包含嵌入式存儲(chǔ)器的FPGA結(jié)構(gòu),1.引言
            傳統(tǒng)上 FPGA只能實(shí)現(xiàn)相對較小的邏輯電路,隨著工藝技術(shù)的提高, FPGA的容量和性能也不斷提高,如今 FPGA已經(jīng)被用于實(shí)現(xiàn)大的邏輯電路甚至整個(gè)系統(tǒng)。這些大的系統(tǒng)相對于傳統(tǒng)上一直作為 FPGA市場目標(biāo)的小邏輯分
          • 關(guān)鍵字: FPGA  結(jié)構(gòu)  存儲(chǔ)器  嵌入式  包含  靈活  

          FPGA控制的智能化節(jié)能設(shè)備

          • 1 前言
            據(jù)了解,我國照明用電約占社會(huì)總用電量的 12%,而城市公共照明則在我國照明耗電中約占 30%,每年達(dá)到 439億度左右。以平均電價(jià) 0.65元/度計(jì)算,每年開支高達(dá) 285億元[1]。調(diào)查顯示:城市道路的人流量和車
          • 關(guān)鍵字: FPGA  智能化  節(jié)能  設(shè)備    

          FPGA配合預(yù)失真技術(shù)的解調(diào)誤碼測試儀

          • 1 引言
            工程實(shí)踐中,我們往往需要對所設(shè)計(jì)的硬件電路進(jìn)行設(shè)計(jì)檢驗(yàn)以保證其正常運(yùn)作,從而才能進(jìn)一步支持基于該硬件的復(fù)雜程序的正確調(diào)試。這樣,特定的相應(yīng)測試系統(tǒng)設(shè)計(jì)就顯得尤為重要,不僅可以保證硬件的健康度,
          • 關(guān)鍵字: FPGA  預(yù)失真  解調(diào)  誤碼測試儀    

          基于FPGA和DSP的衛(wèi)星導(dǎo)航接收機(jī)測試平臺(tái)

          • 引言
            衛(wèi)星導(dǎo)航接收機(jī)是衛(wèi)星導(dǎo)航系統(tǒng)的用戶終端,用以給用戶提供精確的經(jīng)度、緯度、高度和速度等信息?,F(xiàn)在,衛(wèi)星導(dǎo)航接收機(jī)已經(jīng)應(yīng)用于航空,交通管理,石油等各個(gè)領(lǐng)域,針對衛(wèi)星導(dǎo)航接收機(jī)的研究也越發(fā)深入。
          • 關(guān)鍵字: FPGA  DSP  衛(wèi)星  導(dǎo)航接收機(jī)    

          FPGA與CF卡的接口設(shè)計(jì)

          • 1 前言
            CF卡是目前應(yīng)用最為廣泛的存儲(chǔ)卡,由于它不帶驅(qū)動(dòng)器,也沒有其它的移動(dòng)部件,因此,極少出現(xiàn)機(jī)械故障,使存儲(chǔ)的圖像數(shù)據(jù)更加安全。CF卡的使用壽命也非常長,即使用上 100多年也可以保證數(shù)據(jù)完好無損。而且
          • 關(guān)鍵字: FPGA  接口設(shè)計(jì)    
          共9876條 499/659 |‹ « 497 498 499 500 501 502 503 504 505 506 » ›|

          fpga+dsp介紹

          您好,目前還沒有人創(chuàng)建詞條fpga+dsp!
          歡迎您創(chuàng)建該詞條,闡述對fpga+dsp的理解,并與今后在此搜索fpga+dsp的朋友們分享。    創(chuàng)建詞條

          熱門主題

          樹莓派    linux   
          關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
          備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();