<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          首頁  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
          EEPW首頁 >> 主題列表 >> fpga+dsp

          FPGA電源設(shè)計(jì)有哪幾個步驟

          • FPGA電源設(shè)計(jì)有哪幾個步驟-現(xiàn)場可編程門陣列(FPGA)被發(fā)現(xiàn)在眾多的原型和低到中等批量產(chǎn)品的心臟。 FPGA的主要優(yōu)點(diǎn)是在開發(fā)過程中的靈活性,簡單的升級路徑,更快地將產(chǎn)品推向市場,并且成本相對較低。一個主要缺點(diǎn)是復(fù)雜,用FPGA往往結(jié)合了先進(jìn)的系統(tǒng)級芯片(SoC)。
          • 關(guān)鍵字: FPGA  電源設(shè)計(jì)  SoC  

          FPGA的系統(tǒng)設(shè)計(jì)實(shí)現(xiàn)方案

          • FPGA的系統(tǒng)設(shè)計(jì)實(shí)現(xiàn)方案-人群的監(jiān)控與監(jiān)測已經(jīng)成為當(dāng)前的一個重要領(lǐng)域。政府和安全部門都已經(jīng)開始尋求在公共場所智能監(jiān)測人群的更先進(jìn)的方式,從而避免在來不及采取行動之前檢測到任何異?;顒?。
          • 關(guān)鍵字: FPGA  智能攝像頭  傳感器  賽靈思  

          FPGA的LCD液晶顯示器設(shè)計(jì)

          • FPGA的LCD液晶顯示器設(shè)計(jì)-由于LCD 液晶顯示器體積小、重量輕、功耗低,應(yīng)用非常廣泛,如作為飛機(jī)、坦克和船上的顯示面板,可縮小原CRT顯示器的所占空間,減輕設(shè)備重量,增強(qiáng)機(jī)動性。
          • 關(guān)鍵字: FPGA  LCD  液晶顯示器  

          詳解FPGA電源設(shè)計(jì)的基本方法和步驟

          • 詳解FPGA電源設(shè)計(jì)的基本方法和步驟-現(xiàn)場可編程門陣列(FPGA)被發(fā)現(xiàn)在眾多的原型和低到中等批量產(chǎn)品的心臟。 FPGA的主要優(yōu)點(diǎn)是在開發(fā)過程中的靈活性,簡單的升級路徑,更快地將產(chǎn)品推向市場,并且成本相對較低。一個主要缺點(diǎn)是復(fù)雜,用FPGA往往結(jié)合了先進(jìn)的系統(tǒng)級芯片(SoC)。
          • 關(guān)鍵字: FPGA  電源設(shè)計(jì)  電源模塊  德州儀器  

          無線鏈路方案提升醫(yī)療應(yīng)用的效率

          • 無線鏈路方案提升醫(yī)療應(yīng)用的效率-要想充分發(fā)揮集成的無線系統(tǒng)優(yōu)勢,要求在更長距離內(nèi)有足夠的可靠性,以便讀取的任何數(shù)據(jù)都能直接發(fā)送到護(hù)理站的中心控制系統(tǒng)中,這涉及到信號穿過幾個中間病房墻體并且仍能在100-150米遠(yuǎn)(300至500英尺)的地方檢測到。更低的射頻頻率,比如低于1GHz,可以提供更好的建筑材料穿透性能。
          • 關(guān)鍵字: 無線鏈路  FPGA  藍(lán)牙  

          電源管理IC三大趨勢的深度解析

          • 電源管理IC三大趨勢的深度解析-在所有的電子設(shè)備和產(chǎn)品中,都不乏電源管理IC的“身影”。隨著數(shù)字高速IC技術(shù)和芯片制造工藝技術(shù)的共同高速發(fā)展,高性能電源IC“助陣”的作用顯得愈加重要。
          • 關(guān)鍵字: 電源管理  FPGA  電源設(shè)計(jì)  

          DSP硬件設(shè)計(jì)需要注意的幾個Tips

          • DSP硬件設(shè)計(jì)需要注意的幾個Tips-數(shù)字信號處理芯片(DSP) 具有高性能的CPU(時鐘性能超過100MHZ)和高速先進(jìn)外圍設(shè)備,通過CMOS處理技術(shù),DSP芯片的功耗越來越低。這些巨大的進(jìn)步增加了DSP電路板設(shè)計(jì)的復(fù)雜性,并且同簡單的數(shù)字電路設(shè)計(jì)相比較,面臨更多相似的問題。
          • 關(guān)鍵字: DSP  硬件設(shè)計(jì)  CPU  

          提高遙測信號處理器測試性的一種方法

          • 提高遙測信號處理器測試性的一種方法-隨著集成電路設(shè)計(jì)方法與工藝技術(shù)的不斷進(jìn)步,集成電路的可測性已經(jīng)成為提高產(chǎn)品可靠性和成品率的重要因素。文中針對遙測產(chǎn)品中信號處理器的設(shè)計(jì)原理,通過增加BIT以提高信號處理器的測試覆蓋率。
          • 關(guān)鍵字: FPGA  BIT  

          在使用負(fù)載開關(guān)時,時序決定一切!

          • 在使用負(fù)載開關(guān)時,時序決定一切!-對于一個終端用戶來說,打開一個電子設(shè)備很簡單;只需按下按鈕就可以了。然而,需要花費(fèi)大量的精力來創(chuàng)建一個平滑順暢的加電體驗(yàn)。系統(tǒng)接通的過快將會導(dǎo)致由不可控的涌入電流大尖峰所引起的電源故障。
          • 關(guān)鍵字: 負(fù)載開關(guān)  FPGA  QOD  

          工程師教你如何選擇正確的電源模塊

          • 工程師教你如何選擇正確的電源模塊-設(shè)計(jì)從在FPGA上實(shí)現(xiàn)的概念證明開始,現(xiàn)在到了必須創(chuàng)造電源的時候。一個隔離式電源模塊提供12V電源,為先進(jìn)的ASIC、微控制器、FPGA和各種其他元件供電。一如既往,這些元件實(shí)際上充滿了電路板的空間,提供充分的電力、穩(wěn)定性、熱性能、低噪聲及可靠性需要挑戰(zhàn)物理定律。
          • 關(guān)鍵字: 微控制器  FPGA  電源設(shè)計(jì)  

          電子半導(dǎo)體行業(yè)微處理器分類及主要原廠

          • 電子半導(dǎo)體行業(yè)微處理器分類及主要原廠-中央處理器是一塊超大規(guī)模的集成電路,是一臺計(jì)算機(jī)的運(yùn)算核心和控制核心,它的功能主要是解釋計(jì)算機(jī)指令以及處理計(jì)算機(jī)軟件中的數(shù)據(jù)。
          • 關(guān)鍵字: DSP  半導(dǎo)體行業(yè)  處理器  

          五大優(yōu)勢凸顯 可編程邏輯或?qū)⒊尸F(xiàn)快速增長

          • 五大優(yōu)勢凸顯 可編程邏輯或?qū)⒊尸F(xiàn)快速增長-可編程邏輯器件的兩種類型是現(xiàn)場可編程門陣列(FPGA)和復(fù)雜可編程邏輯器件(CPLD)。在這兩類可編程邏輯器件中,F(xiàn)PGA是在PAL、GAL、EPLD等可編程器件的基礎(chǔ)上進(jìn)一步發(fā)展的產(chǎn)物。
          • 關(guān)鍵字: ASIC  FPGA  CPLD  半導(dǎo)體芯片  

          圖文講解逆變電源的控制方式

          • 圖文講解逆變電源的控制方式-在本文中,小編將為大家介紹逆變電源中較為重要的控制系統(tǒng)部分,采用圖文結(jié)合的方式來幫助讀者們理解逆變電源的原理與設(shè)計(jì)思路,快隨小編來一起看看吧。
          • 關(guān)鍵字: 逆變電源  DSP  逆變器  

          基于數(shù)字信號處理器的中文語音合成系統(tǒng)設(shè)計(jì)

          • 基于數(shù)字信號處理器的中文語音合成系統(tǒng)設(shè)計(jì)- 本文介紹的就是一種基于DSP的中文語音合成系統(tǒng)的實(shí)現(xiàn)方法。隨著語音信號處理技術(shù)的不斷發(fā)展與成熟,語音合成正逐步成為信息技術(shù)中人機(jī)接口的關(guān)鍵技術(shù)。
          • 關(guān)鍵字: TMS320VC5402  DSP  AT89S52  語音識別  

          工程師經(jīng)驗(yàn)談:合適的FPGA電源的選擇

          • 工程師經(jīng)驗(yàn)談:合適的FPGA電源的選擇- 現(xiàn)場可編程門陣列(FPGA)是可以包括數(shù)千個典型的、可編程邏輯單元,一個由線和可編程開關(guān)的矩陣與單獨(dú)的邏輯單元互連,典型的設(shè)計(jì)包括指定每個單元的簡單邏輯功能和選擇性地關(guān)閉互連矩陣中的開關(guān)。
          • 關(guān)鍵字: FPGA  電源設(shè)計(jì)  
          共9854條 52/657 |‹ « 50 51 52 53 54 55 56 57 58 59 » ›|

          fpga+dsp介紹

          您好,目前還沒有人創(chuàng)建詞條fpga+dsp!
          歡迎您創(chuàng)建該詞條,闡述對fpga+dsp的理解,并與今后在此搜索fpga+dsp的朋友們分享。    創(chuàng)建詞條

          熱門主題

          樹莓派    linux   
          關(guān)于我們 - 廣告服務(wù) - 企業(yè)會員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
          備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();