<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          首頁  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
          EEPW首頁 >> 主題列表 >> fpga+dsp

          Altera SOPC WORLD大會(huì)在深圳舉行,優(yōu)化功耗設(shè)計(jì)技術(shù)成為熱點(diǎn)

          •   由Altera公司主辦的SOPC WORLD大會(huì)在深圳舉行,Altera亞太區(qū)副總裁兼董事總經(jīng)理Erhaan Shaikh在大會(huì)上作了“多處理技術(shù)提高性能,降低功耗”的主題演講。   Shaikh說:“功耗管理對(duì)未來應(yīng)用非常關(guān)鍵,功耗挑戰(zhàn)的一個(gè)例子就是每個(gè)移動(dòng)基站每年耗電大約20,000公斤柴油。”為此,必須從提高性能、降低功耗并降低成本這三個(gè)方面來滿足未來應(yīng)用的需要。他強(qiáng)調(diào)說,“Altera的構(gòu)建未來的解決方案就是Stratix IV E
          • 關(guān)鍵字: Altera  功耗  FPGA  中興通信  IBM  

          MCU、嵌入式和DSP企業(yè)無須因經(jīng)濟(jì)蕭條煩惱

          •   根據(jù)市場(chǎng)研究機(jī)構(gòu)Semicast的報(bào)告,盡管目前動(dòng)蕩的經(jīng)濟(jì)情勢(shì)使美國(guó)、歐洲和日本等地市場(chǎng)信心受到?jīng)_擊,但32/64位微控制器(MCU)、嵌入式微處理器(eMPU)和通用訊號(hào)處理器(DSP)市場(chǎng)將繼續(xù)穩(wěn)步成長(zhǎng)。該機(jī)構(gòu)預(yù)測(cè),上述產(chǎn)品的整體銷售額在2008年將達(dá)86億美元,高于2007年的81億美元,并以10%的年復(fù)合成長(zhǎng)率在2013年達(dá)到142億美元。   “這些產(chǎn)品的應(yīng)用廣泛,而且依賴工業(yè)、醫(yī)療、汽車和通訊基礎(chǔ)設(shè)備等發(fā)展穩(wěn)定的市場(chǎng),將使它們成為未來處境艱難的半導(dǎo)體產(chǎn)業(yè)中,為數(shù)不多的亮
          • 關(guān)鍵字: MCU  嵌入式微處理器  DSP  節(jié)能  芯片  

          采用FPGA實(shí)現(xiàn)視頻和圖像處理設(shè)計(jì)

          • 視頻和圖像處理發(fā)展趨勢(shì)   以視頻和圖像處理為核心的HDTV和數(shù)字影院等創(chuàng)新技術(shù)的進(jìn)展非常迅速,其推動(dòng)力量在于圖像采集和顯示分辨率、高級(jí)壓縮方法以及視頻智能的跨越式發(fā)展。   在過去幾年中,分辨率的發(fā)展最為顯著,表1列出了不同終端設(shè)備上目前能夠達(dá)到的最高分辨率。從標(biāo)準(zhǔn)清晰度(SD)過渡到高清晰度(HD),需要處理的數(shù)據(jù)量提高了6倍。視頻監(jiān)控也從普通中間格式(CIF)(352×288)轉(zhuǎn)向標(biāo)準(zhǔn)要求的D1格式(704×576),某些工業(yè)攝像機(jī)甚至達(dá)到1280×720HD
          • 關(guān)鍵字: FPGA  

          新日本無線推出配備 eala Stereo Expander功能的DSP IC NJU26040-16A

          •   新日本無線現(xiàn)已開發(fā)完成了用于 2ch揚(yáng)聲器的,配備了 eala Stereo Expander功能的數(shù)字信號(hào)處理器 IC NJU26040-16A,現(xiàn)已開始發(fā)放樣品。此產(chǎn)品最適用于便攜式音響設(shè)備的揚(yáng)聲器、收錄機(jī)、迷你音響等音像設(shè)備,能表現(xiàn)出豐富的立體聲響和環(huán)繞效果。   近年來,隨著便攜式音響設(shè)備的快速普及,用家用便攜式音響設(shè)備的揚(yáng)聲器來欣賞音樂的需求不斷地?cái)U(kuò)大。但是由于受空間和款式方面的限制,使得揚(yáng)聲器的間距變得越來越狹小。因而很難得到足夠的立體環(huán)繞聲的感覺和效果,因此能夠體現(xiàn)出高質(zhì)量立體環(huán)繞聲效
          • 關(guān)鍵字: 新日本無線  NJU26040-16A  DSP  

          2008年,SEED公司規(guī)模進(jìn)一步擴(kuò)大

          •   2008年,公司規(guī)模進(jìn)一步擴(kuò)大,在位于中關(guān)村核心區(qū)的寰太大廈設(shè)立行政商務(wù)中心。
          • 關(guān)鍵字: SEED  DSP   

          ADI公司的新一代SHARC 處理器滿足專業(yè)音頻的所有需求

          •   極高性能的浮點(diǎn)DSP,比以往的 SHARC處理器性能提高一倍,具有硬件加速器與音頻應(yīng)用提升特性: 片上存儲(chǔ)器增加60%以上,提供DDR2 SDRAM外部存儲(chǔ)器接口及連接端口   中國(guó) 北京——Analog Devices, Inc.(紐約證券交易所代碼: ADI),全球領(lǐng)先的高性能信號(hào)處理解決方案供應(yīng)商,最新推出SHARC® ADSP-21469,以幫助開發(fā)人員重新定義專業(yè)系統(tǒng)中的逼真音響。更多的通道、更多的效果、更多的建模、更高的采樣速率:專業(yè)數(shù)字音頻應(yīng)用正在不斷逼
          • 關(guān)鍵字: DSP  SHARC處理器  DDR2 SDRAM  ADI  

          基于FPGA的數(shù)字秒表的設(shè)計(jì)

          •   應(yīng)用VHDL語言設(shè)計(jì)數(shù)字系統(tǒng),很多設(shè)計(jì)工作可以在計(jì)算機(jī)上完成,從而縮短了系統(tǒng)的開發(fā)時(shí)間,提高了工作效率。本文介紹一種以FPGA為核心,以VHDL為開發(fā)工具的數(shù)字秒表,并給出源程序和仿真結(jié)果。 1 系統(tǒng)設(shè)計(jì)方案 1.1 系統(tǒng)總體框圖   數(shù)字秒表主要有分頻器、計(jì)數(shù)模塊、功能控制模塊、勢(shì)能控制模塊和顯示輸出模塊組成。系統(tǒng)框圖如圖1所示。 ?   本次的設(shè)計(jì)仿真選用以EP1C6Q240芯片為核心的FPGA開發(fā)板,該開發(fā)板提供了較完善的外圍周邊電路和信號(hào)接口,并提供了一塊4位7段數(shù)碼管的擴(kuò)
          • 關(guān)鍵字: FPGA  

          Tensilica 授權(quán)富士通進(jìn)行新一代移動(dòng)電話基帶設(shè)計(jì)

          •   美國(guó)加州SANTA CLARA和日本東京 2008年10月14日訊 –Tensilica日前宣布,授權(quán)日本東京富士通公司Xtensa可配置處理器,用于新一代移動(dòng)電話基帶設(shè)計(jì)。   Tensilica公司CEO Jack Guedj表示:“身為日本領(lǐng)先手機(jī)廠商的富士通選擇了Tensilica,我們深感榮幸。Xtensa處理器將幫助富士通設(shè)計(jì)團(tuán)隊(duì)更快完成創(chuàng)新研發(fā)、減少設(shè)計(jì)風(fēng)險(xiǎn)。Tensilica公司Xtensa處理器是新一代復(fù)雜基帶應(yīng)用中最好的DSP選擇,因其通過針對(duì)應(yīng)用的優(yōu)
          • 關(guān)鍵字: Tensilica  處理器  DSP  

          基于FPGA的超高速雷達(dá)實(shí)時(shí)采集存儲(chǔ)系統(tǒng)

          基于FPGA的多路模擬數(shù)字采集與處理系統(tǒng)

          • 摘要:提出一種基于FPGA技術(shù)的多路模擬量、數(shù)字量采集與處理系統(tǒng)的設(shè)計(jì)方案,分析整個(gè)系統(tǒng)的結(jié)構(gòu),并討論FPGA內(nèi)部...
          • 關(guān)鍵字: FPGA  A/D采集  數(shù)字量采集  VHDL語言設(shè)計(jì)  

          從驗(yàn)證體系結(jié)構(gòu)開始的SoC IP方法探究

          • IP(知識(shí)產(chǎn)權(quán))是實(shí)現(xiàn)大規(guī)模SOC(單片系統(tǒng))設(shè)計(jì)的關(guān)鍵。從表面上看,使用商業(yè)IP似乎既簡(jiǎn)單又方便,但電子行業(yè)在實(shí)現(xiàn)...
          • 關(guān)鍵字: FPGA  IP  嵌入式  PLD  CPLD  SoC  數(shù)字信號(hào)處理  消費(fèi)電子  FPGA  

          基于C語言設(shè)置TMS320 DSP中斷向量表

          • 摘要:隨著DSP芯片應(yīng)用的不斷深入,用C語言開發(fā)DSP芯片,不僅可以使DSP芯片的開發(fā)速度大大提高,也使得程序的修改...
          • 關(guān)鍵字: C語言  中斷  中斷向量表  DSP  

          采用FPGA優(yōu)化雷達(dá)和高級(jí)傳感器

          • 電子產(chǎn)品世界,為電子工程師提供全面的電子產(chǎn)品信息和行業(yè)解決方案,是電子工程師的技術(shù)中心和交流中心,是電子產(chǎn)品的市場(chǎng)中心,EEPW 20年的品牌歷史,是電子工程師的網(wǎng)絡(luò)家園
          • 關(guān)鍵字: DSP  傳感器  雷達(dá)  

          基于 TPS54310的雷達(dá)視頻信號(hào)模擬器的電源設(shè)計(jì)

          共9876條 538/659 |‹ « 536 537 538 539 540 541 542 543 544 545 » ›|

          fpga+dsp介紹

          您好,目前還沒有人創(chuàng)建詞條fpga+dsp!
          歡迎您創(chuàng)建該詞條,闡述對(duì)fpga+dsp的理解,并與今后在此搜索fpga+dsp的朋友們分享。    創(chuàng)建詞條

          熱門主題

          樹莓派    linux   
          關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
          備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();