<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          首頁  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
          EEPW首頁 >> 主題列表 >> fpga+dsp

          利用FPGA協(xié)處理器優(yōu)化高性能數(shù)字?jǐn)z像監(jiān)控系統(tǒng)

          •   數(shù)字?jǐn)z像監(jiān)視系統(tǒng)現(xiàn)在具有更多的能力,是傳統(tǒng)模擬系統(tǒng)強(qiáng)有力的替代方案。除了提供先進(jìn)的壓縮技術(shù),如MPEG-4和H.264,數(shù)字?jǐn)z像監(jiān)視系統(tǒng)現(xiàn)在配備了如圖像穩(wěn)定,全景攝像和視頻運(yùn)動(dòng)檢測(cè)等算法。本文將討論這些新技術(shù)的優(yōu)點(diǎn),和它們?cè)谟脭?shù)字信號(hào)處理器(DSP)和FPGA協(xié)處理器平臺(tái)上的優(yōu)化實(shí)現(xiàn)。它將詳盡地闡述現(xiàn)代監(jiān)視系統(tǒng)的需求,這些系統(tǒng)中常用的算法和加快系統(tǒng)設(shè)計(jì)的開發(fā)平臺(tái)。   商用攝像監(jiān)視系統(tǒng)的一般需求是支持一至八個(gè)攝像機(jī),先進(jìn)的視頻壓縮如MPEG-4,Windows Media 9 H.264,低延遲編碼
          • 關(guān)鍵字: FPGA  數(shù)字?jǐn)z像監(jiān)控系統(tǒng)  DSP  

          基于DSP的多超聲測(cè)距數(shù)據(jù)采集處理系統(tǒng)

          •   移動(dòng)機(jī)器人要實(shí)現(xiàn)在未知和不確定環(huán)境下運(yùn)行,必須具備自動(dòng)導(dǎo)航和避障功能。在移動(dòng)機(jī)器人的導(dǎo)航系統(tǒng)中,傳感器起著舉足輕重的作用。視覺、激光、紅外、超聲傳感器等都在實(shí)際系統(tǒng)中得到了廣泛的應(yīng)用。其中,超聲波傳感器以其信息處理簡單、速度快和價(jià)格低,被廣泛用作移動(dòng)機(jī)器人的測(cè)距傳感器,以實(shí)現(xiàn)避障、定位、環(huán)境建模和導(dǎo)航等功能。   傳統(tǒng)的輪式移動(dòng)機(jī)器人超聲數(shù)據(jù)采集系統(tǒng)大多采用單片機(jī)作為微處理器,以此來測(cè)量移動(dòng)機(jī)器人到障礙物的距離,并將距離通過串口傳輸?shù)缴衔粰C(jī)。采用這種設(shè)計(jì),系統(tǒng)制作簡單、成本低。但是,對(duì)于多超聲傳感器
          • 關(guān)鍵字: DSP  數(shù)據(jù)采集  

          基于FPGA的USB2.0控制器設(shè)計(jì)

          •   在視頻存儲(chǔ)和圖像寬帶領(lǐng)域中,經(jīng)常遇到實(shí)時(shí)高速數(shù)據(jù)傳輸?shù)囊蟆?000年4月,由Intel、Microsoft、NEC、Compaq、Lucent、Phillips等公司共同制訂的USB2.0(Universal Serial Bus)傳輸協(xié)議,其速度遠(yuǎn)遠(yuǎn)超過了目前使用IEEE1394接口進(jìn)行視頻傳輸?shù)?00Mbps,達(dá)到了480Mbps;而且具有即插即用的PnP(Plug And Play)、可進(jìn)行菊花鏈?zhǔn)降募?jí)聯(lián)(通過USB HUB進(jìn)行外圍擴(kuò)展)、可串連多達(dá)127個(gè)USB設(shè)備等優(yōu)點(diǎn)。應(yīng)用該協(xié)議可支持實(shí)
          • 關(guān)鍵字: FPGA  USB  控制器  

          基于DSP的新型彈載控制計(jì)算機(jī)

          • 電子產(chǎn)品世界,為電子工程師提供全面的電子產(chǎn)品信息和行業(yè)解決方案,是電子工程師的技術(shù)中心和交流中心,是電子產(chǎn)品的市場中心,EEPW 20年的品牌歷史,是電子工程師的網(wǎng)絡(luò)家園
          • 關(guān)鍵字: DSP  彈載控制  計(jì)算機(jī)  控制系統(tǒng)  

          DSP濾波器用于擴(kuò)展數(shù)字化儀器的性能

          • DSP在數(shù)字化測(cè)量系統(tǒng)中有多種功能獲得廣泛采用,它們可改善有限取樣率引起的頻率響應(yīng)、相位響應(yīng)、噪聲性能、帶寬擴(kuò)展等指標(biāo)。
          • 關(guān)鍵字: DSP  濾波器  數(shù)字化  儀器    

          基于DSP的數(shù)字示波器用戶圖形化的開發(fā)

          • 介紹了應(yīng)用在RIGOL DS1000系列數(shù)字示波器上的用戶圖形界面的實(shí)現(xiàn),重點(diǎn)分析了用戶圖形界面(GUI)的設(shè)計(jì)思路,并簡單介紹了軟件設(shè)計(jì)結(jié)構(gòu)和流程
          • 關(guān)鍵字: 圖形  開發(fā)  用戶  示波器  DSP  數(shù)字  基于  

          DSP處理器與FLASH存儲(chǔ)器的接口設(shè)計(jì)

          • DSP與FLASH存儲(chǔ)器的接口設(shè)計(jì)是嵌入式系統(tǒng)設(shè)計(jì)的一項(xiàng)重要技術(shù),本文以基于三個(gè)C6201/C6701 DSP芯片開發(fā)成功的嵌入式并行圖像處理實(shí)時(shí)系統(tǒng)為例,介紹這一設(shè)計(jì)技術(shù)。
          • 關(guān)鍵字: FLASH  DSP  處理器  存儲(chǔ)器    

          AES加密算法的一種優(yōu)化的FPGA實(shí)現(xiàn)方法

          功率與性能:DSP設(shè)計(jì)面臨的終極挑戰(zhàn)

          •   多年來,數(shù)字信號(hào)處理器 (DSP) 設(shè)計(jì)人員一直在應(yīng)付這樣一項(xiàng)艱難的工作:提供占用空間小的高性能芯片,而且要不影響靈活性和軟件的可編程能力。   由于新的應(yīng)用程序發(fā)展速度驚人,提供的 DSP 必須在功率、性能和使用壽命上跟上這種速度,應(yīng)對(duì)當(dāng)前面臨的挑戰(zhàn),并準(zhǔn)備好應(yīng)對(duì)未來的應(yīng)用。這些高性能多核心 DSP被越來越多地應(yīng)用在電信接入、改進(jìn)數(shù)據(jù)率GSM服務(wù)(EDGE)和基礎(chǔ)設(shè)施設(shè)備領(lǐng)域,用來處理語音、視頻和無線電信號(hào)。   以前,電信設(shè)備制造商使用專用的 ASIC 或 DSP-ASIC 組合來達(dá)到自己的目
          • 關(guān)鍵字: DSP  CMOS  MAC  HVT  SVT  能效優(yōu)化  邏輯切換優(yōu)化  

          國內(nèi)首個(gè)開放源碼硬件創(chuàng)新大賽圓滿閉幕

          • 覆蓋全國50所高等院校,1000多位在校研究生和博士生及其導(dǎo)師,近200個(gè)團(tuán)隊(duì)的首屆“中國電子學(xué)會(huì)Xilinx杯開放源碼硬件創(chuàng)新大賽”, 于2008年4月20日在無錫國家集成電路基地經(jīng)過緊張的最后一輪顛峰對(duì)決和評(píng)委們的遴選, 終于塵埃落定。來自北京郵電大學(xué)由林家儒教授指導(dǎo)的團(tuán)隊(duì)(田耘,徐文波,胡彬和谷濤)提交的“WCDMA系統(tǒng)字頻數(shù)域干擾抵消器”項(xiàng)目最終摘取桂冠,載譽(yù)而歸。獲得二等獎(jiǎng)的分別是東北大學(xué)的“基于FPGA動(dòng)態(tài)重配置技術(shù)的熱電廠集中監(jiān)控系
          • 關(guān)鍵字: 開放源碼 FPGA Xilinx  

          變頻器發(fā)展的六大趨勢(shì)

          •   變頻器是運(yùn)動(dòng)控制系統(tǒng)中的功率變換器。當(dāng)今的運(yùn)動(dòng)控制系統(tǒng)是包含多種學(xué)科的技術(shù)領(lǐng)域,總的發(fā)展趨勢(shì)是:驅(qū)動(dòng)的交流化,功率變換器的高頻化,控制的數(shù)字化、智能化和網(wǎng)絡(luò)化。因此,變頻器作為系統(tǒng)的重要功率變換部件,提供可控的高性能變壓變頻的交流電源而得到迅猛發(fā)展。   經(jīng)歷大約30年的研發(fā)與應(yīng)用實(shí)踐,隨著新型電力電子器件和高性能微處理器的應(yīng)用以及控制技術(shù)的發(fā)展,變頻器的性能價(jià)格比越來越高,體積越來越小,而廠家仍然在不斷地提高可靠性實(shí)現(xiàn)變頻器的進(jìn)一步小型輕量化、高性能化和多功能化以及無公害化而做著新的努力。變頻
          • 關(guān)鍵字: 變頻器  DSP  直流電動(dòng)機(jī)  

          如何用FPGA實(shí)現(xiàn)原型板原理圖的驗(yàn)證

          •   首次流片成功取決于整個(gè)系統(tǒng)硬件和相關(guān)軟件的驗(yàn)證,有些公司提供的快速原型生成平臺(tái)具有許多調(diào)試功能,但這些平臺(tái)的價(jià)格非常高。   因此最流行的做法是根據(jù)DUT和具體應(yīng)用設(shè)計(jì)復(fù)合FPGA板,驗(yàn)證這些板的原理圖通常是很麻煩的,本文提出一種利用FPGA實(shí)現(xiàn)原型板原理圖驗(yàn)證的新方法。   由于價(jià)格競爭越來越激烈,首次流片成功或只需少量的修改變得越來越重要。   為了達(dá)到這一目標(biāo),對(duì)整個(gè)系統(tǒng)(即硬件和相關(guān)軟件)的驗(yàn)證成為重中之重。   業(yè)界也涌現(xiàn)了許多策略來幫助設(shè)計(jì)師完成RTL上的軟件運(yùn)行。這些策略提供了在
          • 關(guān)鍵字: FPGA  原理圖  

          基于DSP的線陣CCD實(shí)時(shí)測(cè)量系統(tǒng)設(shè)計(jì)

          • 對(duì)于CCD光積分信號(hào)的處理,目前有很多種方法。DSP作為專用的數(shù)字信號(hào)處理芯片應(yīng)用于ccD信號(hào)的處理,可以實(shí)現(xiàn)在線實(shí)時(shí)高速測(cè)量。將DSP處理系統(tǒng)與輸入輸出系統(tǒng)結(jié)合,可以使普通測(cè)量系統(tǒng)脫離對(duì)于計(jì)算機(jī)的依賴,擺脫長距離信號(hào)傳輸?shù)母蓴_問題和計(jì)算機(jī)接口速度的瓶頸。DSP(數(shù)字信號(hào)處理器)是一種具有高速性、實(shí)時(shí)性和豐富的芯片內(nèi)部資源的處理器,它的出現(xiàn)為人們解決這個(gè)難題提供了一條新的道路。本文將以型號(hào)為TMS320F206PZA的DSP為例,結(jié)合 ADC器件ADS803E,介紹DSP在線陣CCD測(cè)量系統(tǒng)中的應(yīng)用。
          • 關(guān)鍵字: DSP  CCD  線陣  實(shí)時(shí)測(cè)量    

          FPGA在微處理器系統(tǒng)中的在應(yīng)用配置

          • ALTERA公司SRAM工藝可編程器件應(yīng)用廣泛,專用配置器件比較昂貴。在具有微處理器的系統(tǒng)中,使用微處理器系統(tǒng)的存儲(chǔ)器來存儲(chǔ)配置數(shù)據(jù),并通過微處理器配置FPGA,這種方法幾乎不增加成本。微處理器根據(jù)不同的程序應(yīng)用,采用不同的配置數(shù)據(jù)對(duì)FPGA進(jìn)行配置,使FPGA實(shí)現(xiàn)與該應(yīng)用有關(guān)的特定功能。詳細(xì)介紹了微處理器系統(tǒng)中連接簡單的被動(dòng)串行配置方法和被動(dòng)并行異步配置方法。
          • 關(guān)鍵字: FPGA  微處理器  系統(tǒng)    

          基于算法的DSP硬件結(jié)構(gòu)分析

          • 數(shù)字信號(hào)處理器(DSP)是專門針對(duì)數(shù)字信號(hào)處理運(yùn)算而設(shè)計(jì)的微處理器芯片。本文在介紹DSP算法特點(diǎn)的基礎(chǔ)上,指出了DSP的基本結(jié)構(gòu)組成以及當(dāng)前主流DSP的兩種典型體系結(jié)構(gòu),分析了這兩種結(jié)構(gòu)各自的優(yōu)缺點(diǎn),最后根據(jù)DSP應(yīng)用領(lǐng)域的新情況以及微處理器體系結(jié)構(gòu)的發(fā)展,對(duì)DSP結(jié)構(gòu)的發(fā)展提出了一些看法。
          • 關(guān)鍵字: 結(jié)構(gòu)  分析  硬件  DSP  算法  基于  
          共9876條 566/659 |‹ « 564 565 566 567 568 569 570 571 572 573 » ›|

          fpga+dsp介紹

          您好,目前還沒有人創(chuàng)建詞條fpga+dsp!
          歡迎您創(chuàng)建該詞條,闡述對(duì)fpga+dsp的理解,并與今后在此搜索fpga+dsp的朋友們分享。    創(chuàng)建詞條

          熱門主題

          樹莓派    linux   
          關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
          備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();