<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          首頁(yè)  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問(wèn)答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
          EEPW首頁(yè) >> 主題列表 >> fpga+dsp

          基于DSP的光纖電流互感器二次側(cè)信號(hào)處理

          • 用TMS320F206實(shí)現(xiàn)了有源式光纖電流互感器二次側(cè)輸出信號(hào)的處理,包括真有效值(RMS)的計(jì)算、互感器低壓側(cè)顯示儀表的實(shí)現(xiàn)和電力系統(tǒng)繼電保護(hù)的數(shù)字接口的實(shí)現(xiàn)等,給出了硬件設(shè)計(jì)和軟件設(shè)計(jì)方法。
          • 關(guān)鍵字: 信號(hào)處理  電流互感器  光纖  DSP  基于  

          DSP中的存儲(chǔ)器共享與快速訪問(wèn)技術(shù)設(shè)計(jì)

          • 介紹了在多個(gè)DSP之間或者DSP與其他CPU之間存儲(chǔ)器共享技術(shù)的基本設(shè)計(jì)方法,重點(diǎn)介紹了如何在設(shè)計(jì)上提高存儲(chǔ)器的訪問(wèn)速度和克服訪問(wèn)競(jìng)爭(zhēng)的方法。
          • 關(guān)鍵字: 技術(shù)  設(shè)計(jì)  訪問(wèn)  快速  存儲(chǔ)器  共享  DSP  

          基于FPGA的輪詢(xún)合路的設(shè)計(jì)和實(shí)現(xiàn)

          • 針對(duì)高密度接口設(shè)計(jì)中基于字節(jié)處理和整包處理的轉(zhuǎn)換問(wèn)題,本文提出了分片輪詢(xún)調(diào)度和改進(jìn)式欠賬輪詢(xún)調(diào)度相結(jié)合的調(diào)度策略
          • 關(guān)鍵字: FPGA  輪詢(xún)合路    

          基于FPGA的位寬可擴(kuò)展多路組播復(fù)制的實(shí)現(xiàn)

          • 用VHDL語(yǔ)言在FPGA內(nèi)部編程實(shí)現(xiàn)組播復(fù)制。本文介紹其實(shí)現(xiàn)方法,并給出了時(shí)序仿真波形。通過(guò)擴(kuò)展,該設(shè)計(jì)可以支持多位寬、多路復(fù)制,因而具有較好的應(yīng)用前景。
          • 關(guān)鍵字: FPGA  位寬  多路    

          具有多個(gè)電壓軌的FPGA和DSP電源設(shè)計(jì)實(shí)例(二)

          • 電子產(chǎn)品世界,為電子工程師提供全面的電子產(chǎn)品信息和行業(yè)解決方案,是電子工程師的技術(shù)中心和交流中心,是電子產(chǎn)品的市場(chǎng)中心,EEPW 20年的品牌歷史,是電子工程師的網(wǎng)絡(luò)家園
          • 關(guān)鍵字: DSP  電源設(shè)計(jì)  FPGA  德州儀器  

          具有多個(gè)電壓軌的FPGA和DSP電源設(shè)計(jì)實(shí)例(一)

          • 電子產(chǎn)品世界,為電子工程師提供全面的電子產(chǎn)品信息和行業(yè)解決方案,是電子工程師的技術(shù)中心和交流中心,是電子產(chǎn)品的市場(chǎng)中心,EEPW 20年的品牌歷史,是電子工程師的網(wǎng)絡(luò)家園
          • 關(guān)鍵字: DSP  電源設(shè)計(jì)  FPGA  

          基于DSP的實(shí)時(shí)圖像目標(biāo)搜索與跟蹤系統(tǒng)設(shè)計(jì)

          • 本文介紹了一種基于雙TMS320VC5416處理器的實(shí)時(shí)圖像搜索跟蹤處理系統(tǒng),詳細(xì)闡述了該系統(tǒng)的硬件設(shè)計(jì)思想,并結(jié)合一種跟蹤算法實(shí)例敘述了基于DSP的圖像搜索與跟蹤處理系統(tǒng)軟件設(shè)計(jì)的一般流程。
          • 關(guān)鍵字: 跟蹤  系統(tǒng)  設(shè)計(jì)  搜索  目標(biāo)  DSP  實(shí)時(shí)  圖像  基于  

          基于多DSP的MPEG-4系統(tǒng)的設(shè)計(jì)

          • 基于MPEG-4的視頻編解碼技術(shù)已經(jīng)成為當(dāng)前多媒體技術(shù)發(fā)展的熱點(diǎn)。本文提出了一種以多DSP為核心的MPEG-4編解碼系統(tǒng),并設(shè)計(jì)出了具體的硬件平臺(tái)方案。
          • 關(guān)鍵字: 設(shè)計(jì)  系統(tǒng)  MPEG-4  DSP  基于  

          基于FPGA的二值圖像連通域標(biāo)記快速算法實(shí)現(xiàn)

          • 摘  要:針對(duì)高速圖像目標(biāo)實(shí)時(shí)識(shí)別和跟蹤任務(wù),需要利用系統(tǒng)中有限的硬件資源實(shí)現(xiàn)高速、準(zhǔn)確的二值圖像連通域標(biāo)記,提出了一種適合FPGA實(shí)現(xiàn)的二值圖像連通域標(biāo)記快速算法。算法以快捷、有效的方式識(shí)別、并記錄區(qū)域間復(fù)雜的連通關(guān)系。與傳統(tǒng)的二值圖像標(biāo)記算法相比,該算法具有運(yùn)算簡(jiǎn)單性、規(guī)則性和可擴(kuò)展性的特點(diǎn)。利用FPGA實(shí)現(xiàn)該算法時(shí),能夠準(zhǔn)確有效的識(shí)別出圖像中復(fù)雜的連通關(guān)系,產(chǎn)生正確的標(biāo)記結(jié)果。在100MHz工作時(shí)鐘下,處理384
          • 關(guān)鍵字: FPGA  單片機(jī)  二值圖像連通域標(biāo)記  嵌入式系統(tǒng)  

          嵌入式DSP上的視頻編解碼

          • 通用視頻標(biāo)準(zhǔn)和編解碼器 聯(lián)合視頻組(Joint Video Team, JVT)由 ITU的視頻編碼專(zhuān)家組(Video Coding Experts Group, VCEG)和ISO/IEC運(yùn)動(dòng)圖像專(zhuān)家組(Moving Picture Experts Group, MPEG)組成。VCEG開(kāi)發(fā)自愿性標(biāo)準(zhǔn),用于會(huì)話(huà)和非會(huì)話(huà)類(lèi)音/視頻應(yīng)用的先進(jìn)移動(dòng)圖像編碼。 MPEG開(kāi)發(fā)國(guó)際標(biāo)準(zhǔn),用于移動(dòng)圖像、音頻及兩者組合的壓 縮、編碼、解壓縮、處理等,以滿(mǎn)足各種應(yīng)用。總之,JVT已經(jīng)開(kāi)發(fā)了包括ITU H.262/MP
          • 關(guān)鍵字: DSP  單片機(jī)  頻編解碼  嵌入式系統(tǒng)  

          基于FPGA的高速可變周期脈沖發(fā)生器的設(shè)計(jì)

          • 1 引 言 要求改變脈沖周期和輸出脈沖個(gè)數(shù)的脈沖輸出電路模塊在許多工業(yè)領(lǐng)域都有運(yùn)用。采用數(shù)字器件設(shè)計(jì)周期和輸出個(gè)數(shù)可調(diào)節(jié)的脈沖發(fā)生模塊是方便可行的。為了使之具有高速、靈活的優(yōu)點(diǎn),本文采用Atelra公司的可編程芯片F(xiàn)PGA設(shè)計(jì)了一款周期和輸出個(gè)數(shù)可變的脈沖發(fā)生器。經(jīng)過(guò)板級(jí)調(diào)試獲得良好的運(yùn)行效果。 2 總體設(shè)計(jì)思路 脈沖的周期由高電平持續(xù)時(shí)間與低電平持續(xù)時(shí)間共同構(gòu)成,為了改變周期,采用兩個(gè)計(jì)數(shù)器來(lái)分別控制高電平持續(xù)時(shí)間和低電平持續(xù)時(shí)間。計(jì)數(shù)器采用可并行加載初始值的N位減法計(jì)數(shù)器。設(shè)定:當(dāng)要求的高電平
          • 關(guān)鍵字: FPGA  單片機(jī)  脈沖發(fā)生器  嵌入式系統(tǒng)  

          世界最小單卡16路DSP實(shí)時(shí)壓縮卡研制成功

          •   目前世界上最小的單卡16路DSP實(shí)時(shí)壓縮產(chǎn)品日前由我國(guó)企業(yè)自主研制成功,這標(biāo)志著中國(guó)安防產(chǎn)業(yè)在技術(shù)研發(fā)上的又一次突破。   DSP實(shí)時(shí)壓縮卡是監(jiān)控系統(tǒng)后端的圖像采集卡,如果說(shuō)監(jiān)控系統(tǒng)是人的視覺(jué)系統(tǒng),那么DSP實(shí)時(shí)壓縮卡就是人的大腦,它是監(jiān)控系統(tǒng)的核心部件,所有從監(jiān)控系統(tǒng)前端接收到的視頻信息都被記錄在DSP實(shí)   時(shí)壓縮卡上。該技術(shù)的研發(fā)單位北京漢邦高科數(shù)字技術(shù)有限公司今年推出的新產(chǎn)品HB18系列DVR專(zhuān)用視頻壓縮卡中,就使用了這種目前世界上最小的單卡16路DSP實(shí)時(shí)壓縮產(chǎn)品,僅165
          • 關(guān)鍵字: DSP  電源技術(shù)  模擬技術(shù)  實(shí)時(shí)壓縮卡  

          基于DSP的DVB流發(fā)射/接收系統(tǒng)

          • 研究了數(shù)字視頻廣播流的發(fā)射/接收系統(tǒng),基于DSP技術(shù)實(shí)現(xiàn)了0~8 Mbps的DVB流的發(fā)射和接收系統(tǒng),誤碼率低于10-7,詳細(xì)介紹了發(fā)射/接收系統(tǒng)數(shù)據(jù)處理原理,探討了相關(guān)系統(tǒng)硬件設(shè)計(jì)和軟件實(shí)現(xiàn)問(wèn)題。
          • 關(guān)鍵字: 接收  系統(tǒng)  發(fā)射  DVB  DSP  基于  

          基于DSP的PCI高速測(cè)控系統(tǒng)結(jié)構(gòu)的研究

          • 引言 隨著數(shù)字信號(hào)處理芯片性?xún)r(jià)比的不斷提高,數(shù)字信號(hào)處理的應(yīng)用領(lǐng)域飛速發(fā)展,同時(shí)Pentium高速CPU的出現(xiàn),要求有極高的數(shù)據(jù)通量予以支持,而低速的ISA總線在解決這些問(wèn)題方面逐漸無(wú)能為力,取而代之的是高速的PCI總線。PCI總線可將高速外圍設(shè)備直接掛在CPU總線上,33MHz/32位時(shí)數(shù)據(jù)傳輸速率可達(dá)132MB/s,66MHz/64位時(shí)更是性能加倍,打破了數(shù)據(jù)傳輸速率的瓶頸,使得CPU的性能得到充分發(fā)揮。如果采用美國(guó)TI公司生產(chǎn)的高速高性能數(shù)字信號(hào)處理器DSP取代原來(lái)的單片機(jī)作為板載CPU,可以充
          • 關(guān)鍵字: DSP  測(cè)量  測(cè)試  單片機(jī)  工業(yè)控制  嵌入式系統(tǒng)  工業(yè)控制  

          DSP推進(jìn)下的生物特征識(shí)別市場(chǎng)化進(jìn)程

          • 在自然世界中人是獨(dú)特,人所表現(xiàn)出來(lái)的生物特征可謂獨(dú)一無(wú)二。對(duì)于每一個(gè)個(gè)體的人,總是能夠找到一種或多種生物特征與其他任何人有所區(qū)別的,這就是生物識(shí)別技術(shù)最基本的前提,這是在人類(lèi)文明和文化不斷發(fā)展進(jìn)程中對(duì)自身認(rèn)識(shí)的又一次超越。隨著電子時(shí)代的到來(lái),生物特征識(shí)別技術(shù)獲得革命性的飛躍,而其市場(chǎng)的真正興起卻幾乎是與新世紀(jì)同步,特別是得益于數(shù)字信號(hào)處理器(DSP)的驅(qū)動(dòng)。本文希望通過(guò)分析生物特征識(shí)別技術(shù)和市場(chǎng)入手,闡述德州儀器(TI)的DSP在以指紋識(shí)別和面相識(shí)別為代表的生物特征識(shí)別市場(chǎng)化進(jìn)程的重要推進(jìn)作用,并展望更廣
          • 關(guān)鍵字: 0705_A  DSP  單片機(jī)  嵌入式系統(tǒng)  雜志_專(zhuān)題  
          共9873條 604/659 |‹ « 602 603 604 605 606 607 608 609 610 611 » ›|

          fpga+dsp介紹

          您好,目前還沒(méi)有人創(chuàng)建詞條fpga+dsp!
          歡迎您創(chuàng)建該詞條,闡述對(duì)fpga+dsp的理解,并與今后在此搜索fpga+dsp的朋友們分享。    創(chuàng)建詞條

          熱門(mén)主題

          樹(shù)莓派    linux   
          關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢(xún)有限公司
          備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();