<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          首頁(yè)  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問(wèn)答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
          EEPW首頁(yè) >> 主題列表 >> fpga+dsp

          基于DSP的磁存儲(chǔ)設(shè)備抗沖擊技術(shù)控制系統(tǒng)設(shè)計(jì)

          • 本文在確立采用外加固主動(dòng)控制方案的基礎(chǔ)上,提出了數(shù)字主動(dòng)控制系統(tǒng)的設(shè)計(jì)思路,并且實(shí)現(xiàn)了以DSP為核心的數(shù)字控制系統(tǒng)的軟、硬件設(shè)計(jì)方案。
          • 關(guān)鍵字: DSP  磁存儲(chǔ)設(shè)備  抗沖擊  控制系統(tǒng)設(shè)計(jì)    

          使用FPGA和IP Core實(shí)現(xiàn)定制緩沖管理

          • 在通信網(wǎng)絡(luò)系統(tǒng)中,流量管理的核心是緩存管理、隊(duì)列管理和調(diào)度程序。本文結(jié)合使用FPGA及IP Core闡述緩存管理的結(jié)構(gòu)、工作原理及設(shè)計(jì)方法 目前硬件高速轉(zhuǎn)發(fā)技術(shù)的趨勢(shì)是將整個(gè)轉(zhuǎn)發(fā)分成兩個(gè)部分:PE(Protocol Engine,協(xié)議引擎)和TM(Traffic Management,流量管理)。其中PE完成協(xié)議處理,TM負(fù)責(zé)完成隊(duì)列調(diào)度、緩存管理、流量整形、QOS等功能,TM與轉(zhuǎn)發(fā)協(xié)議無(wú)關(guān)。 隨著通信協(xié)議的發(fā)展及多樣化,協(xié)議處理部分PE在硬件轉(zhuǎn)發(fā)實(shí)現(xiàn)方面,普遍采用現(xiàn)有的商用芯片NP(Network
          • 關(guān)鍵字: Core  FPGA  IP  單片機(jī)  嵌入式系統(tǒng)  通訊  網(wǎng)絡(luò)  無(wú)線  

          基于DSP的空間電壓矢量PWM技術(shù)研究與實(shí)現(xiàn)

          • 1 引言近年來(lái),在高性能全數(shù)字控制的電氣傳動(dòng)系統(tǒng)中,作為電力電子逆變技術(shù)的關(guān)鍵,PWM技術(shù)從最初追求電壓波形正弦,到電流波形正弦,再到磁通的正弦,取得了突飛猛進(jìn)的發(fā)展[1]。在眾多正弦脈寬調(diào)制技術(shù)中,空間電壓矢量PWM(或稱SVPWM)是一種優(yōu)化的PWM技術(shù),能明顯減小逆變器輸出電流的諧波成分及電機(jī)的諧波損耗,降低脈動(dòng)轉(zhuǎn)矩,且其控制簡(jiǎn)單,數(shù)字化實(shí)現(xiàn)方便,電壓利用率高,已有取代傳統(tǒng)SPWM的趨勢(shì)。本文對(duì)空間電壓矢量PWM的原理進(jìn)行了深入分析,重點(diǎn)推導(dǎo)了每一扇區(qū)開(kāi)關(guān)矢量的導(dǎo)通時(shí)間,并在TI公司生產(chǎn)的DSP上實(shí)
          • 關(guān)鍵字: DSP  單片機(jī)  嵌入式系統(tǒng)  矢量PWM  

          IDT為3G及以上技術(shù)提供先進(jìn)DSP密集無(wú)線服務(wù)

          使用一個(gè)FPGA便可實(shí)現(xiàn)的64通道下變頻器

          • RF Engines公司的ChannelCore64使設(shè)計(jì)者能夠用一個(gè)可對(duì)FPGA編程的IP核來(lái)替代多達(dá)16個(gè)DDC(直接下變頻器)ASIC,可顯著減少PCB面積,降低功耗而且增加靈活性。和原來(lái)的方法相比,新方法是降低成本的典型代表,隨著通道數(shù)目的增加,降低成本的需求愈加突出。在提供靈活性和簡(jiǎn)化設(shè)計(jì)的同時(shí),這種方法也能降低功耗。ChannelCore64的應(yīng)用包括無(wú)線基站,衛(wèi)星地面站和其它多通道無(wú)線電接收器等。在這些系統(tǒng)應(yīng)用中,需要從一個(gè)頻帶非常寬的信號(hào)中提取很多具有不同帶寬的通道(或者信號(hào)),然后將整個(gè)
          • 關(guān)鍵字: ChannelCore64  FPGA  單片機(jī)  嵌入式系統(tǒng)  

          DSP與數(shù)據(jù)轉(zhuǎn)換器協(xié)同工作所必須考慮的10大因素

          • 假設(shè)您接到一項(xiàng)工作任務(wù),設(shè)計(jì)一套由 DSP 與DAC與ADC等模擬器件組成的信號(hào)處理系統(tǒng)。如果您考慮到幾個(gè)重要因素,工作就會(huì)非常簡(jiǎn)單。下面就來(lái)談?wù)勗O(shè)計(jì)工作中應(yīng)該考慮的這幾個(gè)因素。 詳細(xì)了解應(yīng)用類型第一步需要了解應(yīng)用類型。對(duì)于控制型應(yīng)用,既需要應(yīng)對(duì)突發(fā)的大量數(shù)據(jù)處理情形,也要考慮間歇的閑置狀態(tài);而對(duì)于音頻應(yīng)用,則需要處理連續(xù)數(shù)據(jù)流的能力。了解應(yīng)用的具體需求將有助于選擇適當(dāng)?shù)慕涌诤驼_的數(shù)據(jù)讀取方法。 評(píng)估系統(tǒng)速率第二步需要了解數(shù)據(jù)采樣的速率。舉例來(lái)說(shuō),音頻系統(tǒng)可能是一部 CD 播放機(jī),采樣率為 96 k
          • 關(guān)鍵字: DSP  單片機(jī)  嵌入式系統(tǒng)  數(shù)據(jù)轉(zhuǎn)換器  

          基于單片機(jī)的FPGA并行配置方法

          • 在當(dāng)今變化的市場(chǎng)環(huán)境中,產(chǎn)品是否便于現(xiàn)場(chǎng)升級(jí)、是否便于靈活使用,已成為產(chǎn)品能否進(jìn)入市場(chǎng)的關(guān)鍵因素。在這種背景下,altera公司的基于SRAM LUT結(jié)構(gòu)的FPGA器件得到了廣泛的應(yīng)用。這類器件的配置數(shù)據(jù)存儲(chǔ)在SRAM中。由于SRAM的掉電易失性,系統(tǒng)每次上電時(shí),必須重新配置數(shù)據(jù),只有在數(shù)據(jù)配置正確的情況下系統(tǒng)才能正常工作。這種器件的優(yōu)點(diǎn)是可在線重新配置ICR(In-Circuit Reconfigurability),在線配置方式一般有兩類:一是通過(guò)下載電費(fèi)由計(jì)算機(jī)直接對(duì)其進(jìn)行配置;二是通過(guò)微處理器對(duì)其
          • 關(guān)鍵字: altera  FPGA  單片機(jī)  可編程邏輯  配置數(shù)據(jù)  嵌入式系統(tǒng)  

          DSP與數(shù)據(jù)轉(zhuǎn)換器協(xié)同工作所必須考慮的10大因素

          • 假設(shè)您接到一項(xiàng)工作任務(wù),設(shè)計(jì)一套由 DSP與DAC與ADC等模擬器件組成的信號(hào)處理系統(tǒng)。如果您考慮到幾個(gè)重要因素,工作就會(huì)非常簡(jiǎn)單。下面就來(lái)談?wù)勗O(shè)計(jì)工作中應(yīng)該考慮的這幾個(gè)因素。 詳細(xì)了解應(yīng)用類型第一步需要了解應(yīng)用類型。對(duì)于控制型應(yīng)用,既需要應(yīng)對(duì)突發(fā)的大量數(shù)據(jù)處理情形,也要考慮間歇的閑置狀態(tài);而對(duì)于音頻應(yīng)用,則需要處理連續(xù)數(shù)據(jù)流的能力。了解應(yīng)用的具體需求將有助于選擇適當(dāng)?shù)慕涌诤驼_的數(shù)據(jù)讀取方法。 評(píng)估系統(tǒng)速率第二步需要了解數(shù)據(jù)采樣的速率。舉例來(lái)說(shuō),音頻系統(tǒng)可能是一部 CD 播放機(jī),采樣率為 96 kH
          • 關(guān)鍵字: DSP  單片機(jī)  嵌入式系統(tǒng)  數(shù)據(jù)轉(zhuǎn)換器  

          基于DSP的馬達(dá)控制系統(tǒng)

          • 先進(jìn)的馬達(dá)控制系統(tǒng)可實(shí)現(xiàn)馬達(dá)與硅芯片技術(shù)以及軟件的高度集成,以便在提升性能的同時(shí)顯著節(jié)約成本。
          • 關(guān)鍵字: 控制系統(tǒng)  馬達(dá)  DSP  基于  

          基于FPGA的相檢寬帶測(cè)頻系統(tǒng)的設(shè)計(jì)

          AMI Semiconductor繼續(xù)領(lǐng)跑FPGA-to-ASIC轉(zhuǎn)換行業(yè)

          •  現(xiàn)在轉(zhuǎn)換90nm Xilinx和Altera FPGA AMI Semiconductor, Inc. (AMIS) 今日宣布,它已具備將1.2伏90nm FPGA轉(zhuǎn)換為基于單元的130nm ASIC的能力。有了這種能力的支持,OEM就能從昂貴的高密FPGA原型制作轉(zhuǎn)到更節(jié)省成本的ASIC生產(chǎn)。 AMIS是首家供應(yīng)Altera和Xilinx 90nm FPGA所用嵌入式替換組件的公司,主要面向通
          • 關(guān)鍵字: AMI  FPGA  FPGA-to-ASIC  Semiconductor  單片機(jī)  嵌入式系統(tǒng)  轉(zhuǎn)換行業(yè)  

          賽靈思面向最新VIRTEX-5 LXT平臺(tái)

          • 最新的8.2i升級(jí)了ISE,PlanAhead和Chipscope Pro設(shè)計(jì)軟件加速設(shè)計(jì)收斂并為Virtex-5 LXT FPGA提供增強(qiáng)的生產(chǎn)力。  賽靈思公司今天宣布面向最新Virtex™-5 LXT FPGA平臺(tái)推出完整的邏輯設(shè)計(jì)解決方案,包含升級(jí)版集成軟件環(huán)境(ISE™)設(shè)計(jì)工具。Virtex™-5 LXT FPGA平臺(tái)是業(yè)內(nèi)第一款提供硬代碼PCI Express®
          • 關(guān)鍵字: FPGA  邏輯設(shè)計(jì)  賽靈思  

          JTAG口及其對(duì)F1aSh的在線編程

          • 本文介紹一種通過(guò)JTAG對(duì)Flash進(jìn)行的在線編程方法。
          • 關(guān)鍵字: CPLD    Flash    DSP  

          DSP在實(shí)時(shí)信號(hào)模擬器中的應(yīng)用

          • 前言 在通信、雷達(dá)等數(shù)字信號(hào)處理系統(tǒng)的設(shè)計(jì)中,信號(hào)模擬器發(fā)揮著至關(guān)重要的作用。模擬器用來(lái)模擬實(shí)際工作過(guò)程中信號(hào)處理系統(tǒng)的各種輸入信號(hào),從而方便了系統(tǒng)調(diào)試??梢岳矛F(xiàn)有儀器模擬這些信號(hào),也可以設(shè)計(jì)專門(mén)的模擬器。這兩種方法各有特點(diǎn):儀器模擬省去了模擬器的設(shè)計(jì)和調(diào)試過(guò)程,比較方便;但有時(shí)現(xiàn)有儀器并不能完全滿足系統(tǒng)測(cè)試的要求,另外有些儀器的價(jià)格相當(dāng)昂貴(專用的信道仿真設(shè)備一般在24000到500000美元之間[1])。因此,在信號(hào)模擬的方法上應(yīng)視實(shí)際情況而定:對(duì)于ADC這樣輸入信號(hào)比較簡(jiǎn)單的的系統(tǒng),可以利用任
          • 關(guān)鍵字: DSP  單片機(jī)  模擬器  嵌入式系統(tǒng)  

          基于DSP的鐵路客車輔助電源系統(tǒng)

          • 簡(jiǎn)要地介紹了輔助電源系統(tǒng)的組成以及DC/DC模塊和DC/AC模塊主電路的結(jié)構(gòu)和工作原理,詳細(xì)介紹了系統(tǒng)的控制思想并介紹了軟件編程的流程圖。結(jié)合在運(yùn)用中遇到的實(shí)際問(wèn)題,介紹了改進(jìn)的方法和效果。
          • 關(guān)鍵字: 電源  系統(tǒng)  輔助  客車  DSP  鐵路  基于  
          共9873條 628/659 |‹ « 626 627 628 629 630 631 632 633 634 635 » ›|

          fpga+dsp介紹

          您好,目前還沒(méi)有人創(chuàng)建詞條fpga+dsp!
          歡迎您創(chuàng)建該詞條,闡述對(duì)fpga+dsp的理解,并與今后在此搜索fpga+dsp的朋友們分享。    創(chuàng)建詞條

          熱門(mén)主題

          樹(shù)莓派    linux   
          關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
          備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();