<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          首頁(yè)  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問(wèn)答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
          EEPW首頁(yè) >> 主題列表 >> fpga+mpu+mcu

          SILICON LABS 超低功耗無(wú)線MCU

          •   為滿足家居自動(dòng)化和儀表對(duì)能效的需求,Silicon Laboratories (芯科實(shí)驗(yàn)室有限公司,簡(jiǎn)稱(chēng)Silicon Labs)日前宣布推出業(yè)界最低功耗單芯片無(wú)線微控制器(MCU)。 Silicon Labs新推出的超低功耗Si10xx無(wú)線MCU(Si1000/1/2/3/4/5,Si1010/1/2/3/4/5)系列產(chǎn)品能充分滿足電池供電家居自動(dòng)化系統(tǒng)、智能儀表、室內(nèi)監(jiān)測(cè)和安全系統(tǒng)對(duì)于功耗和RF的需求。   Si10xx系列產(chǎn)品在5mm×7mm大小的封裝內(nèi),集成了高性能、超低功耗的C
          • 關(guān)鍵字: 芯科實(shí)驗(yàn)室  MCU  

          基于FPGA的Viterbi譯碼器設(shè)計(jì)

          • 摘要:卷積碼及其Viterbi譯碼是現(xiàn)代通信系統(tǒng)中常用的一種信道編碼方法。文中介紹了Viterbi譯碼算法的原理,分析了Viterbi譯碼器的結(jié)構(gòu),然后用Verilog語(yǔ)言設(shè)計(jì)了一種基于Altera公司的EP3C120F780C8芯片的(2,l,7)Vi
          • 關(guān)鍵字: Viterbi  FPGA  譯碼器    

          基于FPGA的LDPC編碼設(shè)計(jì)

          • 針對(duì)低密度奇偶校驗(yàn)碼(簡(jiǎn)稱(chēng)LDPC碼)的直接編碼運(yùn)算量較大、復(fù)雜度高,根據(jù)RicIlarclson和Urbanke(RU)建議的編碼方案,介紹一種適于在FPGA上實(shí)現(xiàn),利用有效校驗(yàn)矩陣來(lái)降低編碼復(fù)雜度的LDPC編碼方案,給出了編碼器設(shè)計(jì)實(shí)現(xiàn)的原理和編碼器的結(jié)構(gòu)和基本組成。在QuartusⅡ7.2軟件平臺(tái)上采用基于FPGA的VHDL語(yǔ)言實(shí)現(xiàn)了有效的編碼過(guò)程。結(jié)果表明:此方案在保證高效可靠傳輸?shù)耐瑫r(shí)降低了實(shí)現(xiàn)的復(fù)雜度。這種編碼方案可靈活應(yīng)用于不同的校驗(yàn)矩陣H,碼長(zhǎng)和碼率的系統(tǒng)中。
          • 關(guān)鍵字: FPGA  LDPC  編碼    

          FPGA電源的旁路電容值計(jì)算

          • 隨著速度更快密度更高的FPGA器件的出現(xiàn),保持信號(hào)完整性就成為高可靠,可重復(fù)性設(shè)計(jì)的關(guān)鍵.合適的電源旁路和退偶設(shè)計(jì)能夠改善整個(gè)設(shè)計(jì)的信號(hào)完整性.
          • 關(guān)鍵字: 計(jì)算  電容  旁路  電源  FPGA  

          基于FPGA的PROFIBUS-DP集線器設(shè)計(jì)

          • 摘要:給出了用PROFIBUS―DP HUB來(lái)改變現(xiàn)場(chǎng)總線拓?fù)浣Y(jié)構(gòu)的設(shè)計(jì)方案,并對(duì)數(shù)據(jù)轉(zhuǎn)發(fā)方法進(jìn)行比較。描述了DP協(xié)議傳輸?shù)母袷?,重點(diǎn)介紹并分析了兩種幀結(jié)束檢測(cè)方法及其優(yōu)劣,最后通過(guò)八通道DP HUB的實(shí)例來(lái)說(shuō)明了整個(gè)設(shè)計(jì)
          • 關(guān)鍵字: 設(shè)計(jì)  集線器  PROFIBUS-DP  FPGA  基于  

          掌上多功能監(jiān)護(hù)呼救定位系統(tǒng)的研制

          • 本文提出了一款便攜式的多功能監(jiān)護(hù)呼救定位裝置的研制方案,該裝置通過(guò)實(shí)時(shí)檢測(cè)佩戴者的人體姿態(tài)和心電信號(hào),并進(jìn)行必要分析,獲得佩戴者的生理狀態(tài)信息。當(dāng)本設(shè)計(jì)所述裝置通過(guò)數(shù)據(jù)分析判斷佩戴者可能發(fā)生意外情況時(shí),立即將報(bào)警信息和佩戴者的地理位置信息通過(guò)短信方式發(fā)送至預(yù)設(shè)的接收者手機(jī)上,使接收者能在第一時(shí)間獲知緊急情況的發(fā)生并采取必要的救助措施。
          • 關(guān)鍵字: 時(shí)代民芯  MCU  GPS定位  ECG  

          飛思卡爾90納米ColdFire+混合信號(hào)微控制器解決方案加快設(shè)計(jì)創(chuàng)新

          •   飛思卡爾半導(dǎo)體日前發(fā)布了40款新的ColdFire+ (plus)器件,將其久經(jīng)考驗(yàn)的ColdFire產(chǎn)品線提升到一個(gè)新的高度,鞏固了該公司在32位微控制器 (MCU) 領(lǐng)域的領(lǐng)先地位。通過(guò)采用90納米 (nm) 薄膜存儲(chǔ)器 (TFS) 閃存技術(shù)以及 FlexMemory技術(shù),ColdFire+ MCU致力于成為市場(chǎng)上集成程度最高、最經(jīng)濟(jì)高效和小封裝的32位MCU。   ColdFire+ MCU依托飛思卡爾在32位微控制器方面的既有優(yōu)勢(shì),代表了ColdFire演進(jìn)的下一步。新的ColdFire
          • 關(guān)鍵字: Freescale  MCU  90納米  混合信號(hào)  

          高成本效益的AC感應(yīng)電機(jī)轉(zhuǎn)差控制優(yōu)化方案

          • 隨著AC感應(yīng)電機(jī)成為工業(yè)電機(jī)的首選,全方位降低設(shè)計(jì)功耗的需求不斷涌現(xiàn),因此提高這些電機(jī)的效率變得非常重...
          • 關(guān)鍵字: FPGA  AC感應(yīng)電機(jī)  

          基于FPGA的DDR內(nèi)存條的控制

          • 摘要:隨著數(shù)據(jù)存儲(chǔ)量的日益加大以及存儲(chǔ)速度的加快,大容量的高速存儲(chǔ)變得越來(lái)越重要。內(nèi)存條既能滿足大容量的存儲(chǔ)又能滿足讀寫(xiě)速度快的要求,這樣使得對(duì)內(nèi)存條控制的應(yīng)用越來(lái)越廣泛。首先介紹了內(nèi)存條的工作原
          • 關(guān)鍵字: FPGA  DDR  內(nèi)存條    

          基于FPGA的多路視頻通道控制

          • 根據(jù)織布機(jī)告警系統(tǒng)的需求,提出一種開(kāi)關(guān)設(shè)計(jì)思想,闡述開(kāi)關(guān)設(shè)計(jì)過(guò)程中遇到的問(wèn)題以及解決方法。首先在FPGA中設(shè)計(jì)一個(gè)開(kāi)關(guān)控制信號(hào),利用這個(gè)信號(hào)結(jié)合雙口RAM中的編碼數(shù)據(jù)識(shí)別兩個(gè)撥動(dòng)開(kāi)關(guān)狀態(tài),從而達(dá)到控制多路視頻通道的目的,使本告警系統(tǒng)更方便的應(yīng)用于實(shí)際工業(yè)中。介紹整個(gè)控制系統(tǒng)的工作原理,給出硬件結(jié)構(gòu)圖和軟件設(shè)計(jì)過(guò)程,然后利用QuartusⅡ中的SignalTapⅡLogic Analyzer工具對(duì)控制信號(hào)進(jìn)行實(shí)時(shí)采樣分析,最后在織布機(jī)告警系統(tǒng)中成功實(shí)現(xiàn)視頻通道控制功能。
          • 關(guān)鍵字: FPGA  多路  視頻  通道控制    

          使用Xilinx FPGA適應(yīng)不斷變化的廣播視頻潮流

          • 使用Xilinx FPGA適應(yīng)不斷變化的廣播視頻潮流, 電視臺(tái)的演播室需要在不替換龐大的以同軸電纜構(gòu)建的基礎(chǔ)架構(gòu)的情況下,將模擬音頻和視頻轉(zhuǎn)換為數(shù)字音頻和視頻,這樣就逐漸形成了傳輸非壓縮標(biāo)清視頻的串行數(shù)字接口(SDI)協(xié)議。如今,出于重新利用同軸電纜的同樣目的
          • 關(guān)鍵字: 廣播  視頻  潮流  變化  不斷  Xilinx  FPGA  適應(yīng)  模擬  編解碼器  音頻  

          基于DSP與FPGA的全姿態(tài)指引儀圖形顯示系統(tǒng)設(shè)計(jì)

          • 基于DSP與FPGA的全姿態(tài)指引儀圖形顯示系統(tǒng)設(shè)計(jì),摘要:針對(duì)機(jī)載電子全姿態(tài)指引儀顯示圖形信息的特征及其變化特點(diǎn),在系統(tǒng)初始化時(shí)將圖形內(nèi)容分為背景層、填充層和動(dòng)態(tài)字符層三層,運(yùn)算過(guò)程中只改變根據(jù)參數(shù)變化的填充層和字符層;將圖形運(yùn)算過(guò)程分為圖形輪廓生成和
          • 關(guān)鍵字: 圖形  顯示系統(tǒng)  設(shè)計(jì)  指引  姿態(tài)  DSP  FPGA  A/D轉(zhuǎn)換  

          MXT5611:高精度可配置定時(shí)電路

          •   引言   在工業(yè)控制、家電應(yīng)用、民用爆破、武器引信等領(lǐng)域,利用到很多時(shí)間類(lèi)控制事件,這些時(shí)間類(lèi)控制控制事件需要用到不同功能的定時(shí)器電路,這些時(shí)間控制事件要求的定時(shí)長(zhǎng)度各不相同,需要的定時(shí)器數(shù)目也不一樣,針對(duì)不同的應(yīng)用領(lǐng)域,定時(shí)的進(jìn)制、定時(shí)方式也不盡相同。在某些應(yīng)用中,可能會(huì)利用到多個(gè)時(shí)間事件,但是時(shí)間長(zhǎng)度不是很長(zhǎng),而別的應(yīng)用中卻是單個(gè)時(shí)間事件,但是要求時(shí)間長(zhǎng)度很長(zhǎng)。也有可能某些應(yīng)用中定時(shí)方式是要求總共定時(shí)多長(zhǎng)時(shí)間,而別的應(yīng)用中要求定時(shí)方式為從某一時(shí)刻到另一時(shí)刻??傊?,應(yīng)用領(lǐng)域的不同,對(duì)定時(shí)電路的要求
          • 關(guān)鍵字: 時(shí)代民芯  MCU  單片機(jī)  

          MXT8051:適于多種應(yīng)用的本土高性能單片機(jī)

          •   隨著電子設(shè)備產(chǎn)業(yè)的快速發(fā)展,選擇適當(dāng)?shù)脑M足設(shè)計(jì)規(guī)范要求、盡可能降低成本、確保設(shè)計(jì)方案的功率、特別是控制系統(tǒng)的體積大小等等變得越來(lái)越困難,低功耗、小型化設(shè)計(jì)逐漸成為產(chǎn)品設(shè)計(jì)的關(guān)鍵。   目前無(wú)論國(guó)內(nèi)還是國(guó)外,以8位CPU為核的SoC由于價(jià)格低廉,應(yīng)用軟件開(kāi)發(fā)成本低,應(yīng)用廣泛而仍舊占據(jù)市場(chǎng)主導(dǎo)地位。以國(guó)內(nèi)為例,8位MCU占據(jù)50%以上的市場(chǎng)。8位SoC的發(fā)展和市場(chǎng)都較其它的SoC成熟,市場(chǎng)的競(jìng)爭(zhēng)也十分激烈。國(guó)外的8位MCU技術(shù)朝兩方面發(fā)展,一是朝高性能、低功耗,更低電壓發(fā)展,二是降低成本滿足低端客戶
          • 關(guān)鍵字: 時(shí)代民芯  MCU  單片機(jī)  

          FPGA的并行多通道激勵(lì)信號(hào)產(chǎn)生模塊

          • 本文以并行多通道信號(hào)產(chǎn)生模型為依據(jù),設(shè)計(jì)并實(shí)現(xiàn)了以FPGA為核心器件的并行多通道信號(hào)產(chǎn)生模塊,主要包括FPGA系統(tǒng)設(shè)計(jì)和多通道波形產(chǎn)生模塊設(shè)計(jì)。通過(guò)模塊測(cè)試后發(fā)現(xiàn),該模塊具備產(chǎn)生高質(zhì)量并行多通道激勵(lì)信號(hào)的能力。
          • 關(guān)鍵字: FPGA  并行  多通道  激勵(lì)    
          共9989條 507/666 |‹ « 505 506 507 508 509 510 511 512 513 514 » ›|

          fpga+mpu+mcu介紹

          您好,目前還沒(méi)有人創(chuàng)建詞條fpga+mpu+mcu!
          歡迎您創(chuàng)建該詞條,闡述對(duì)fpga+mpu+mcu的理解,并與今后在此搜索fpga+mpu+mcu的朋友們分享。    創(chuàng)建詞條

          熱門(mén)主題

          樹(shù)莓派    linux   
          關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
          備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();