<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
          EEPW首頁 >> 主題列表 >> fpga:quartusⅡ

          基于FPGA的ASI/SDI碼流播放器的設(shè)計與實現(xiàn)

          • 隨著數(shù)字技術(shù)的發(fā)展,數(shù)字產(chǎn)品的普及,各種數(shù)字電視工作人員專用測試工具不斷被開發(fā)。針對碼流播放器的市場需要的目的,采用基于FPGA的系統(tǒng)架構(gòu)的方法,結(jié)合硬件及軟件設(shè)計等方面內(nèi)容,文中詳細(xì)介紹了一個包含碼流錄制、碼流播放、碼流分析等多種功能的ASI/SDI碼流播放器的設(shè)計與實現(xiàn)的過程。
          • 關(guān)鍵字: FPGA  ASI  SDI  碼流播放器    

          基于FPGA的PCI數(shù)據(jù)采集卡設(shè)計

          • 摘要 論述了基于FPGA的PCI數(shù)據(jù)采集卡設(shè)計,板卡實現(xiàn)了查詢、中斷和DMA等多種方式讀取數(shù)據(jù),可以實時采集數(shù)據(jù)、實現(xiàn)大容量數(shù)據(jù)的緩存,還有效地解決了對數(shù)據(jù)高速采集、傳輸?shù)男枨?,設(shè)計采用FPGA實現(xiàn)數(shù)據(jù)采集控制邏輯,
          • 關(guān)鍵字: FPGA  PCI  數(shù)據(jù)采集卡    

          基于FPGA的實時視頻信號處理平臺的設(shè)計

          • 提出一種基于FPGA的實時視頻信號處理平臺的設(shè)計方法,該系統(tǒng)接收低幀率數(shù)字YCbCr視頻信號,對接收的視頻信號進行格式和彩色空間轉(zhuǎn)換、像素和,利用片外SDRAM存儲器作為幀緩存且通過時序控制器進行幀率提高,最后通過VGA控制模塊對圖像信號進行像素放大并在VGA顯示器上實時顯示。整個設(shè)計使用Verilog HDL語言實現(xiàn),采用Altera公司的EP2S60F1020C3N芯片作為核心器件并對功能進行了驗證。
          • 關(guān)鍵字: FPGA  實時視頻  信號處理平臺    

          認(rèn)清CPLD和FPGA

          • CPLD和FPGA都是我們經(jīng)常會用到的器件。有的說有配置芯片的是FPGA,沒有的是CPLD;有的說邏輯資源多的是FPGA,少的是CPLD;有的直接就不做區(qū)分,把他們都叫做FPGA。那么兩者到底有什么區(qū)別呢?下面我們就以Altera公司的CPLD和FPGA為例來說說兩者的區(qū)別。
          • 關(guān)鍵字: CPLD  FPGA  邏輯陣列  LAB單元  Altera  Xilinx  

          FPGA最小系統(tǒng)電路分析:高速SDRAM存儲器接口電路設(shè)

          • 高速SDRAM存儲器接口電路設(shè)計SDRAM可作為軟嵌入式系統(tǒng)的(NIOS II)的程序運行空間,或者作為大量數(shù)據(jù)的緩沖區(qū)。SDRAM是通用的存儲設(shè)備,只要容量和數(shù)據(jù)位寬相同,不同公司生產(chǎn)的芯片都是兼容的。一般比較常用的SDRAM
          • 關(guān)鍵字: SDRAM  FPGA  最小系統(tǒng)  電路分析    

          FPGA最小系統(tǒng)電路分析:下載配置與調(diào)試接口電路設(shè)

          • 下載配置與調(diào)試接口電路設(shè)計FPGA是SRAM型結(jié)構(gòu),本身并不能固化程序。因此FPGA需要一片F(xiàn)lash結(jié)構(gòu)的配置芯片來存儲邏輯配置信息,用于進行上電配置。以Altera公司的FPGA為例,配置芯片分為串行(EPCSx系列)和并行(EPCx系
          • 關(guān)鍵字: FPGA  最小系統(tǒng)  電路分析  下載    

          FPGA最小系統(tǒng)電路分析之FPGA管腳設(shè)計

          • FPGA管腳設(shè)計FPGA的管腳主要包括:用戶I/O(User I/O)、配置管腳、電源、時鐘及特殊應(yīng)用管腳等。其中有些管腳可有多種用途,所以在設(shè)計FPGA電路之前,需要認(rèn)真的閱讀相應(yīng)FPGA的芯片手冊。下面以Altera公司的Cyclone系
          • 關(guān)鍵字: FPGA  最小系統(tǒng)  電路分析  管腳    

          什么是FPGA最小系統(tǒng)?FPGA最小系統(tǒng)的概念

          • FPGA最小系統(tǒng)是可以使FPGA正常工作的最簡單的系統(tǒng)。它的外圍電路盡量最少,只包括FPGA必要的控制電路。一般所說的FPGA的最小系統(tǒng)主要包括:FPGA芯片、下載電路、外部時鐘、復(fù)位電路和電源。如果需要使用NIOS II軟嵌
          • 關(guān)鍵字: FPGA  最小系統(tǒng)  概念    

          FPGA技術(shù)的發(fā)展歷史和動向

          • 1.1 FPGA技術(shù)的發(fā)展歷史和動向1.1.1 FPGA技術(shù)的發(fā)展歷史縱觀數(shù)字集成電路的發(fā)展歷史,經(jīng)歷了從電子管、晶體管、小規(guī)模集成電路到大規(guī)模以及超大規(guī)模集成電路等不同的階段。發(fā)展到現(xiàn)在,主要有3類電子器件:存儲器、
          • 關(guān)鍵字: FPGA  發(fā)展    

          FPGA最小系統(tǒng)之:實例2 在Xilinx的FPGA開發(fā)板上運行第一個FPGA程序

          • 電子產(chǎn)品世界,為電子工程師提供全面的電子產(chǎn)品信息和行業(yè)解決方案,是電子工程師的技術(shù)中心和交流中心,是電子產(chǎn)品的市場中心,EEPW 20年的品牌歷史,是電子工程師的網(wǎng)絡(luò)家園
          • 關(guān)鍵字: ISE7.1i  FPGA  Xilinx  FPGA最小系統(tǒng)  

          FPGA設(shè)計經(jīng)驗談

          • 從大學(xué)時代第一次接觸FPGA至今已有10多年的時間。至今記得當(dāng)初第一次在EDA實驗平臺上完成數(shù)字秒表,搶答器,密碼鎖等實驗時,那個興奮勁。當(dāng)時由于沒有接觸到HDL硬件描述語言,設(shè)計都是在MAX+plus II原理圖環(huán)境下用74系列邏輯器件搭建起來的。
          • 關(guān)鍵字: FPGA  EDA  VHDL  Verilog  時鐘  IP核  

          如何學(xué)習(xí)FPGA?FPGA學(xué)習(xí)必備的基礎(chǔ)知識

          • FPGA已成為現(xiàn)今的技術(shù)熱點之一,無論學(xué)生還是工程師都希望跨進FPGA的大門。網(wǎng)絡(luò)上各種開發(fā)板、培訓(xùn)班更是多如牛毛,仿佛在告訴你不懂FPGA你就OUT啦。那么我們要玩轉(zhuǎn)FPGA必須具備哪些基礎(chǔ)知識呢?下面我們慢慢道來。(一
          • 關(guān)鍵字: FPGA  基礎(chǔ)知識    

          FPGA“獨孤求敗”? 架構(gòu)創(chuàng)新與工藝提升并行

          • 走在工藝領(lǐng)先前列的FPGA有些“獨孤求敗”的感覺:集成度的大幅躍升,功能模塊如DSP、收發(fā)器的更上臺階,通過集成A...
          • 關(guān)鍵字: FPGA  架構(gòu)創(chuàng)新  工藝提升  

          基于FPGA的高速加密卡設(shè)計與實現(xiàn)

          • 摘要 為增強數(shù)據(jù)信息的安全性,設(shè)計了一種基于FPGA的高性能加密卡。該加密卡通過PCI Express總線與主機通信,由FPGA芯片內(nèi)置的Nios ll軟核處理器和PCI—E硬核分別實現(xiàn)控制器模塊與通信接口模塊功能;采用SM1、R
          • 關(guān)鍵字: FPGA  加密卡    

          三國殺之FPGA與ASIC、DSP全面大比拼

          • 在相當(dāng)長的一段時間內(nèi),F(xiàn)PGA、ASIC、DSP三者不同的技術(shù)特征造就了它們不同的應(yīng)用領(lǐng)域,DSP在數(shù)字信號方面是絕對的霸主,ASIC是專業(yè)定制領(lǐng)域的牛人,而FPGA由于其價格高、功耗大,主要用于ASIC前端驗證和一些高端領(lǐng)域,在DSP和ASIC面前絕對屬于小弟。
          • 關(guān)鍵字: FPGA  ASIC  DSP  處理器  信號處理  
          共6368條 178/425 |‹ « 176 177 178 179 180 181 182 183 184 185 » ›|

          fpga:quartusⅡ介紹

          您好,目前還沒有人創(chuàng)建詞條fpga:quartusⅡ!
          歡迎您創(chuàng)建該詞條,闡述對fpga:quartusⅡ的理解,并與今后在此搜索fpga:quartusⅡ的朋友們分享。    創(chuàng)建詞條

          熱門主題

          FPGA:QuartusⅡ    樹莓派    linux   
          關(guān)于我們 - 廣告服務(wù) - 企業(yè)會員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
          備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();