<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          首頁  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
          EEPW首頁 >> 主題列表 >> fpga:quartusⅡ

          京微雅格首家發(fā)售集MCU與存儲功能為一體的金山系列FPGA

          • 2012年8月16日,北京訊----國內(nèi)首家片上可配置應(yīng)用CAP(Configurable Application Platform)平臺的先行者和領(lǐng)導(dǎo)者京微雅格(Capital-Micro)今天宣布,開始發(fā)售其新一代全新架構(gòu)的CME-M5 (金山) FPGA器件,該系列通過集成片上MCU處理器、SRAM存儲器、Flash配置存儲器、RTC片內(nèi)時鐘等硬件單元,實(shí)現(xiàn)了同類器件所不具備的集成度、高性能和低成本,非常適合工業(yè)、無線、固網(wǎng)、軍事和汽車等市場應(yīng)用。
          • 關(guān)鍵字: 京微雅格  FPGA  

          電源、時鐘和復(fù)位電路圖(Altera FPGA開發(fā)板)

          • 電源、時鐘和復(fù)位電路圖(Altera FPGA開發(fā)板)如圖所示:


            圖 電源、時鐘和復(fù)位電路圖(Altera FPGA開發(fā)板)



            圖 時鐘電路圖(Altera FPGA開發(fā)板)

            圖 復(fù)位電路圖(Altera FPGA開發(fā)板)
          • 關(guān)鍵字: FPGA  開發(fā)  Altera  電路圖  時鐘  復(fù)位  電源  

          使用LabVIEW和CompactRIO開發(fā)腿輪混合式移動機(jī)器人

          • 對于移動機(jī)器人的開發(fā)來說,其大小,重量及性能都非常重要,因此堅(jiān)固的模塊化CompactRIO系統(tǒng)非常適合用于開發(fā)。 LabVIEW和NI硬件之間定義良好的兼容性顯著地減少了開發(fā)者執(zhí)行系統(tǒng)集成的時間和精力。
          • 關(guān)鍵字: NI  FPGA  機(jī)器人  

          基于FPGA為核心的多功能輸液系統(tǒng)的設(shè)計

          • 今朝醫(yī)護(hù)人員一般不能全程陪護(hù),會給病人和醫(yī)務(wù)人員帶來良多平安隱患和未便。本文設(shè)計了一種集輸液節(jié)制、顯示、報警、語音通信等多種功能的輸液節(jié)制系統(tǒng)。1 系統(tǒng)總體設(shè)計輸液監(jiān)控系統(tǒng)原理如圖1所示,包括FPGA控制器、
          • 關(guān)鍵字: FPGA  核心  多功能  輸液系統(tǒng)    

          ARM、DSP、FPGA的區(qū)別

          • ARM:ARM(Advanced RISC Machines)是微處理器行業(yè)的一家知名企業(yè),設(shè)計了大量高性能、廉價、耗能低的RISC處理器、相關(guān)技術(shù)及軟 件。ARM架構(gòu)是面向低預(yù)算市場設(shè)計的第一款RISC微處理器,基本是32位單片機(jī)的行業(yè)標(biāo)準(zhǔn),
          • 關(guān)鍵字: FPGA  ARM  DSP    

          愉快在過程中

          • 今年的系統(tǒng)比較大,有FPGA跟CPU做在一起,當(dāng)時2月份在美國開會,我聽到陳教授告訴我FPGA跟CPU的通信非常困難。然后我又跟麻省州立大學(xué)羅艷教授講,你做的怎么樣,他說徐老師我只做出了一半。然后我跟Pranav Mehta說,這一次比較難,那兩個學(xué)校都不怎么樣,他跟我說,你們不是精英賽嗎,精英賽就要難一點(diǎn)。
          • 關(guān)鍵字: 英特爾  FPGA  

          基于AD7762和FPGA的數(shù)據(jù)采集系統(tǒng)設(shè)計

          • 摘要 為了滿足音頻數(shù)據(jù)采集過程中對頻率和分辨率等技術(shù)指標(biāo)的要求,設(shè)計了一種高速數(shù)據(jù)采集裝置。文中設(shè)計采用Altera公司的Cvclone系列FPGA芯片EP1C4F400在QuartusⅡ環(huán)境下使用Verilog語言控制ADI公司的AD7762A/D轉(zhuǎn)
          • 關(guān)鍵字: 7762  FPGA  AD  數(shù)據(jù)采集    

          基于FPGA的數(shù)字溫度測量儀設(shè)計與實(shí)現(xiàn)

          • 摘要:溫度測量儀是一種常用的檢測儀器,文章中利用FPGA器件和DS18B20傳感器設(shè)計實(shí)現(xiàn)了一種數(shù)字溫度測量儀,用于室溫的檢測。該測量儀具有結(jié)構(gòu)簡單、抗干擾能力強(qiáng)、精確性高、轉(zhuǎn)換速度快、擴(kuò)展性好等優(yōu)點(diǎn)。
            關(guān)鍵詞:
          • 關(guān)鍵字: FPGA  數(shù)字溫度  測量儀    

          一種基于FPGA的多電平變流器脈沖生成方法

          • 摘要:提出一種基于現(xiàn)場可編程門陣列(FPGA)及不對稱規(guī)則采樣的級聯(lián)H橋型變流器觸發(fā)脈沖的快速生成方法。詳細(xì)分析了基于不對稱規(guī)則采樣的載波相移SPWM(CPS-SPWM)觸發(fā)脈沖的快速生成原理。重點(diǎn)介紹了基于FPGA的CPS-SPW
          • 關(guān)鍵字: FPGA  電平  變流器  脈沖    

          基于FPGA技術(shù)的RS 232接口時序電路設(shè)計

          • 摘要:RS 232接口是現(xiàn)在最常用的一種通信接口。隨著FPGA技術(shù)的高速發(fā)展,一些常見的接口電路的時序電路可以通過FPGA實(shí)現(xiàn),通過這種設(shè)計可減少電路系統(tǒng)元件的數(shù)量,提高系統(tǒng)集成度和可靠性。詳細(xì)闡述了如何通過FPGA實(shí)
          • 關(guān)鍵字: FPGA  232  接口時序  電路設(shè)計    

          基于FPGA的LCD測試用信號發(fā)生器設(shè)計

          • 摘要:在檢測液晶屏特性和質(zhì)量時,需要控制液晶屏顯示一些標(biāo)準(zhǔn)信號。已有的一些信號產(chǎn)生設(shè)備產(chǎn)生的是AV信號、VGA信號或YPhPr信號等模擬制式的信號。模擬制式的信號需要經(jīng)過圖形處理器(GPU)轉(zhuǎn)換成數(shù)字LVDS信號,然后輸
          • 關(guān)鍵字: FPGA  LCD  測試  信號發(fā)生器    

          基于FPGA的數(shù)字穩(wěn)定校正單元的實(shí)現(xiàn)

          • 摘要:為了實(shí)現(xiàn)對非相干雷達(dá)的接收相參處理,基于數(shù)字穩(wěn)定校正(DSU)的原理,采用ALTERA公司的StratixⅡ系列芯片和VHDL編程語言,設(shè)計了一種基于FPGA的DSU硬件實(shí)現(xiàn)方法。實(shí)驗(yàn)結(jié)果表明基于FPGA的DSU方法可以提高程序的
          • 關(guān)鍵字: FPGA  數(shù)字穩(wěn)定校正    

          基于DSP器件的現(xiàn)場可編程技術(shù)

          • 電子產(chǎn)品世界,為電子工程師提供全面的電子產(chǎn)品信息和行業(yè)解決方案,是電子工程師的技術(shù)中心和交流中心,是電子產(chǎn)品的市場中心,EEPW 20年的品牌歷史,是電子工程師的網(wǎng)絡(luò)家園
          • 關(guān)鍵字: DSP  現(xiàn)場可編程  FPGA  

          基于ARM+FPGA的高速同步數(shù)據(jù)采集方案

          • 標(biāo)簽:ARM+FPGA 數(shù)據(jù)采集大多數(shù)的勘探、觀測工作都是在嚴(yán)苛的環(huán)境中進(jìn)行的,對數(shù)據(jù)的準(zhǔn)確性、實(shí)時性都有著較高的要求,并且大多情況下要求多參數(shù)同步測量。北京恒頤針對勘探、測控等行業(yè)的特點(diǎn),推出了基于ARM+FPGA
          • 關(guān)鍵字: 數(shù)據(jù)采集  方案  同步  高速  ARM  FPGA  基于  

          嵌入式與邊界設(shè)備提供了測試機(jī)會

          • 有兩類應(yīng)用提出了設(shè)計與測試挑戰(zhàn),雖然它們并不要求最高的帶寬、數(shù)據(jù)速率和存儲器深度。據(jù)Agilent技術(shù)公...
          • 關(guān)鍵字: 嵌入式系統(tǒng)  測試與測量  FPGA  
          共6368條 212/425 |‹ « 210 211 212 213 214 215 216 217 218 219 » ›|

          fpga:quartusⅡ介紹

          您好,目前還沒有人創(chuàng)建詞條fpga:quartusⅡ!
          歡迎您創(chuàng)建該詞條,闡述對fpga:quartusⅡ的理解,并與今后在此搜索fpga:quartusⅡ的朋友們分享。    創(chuàng)建詞條

          熱門主題

          FPGA:QuartusⅡ    樹莓派    linux   
          關(guān)于我們 - 廣告服務(wù) - 企業(yè)會員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
          備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();