<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
          EEPW首頁 >> 主題列表 >> fpga-ask

          Altera推出新套件加速FPGA和SoC設計

          •   Altera推出Quartus II軟體新套件--Spectra-Q。以提高下一代可程式化元件的設計效能,縮短產品面市時間。新產品能縮短編譯時間,提供通用、快速追蹤設計輸入和置入式IP整合特性,令采用現場可編程閘陣列(FPGA)和系統單晶片(SoC)的設計快馬加鞭,使用者可在更高抽象層級上設計與實現,大幅縮短設計時間。   Altera軟體和IP市場資深總監(jiān)Alex Grbic表示,FPGA和SoC具有數百萬個邏輯單元的元件,支援幾百種介面的通訊協定,提供新的硬式核心功能模組,提高元件的功能,因此須
          • 關鍵字: Altera  FPGA  

          Altera經過認證的28 nm FPGA、SoC和工具流加速IEC 61508兼容設計

          •   Altera公司(NASDAQ: ALTR)今天宣布,為使用Altera現場可編程門陣列(FPGA)的系統設計人員提供最新版本的工業(yè)功能安全數據套裝(第3版)。安全套裝提供TÜV Rheinland認證的工具流、IP和包括Cyclone V FPGA在內的器件,使得支持IEC 61508的安全完整性等級3 (SIL3)的工業(yè)安全解決方案產品能夠更迅速面市。   在工業(yè)安全強制要求下,工業(yè)設備必須經過認證以確保承載安全功能的電氣、電子和可編程電子系統滿足工業(yè)標準安全指南。一般而言,這類產品必
          • 關鍵字: Altera  FPGA  

          Altera經過認證的28 nm FPGA、SoC和工具流加速IEC 61508兼容設計

          •   Altera公司今天宣布,為使用Altera現場可編程門陣列(FPGA)的系統設計人員提供最新版本的工業(yè)功能安全數據套裝(第3版)。安全套裝提供TÜV Rheinland認證的工具流、IP和包括Cyclone V FPGA在內的器件,使得支持IEC 61508的安全完整性等級3 (SIL3)的工業(yè)安全解決方案產品能夠更迅速面市。   在工業(yè)安全強制要求下,工業(yè)設備必須經過認證以確保承載安全功能的電氣、電子和可編程電子系統滿足工業(yè)標準安全指南。一般而言,這類產品必須符合IEC 61508
          • 關鍵字: Altera  FPGA  

          易于工程實現的脈沖信號實時測頻算法

          •   脈沖信號是現代雷達主要采用的信號形式,脈沖信號頻率測量是雷達偵察中不可或缺的環(huán)節(jié),對雷達對抗起著重要的作用。數字化處理是雷達對抗系統發(fā)展的趨勢之一,常用的數字測頻方法包括過零點檢測法、相位差分法、快速傅里葉變換( FFT)法和現代譜估計法。其中FFT法工程可實現性強,實時性好,且適用于寬帶偵收,因此在工程中得到廣泛應用。   本文以時寬較短( 0. 2~1μs)的正弦波脈沖信號為研究對象,分析了傳統FFT測頻法的不足之處,從工程應用角度分析了提高測頻精度的改進方法,并提出了基于FPGA的全數字
          • 關鍵字: 脈沖信號  FPGA  

          小梅哥和你一起深入學習FPGA之數碼鐘(上)

          •   一、 實驗目的   實現數碼時鐘的功能,要求能夠進行24時制時、分、秒的顯示,并能夠通過按鍵調整時間。   二、 實驗原理   通過對系統時鐘進行計數,獲得1S的標準信號,再以該信號為基礎,進行時、分、秒的計數,通過數碼管將該計數值顯示出來,即可實現數字鐘的功能。同時可以使用獨立按鍵對時、分、秒計數器的初始值進行設置,即可實現時間的設定。   三、 硬件設計   本實驗硬件電路簡單,用到了8個數碼管和4個獨立按鍵。硬件電路如下:        圖3-1 數字鐘電路   
          • 關鍵字: FPGA  數碼鐘  

          14篇EMI(電磁干擾)的實際應用案例和技術文獻

          •   電磁干擾(Electromagnetic Interference 簡稱EMI),直譯是電磁干擾。這是合成詞,我們應該分別考慮"電磁"和"干擾"。是指電磁波與電子元件作用后而產生的干擾現象,有傳導干擾和輻射干擾兩種。傳導干擾是指通過導電介質把一個電網絡上的信號耦合(干擾)到另一個電網絡。   電源技巧:一個小小的疏忽就會毀掉EMI性能   來自離線開關電源開關節(jié)點的100fF電容會導致超出規(guī)范要求的EMI簽名。這種電容量只需寄生元件便可輕松實現,例如對漏極連
          • 關鍵字: FPGA  SMPS  

          駿龍推出Altera MAX 10 FPGA的物聯網開發(fā)套件和電機驅動方案

          •   近日,技術分銷商駿龍科技公司發(fā)布了基于Altera MAX 10的“Mpression Odyssey(奧德賽)”物聯網開發(fā)套件和電機驅動方案?! AX 10 FPGA是Altera新的第10代產品成員之一(注:其他第10代產品是Arria 10和Stratix 10),采用55nm臺積電工藝制造。MAX10的定位介于CPLD(例如Altera的MAX V系列)與FPGA(例如Altera的低端FPGA—Cyclone V)之間,相比CPLD增加了Flash(閃存);相比Cyclone V缺少收發(fā)器
          • 關鍵字: 駿龍  FPGA  MCU  物聯網  201505  

          基于FPGA的通用數控分頻器的設計與實現

          •   本文首先介紹了各種分頻器的實現原理,并在FPGA開發(fā)平臺上通過VHDL文本輸入和原理圖輸入相結合的方式,編程給出了仿真結果。最后通過對各種分頻的分析,利用層次化設計思想,綜合設計出了一種基于FPGA的通用數控分頻器,通過對可控端口的調節(jié)就能夠實現不同倍數及占空比的分頻器。   1.引言   分頻器是數字系統中非常重要的模塊之一,被廣泛應用于各種控制電路中。在實際中,設計人員往往需要將一個標準的頻率源通過分頻技術以滿足不同的需求。常見的分頻形式主要有:偶數分頻、奇數分頻、半整數分頻、小數分頻、分數分
          • 關鍵字: FPGA  分頻器  

          9種常見導航系統的設計,軟硬件協同

          •   常見的GPS導航系統一般分為五種形式:手機式、PDA式、多媒體式、車載式、筆記本式。隨著智能手機的普及和PDA功能的手機化,前三種形式開始出現交叉。而車載式除了前面提到的與CD機頭集成在一起的產品外,許多車型原車自帶的GPS也屬于這種類型。而筆記本式產品在使用便捷性上受到一定的限制,除了一些發(fā)燒友外,很少有人將其用于汽車導航。   基于MCU的室外移動機器人組合導航定位系統   本文以低功耗MSP430F149為核心,設計了能夠同時實現衛(wèi)星導航(GNSS)接收機、慣性測量單元(IMU)、氣壓高度等
          • 關鍵字: FPGA  GPS  

          美高森美發(fā)布高性能 SmartFusion2 SoC FPGA雙軸電機控制套件

          •   致力于在電源、安全、可靠和性能方面提供差異化半導體技術方案的領先供應商美高森美公司(Microsemi Corporation) 宣布提供帶有模塊化電機控制IP集和參考設計的SmartFusion2™ SoC FPGA雙軸電機控制套件。這款套件使用單一SoC FPGA器件來簡化電機控制設計,可加快上市速度并可擴展用于工業(yè)、航空航天和國防等多個行業(yè),典型應用包括工廠和過程自動化、機器人、運輸、航空電子和國防電機控制平臺。這款SoC器件集成了多個系統功能,有助于降低總體運營成本。   Sma
          • 關鍵字: Microsemi  FPGA  

          LEON2應用于數字機頂盒CPU的FPGA仿真

          •   采用免費軟核LEON2作為數字機頂盒的CPU可以降低產品成本。為了使LEON2軟核能更快更好地應用于數字機頂盒,選擇先在FPGA開發(fā)板上建立基于LEON2處理器的一個原型,通過這個原型對硬件性能進行仿真,并且還可以在線修改程序,這樣就很容易驗證系統的性能,加速軟件開發(fā)調試流程。經過在FPGA開發(fā)板上的仿真,對基于LEON2的系統測試取得了預期的效果。   0 引 言   近年來,隨著數字多媒體業(yè)務和Internet網絡的迅速發(fā)展,新型數字機頂盒可以有效利用我國巨大的有線電視網絡資源,完成視頻點播、
          • 關鍵字: LEON2  FPGA  

          Leon3軟核的FPGA SelectMap接口配置設計

          •   引言   嵌入式系統的硬件通常包括CPU、存儲器和各種外設器件,其中CPU是系統的核心,其重要性不言而喻。隨著FPGA和SOPC技術的發(fā)展,基于FPGA的嵌入式系統與傳統的嵌入式系統相比,具有設計周期短、設計風險和設計成本低、集成度高、靈活性大、維護和升級方便、硬件缺陷修復等優(yōu)點。基于FPGA的嵌入式系統設計技術和市場逐漸成熟,使得嵌入式CPU軟核(如Xilinx公司推出的MicroBlaze、Altera公司的Nios、歐空局開發(fā)的Leon3軟核等)的大量應用成為可能。   Virtex系列FP
          • 關鍵字: FPGA  SelectMap  

          基于DSP與FPGA的機器人聲控系統設計方案

          •   1 引言   機器人聽覺系統主要是對人的聲音進行語音識別并做出判斷,然后輸出相應的動作指令控制頭部和手臂的動作,傳統的機器人聽覺系統一般是以PC機為平臺對機器人進行控制,其特點是用一臺計算機作為機器人的信息處理核心通過接口電路對機器人進行控制,雖然處理能力比較強大,語音庫比較完備,系統更新以及功能拓展比較容易,但是比較笨重,不利于機器人的小型化和復雜條件下進行工作,此外功耗大、成本高。   本次設計采用了性價比較高的數字信號處理芯片TMS320VC5509作為語音識別處理器,具有較快的處理速度,使
          • 關鍵字: DSP  FPGA  

          DSP和FPGA在大尺寸激光數控加工系統中的運用

          •   激光切割和雕刻以其精度高、視覺效果好等特性,被廣泛運用于廣告業(yè)和航模制造業(yè)。在大尺寸激光加工系統的開發(fā)過程中,加工速度與加工精度是首先要解決的問題。解決速度問題的一般方法是在電機每次運動前、后設置加、減速區(qū),但這會使加工數據總量成倍增加。除此之外,龐大的數據計算量也需要一個專門的高性能處理器來實現。   FPGA(現場可編程門陣列)在并行信號處理方面具有極大的優(yōu)勢。本系統采用FPGA作為加工數據的執(zhí)行器件。這種解決方案突出的特點是讓運動控制的處理部分以獨立的、硬件性方式展開,增加系統的性能和可靠性,
          • 關鍵字: DSP  FPGA  

          零基礎學FPGA (十八) 談可編程邏輯設計思想與技巧!對您肯定有用!

          •   今天給大家?guī)淼氖俏覀冊贔PGA設計中經常要遇到的設計技巧與思想,即乒乓操作,串并轉換,流水線操作和跨時鐘域信號的同步問題。   之前也看過一些書,也在網上找過一些資料,不過小墨發(fā)現大部分都是理論講解,僅僅是給一個框圖就沒事了,或者是好幾個網站的資料都是一樣的,都是復制的一個地方的,僅僅是講解,沒有實例,要不就是某個網站提供源碼,但是要注冊,還要花什么積分,沒有積分還得要錢...很不利于初學者的學習(人與人之間怎么就不能多點信任呢~還要錢...)。所以小墨想寫這么一篇文章來介紹一下這4種思想,理論部
          • 關鍵字: FPGA  可編程邏輯設計  
          共6367條 123/425 |‹ « 121 122 123 124 125 126 127 128 129 130 » ›|
          關于我們 - 廣告服務 - 企業(yè)會員服務 - 網站地圖 - 聯系我們 - 征稿 - 友情鏈接 - 手機EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
          備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網安備11010802012473
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();