<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
          EEPW首頁 >> 主題列表 >> fpga-ask

          如何設計基于FPGA的虛擬現實定位系統(tǒng)?

          • 虛擬現實技術是目前計算機信息科學中的前沿學科,文中設計了一種以FPGA 為核心的數據采集處理系統(tǒng).利用HMC5883L和ADXL345對虛擬場景中物體的方位和朝
          • 關鍵字: FPGA  虛擬現實  定位系統(tǒng)  

          AI芯片之戰(zhàn):TPU/GPU/FPGA誰稱雄?

          •   智能時代就要到來,芯片市場格局一變再變。兩個典型例子:引領處理器市場 40 多年的英特爾 2015 年底收購完 Altera,今年 4 月就宣布計劃裁員 1.2 萬;另一方面,GPU 巨頭英偉達今年 3 月推出加速人工智能和深度學習的芯片 Tesla P100,投入研發(fā)經費超過 20 億美元,據《華爾街日報》報道,今年 5 月英偉達售出的 GPU 比去年同月增長 62%,公司當前市值 240 億美元?! ∩疃葘W習應用大量涌現使超級計算機的架構逐漸向深度學習應用優(yōu)化,從傳統(tǒng) CPU 為主 GPU 為輔的
          • 關鍵字: AI  TPU  GPU  FPGA  

          從設置、加載、啟動看Xilinx FPGA配置流程

          •   盡管FPGA的配置模式各不相同,但整個配置過程中FPGA的工作流程是一致的,分為三個部分:設置、加載、啟動?! 臀唤Y束配置開始  有多種方式使FPGA的配置進入這一過程。在上電時,電壓達到FPGA要求之前,FPGA的上電復位模塊將使FPGA保持在復位狀態(tài);外部控制PROG_B引腳出現一個低脈沖也可以使FPGA保持在復位狀態(tài)。  清除配置存儲內容  這一步稱為初始化,當FPGA復位結束,配置存儲器的內容會被自動清除。在這個步驟中,除配置專用接口外,FPGA I/O均被置于高阻態(tài)。在整個初始化過程中,I
          • 關鍵字: Xilinx  FPGA  

          基于FPGA解決物聯(lián)網實現的核心3大挑戰(zhàn)

          • 物聯(lián)網(IoT)已成為一個廣受歡迎的名詞,幾乎每一個電子設備相互連接到互聯(lián)網上加以使用,并且呈現爆炸式增長。但這種增長卻恰恰帶來了它的實戰(zhàn)挑戰(zhàn),一
          • 關鍵字: FPGA  物聯(lián)網  

          時序分析的一些基本概念

          • 時序分析時FPGA設計中永恒的話題,也是FPGA開發(fā)人員設計進階的必由之路。慢慢來,先介紹時序分析中的一些基本概念。
          • 關鍵字: FPGA  時序  

          掌握三大原則,輕松分配FPGA引腳

          • 現在的FPGA正變得越來越復雜,向引腳分配信號的任務曾經很簡單,現在也變得相當繁復。下面這些用于向多用途引腳指配信號的指導方針有助于設計師根據最
          • 關鍵字: FPGA  

          Verilog的語言要素有哪些?

          • 本章介紹Verilog HDL的基本要素,包括標識符、注釋、數值、編譯程序指令、系統(tǒng)任務和系統(tǒng)函數。另外,本章還介紹了Verilog硬件描述語言中的兩種數據類
          • 關鍵字: Verilog  FPGA  

          詳細介紹數字時鐘管理模塊與嵌入式塊RAM

          • 3.數字時鐘管理模塊(DCM)業(yè)內大多數FPGA 均提供數字時鐘管理( 賽靈思公司的全部FPGA 均具有這種特性)。賽靈思公司推出最先進的FPGA 提供數字時鐘管理
          • 關鍵字: 數字時鐘  管理  FPGA  

          詳解底層內嵌功能單元與軟核、硬核以及固核

          • 6、底層內嵌功能單元內嵌功能模塊主要指DLL(Delay Locked Loop)、PLL(Phase Locked Loop)、DSP 等軟處理核(Soft Core)?,F在越來越豐富的內嵌功能單元
          • 關鍵字: 賽靈思  dll  FPGA  

          FPGA開發(fā)基本流程有哪些?

          • FPGA是可編程芯片,因此FPGA的設計方法包括硬件設計和軟件設計兩部分。硬件包括FPGA芯片電路、 存儲器、輸入輸出接口電路以及其他設備,軟件即是相應
          • 關鍵字: 微電子  SOC  FPGA  

          ZYNQ器件的啟動配置方法解讀

          • 無任是用CPU作為系統(tǒng)的主要器件,還是用FPGA作為系統(tǒng)的主要器件,系統(tǒng)設計中首先要考慮到的問題就是處理器的啟動加載問題。XILINX推出的ZYNQ可擴展處理
          • 關鍵字: Xilinx  賽靈思  FPGA  

          如何實現FPGA基于CORDIC算法的求平方?

          • 1. CORDIC功能及原理CORDIC是在沒有專用乘法器(最小化門數量)情況下,一組完成特定功能的算法,包括平方、超越、Log、sin/cos/artan。原理為連續(xù)的旋轉
          • 關鍵字: CORDIC  FPGA  

          深度解讀IBM基于Kintex-7 FPGA―K70T實現MCL86 8088處理器

          • IBM PCjr的問世眾所周知IBM是著名的國際商業(yè)機器公司,它是計算機產業(yè)的長期領導者,其推出的個人計算機(PC)標準一直沿用至今,同時其在大型機、超級計
          • 關鍵字: MCL868080  IBM  FPGA  

          詳解嵌入式開發(fā)中DSP與FPGA的關系

          • 常所說的單片機側重于控制,不支持信號處理,屬于低端嵌入式處理器,arm可以看做是低端單片機升級版,支持操作系統(tǒng)管理,更多接口如網卡,處理能力更強
          • 關鍵字: 嵌入式開發(fā)  FPGA  DSP  

          幾組實用FPGA原理設計圖

          • FPGA(Field-Programmable Gate Array),即現場可編程門陣列,它是在PAL、GAL、CPLD等可編程器件的基礎上進一步發(fā)展的產物。它是作為專用集成電路(ASIC
          • 關鍵字: FPGA  
          共6367條 33/425 |‹ « 31 32 33 34 35 36 37 38 39 40 » ›|
          關于我們 - 廣告服務 - 企業(yè)會員服務 - 網站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
          備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網安備11010802012473
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();