fpga-ask 文章 進入fpga-ask技術(shù)社區(qū)
基于FPGA的毫米波多目標(biāo)信號形成技術(shù)的研究
- 毫米波多目標(biāo)信號發(fā)生器通過模擬的方法產(chǎn)生多種類型高精度的雷達多目標(biāo)回波信號,在實際雷達系統(tǒng)前端不具備的條件下對雷達系統(tǒng)后級進行調(diào)試,便于制導(dǎo)武器的性能測試,大大加快新武器的研制進程。毫米波多目標(biāo)信號產(chǎn)生的關(guān)鍵是要求回波信號距離分辨率極高,常規(guī)的多目標(biāo)信號產(chǎn)生方法如使用數(shù)字延時線產(chǎn)生多目標(biāo)之間的延時,其控制不靈活,并且有些延時線需要接ECL電源,使用不方便也增加了設(shè)計的復(fù)雜度。使用分立元件實現(xiàn)延時則使電路元件過多,電路的穩(wěn)定性及延時的精確性也會大大降低。本文介紹一種新的產(chǎn)生毫米波雷達模擬器的多目標(biāo)信號的方法
- 關(guān)鍵字: FPGA
FPGA 設(shè)計的四種常用思想與技巧
- 本文討論的四種常用FPGA/CPLD設(shè)計思想與技巧:乒乓操作、串并轉(zhuǎn)換、流水線操作、數(shù)據(jù)接口同步化,都是FPGA/CPLD 邏輯設(shè)計的內(nèi)在規(guī)律的體現(xiàn),合理地采用這些設(shè)計思想能在FPGA/CPLD設(shè)計工作種取得事半功倍的效果。 FPGA/CPLD的設(shè)計思想與技巧是一個非常大的話題,由于篇幅所限,本文僅介紹一些常用的設(shè)計思想與技巧,包括乒乓球操作、串并轉(zhuǎn)換、流水線操作和數(shù)據(jù)接口的同步方法。希望本文能引起工程師們的注意,如果能有意識地利用這些原則指導(dǎo)日后的設(shè)計工作,將取得事半功倍的效果! 乒乓操作
- 關(guān)鍵字: FPGA 嵌入式
大型設(shè)計中FPGA的多時鐘策略
- 利用FPGA 實現(xiàn)大型設(shè)計時,可能需要FPGA 具有以多個時鐘運行的多重數(shù)據(jù)通路,這種多時鐘FPGA 設(shè)計必須特別小心,需要注意最大時鐘速率、抖動、最大時鐘數(shù)、異步時鐘設(shè)計和時鐘/數(shù)據(jù)關(guān)系。設(shè)計過程中最重要的一步是確定要用多少個不同的時鐘,以及如何進行布線,本文將對這些設(shè)計策略深入闡述。 FPGA 設(shè)計的第一步是決定需要什么樣的時鐘速率,設(shè)計中最快的時鐘將確定FPGA 必須能處理的時鐘速率。最快時鐘速率由設(shè)計中兩個觸發(fā)器之間一個信號的傳輸時間P 來決定,如果P 大于時鐘周期T,則當(dāng)信號在一個觸發(fā)
- 關(guān)鍵字: FPGA 嵌入式
自適應(yīng)算術(shù)編碼的FPGA實現(xiàn)
- 算術(shù)編碼是一種無失真的編碼方法,能有效地壓縮信源冗余度,屬于熵編碼的一種。算術(shù)編碼的一個重要特點就是可以按分數(shù)比特逼近信源熵,突破了Haffman編碼每個符號只不過能按整數(shù)個比特逼近信源熵的限制。對信源進行算術(shù)編碼,往往需要兩個過程,第一個過程是建立信源概率表,第二個過程是對信源發(fā)出的符號序列進行掃描編碼。而自適應(yīng)算術(shù)編碼在對符號序列進行掃描的過程中,可一次完成上述兩個過程,即根據(jù)恰當(dāng)?shù)母怕使烙嬆P秃彤?dāng)前符號序列中各符號出現(xiàn)的頻率,自適應(yīng)地調(diào)整各符號的概率估計值,同時完成編碼。盡管從編碼效率上看不如已
- 關(guān)鍵字: FPGA 嵌入式
基于FPGA和USB的高速數(shù)據(jù)傳輸、記錄及顯示系統(tǒng)
- 提出了一種基于FPGA和USB的高速數(shù)據(jù)傳輸、記錄及顯示系統(tǒng)的設(shè)計方案,并對其中的低電壓差分信號(LVDS)傳輸方式、FPGA功能模塊以及USB傳輸模塊等進行了介紹。
- 關(guān)鍵字: FPGA USB 高速數(shù)據(jù)傳輸 記錄
基于FPGA的數(shù)字復(fù)接系統(tǒng)幀同步器設(shè)計與實現(xiàn)
- 介紹了應(yīng)用FPGA技術(shù)進行幀同步器設(shè)計的實現(xiàn)原理、系統(tǒng)框圖及設(shè)計中需要注意的問題,給出了用VHDL描述的幾個模塊的源代碼。
- 關(guān)鍵字: FPGA 數(shù)字復(fù)接 系統(tǒng) 幀同步器
基于C的設(shè)計方式簡化FPGA/協(xié)處理器混合平臺軟硬件協(xié)同設(shè)計
- 基于C的設(shè)計方式簡化FPGA/協(xié)處理器混合平臺軟硬件協(xié)同設(shè)計 在最近幾年中日益流行在高性能嵌入式應(yīng)用中使用現(xiàn)場可編程門陣列(FPGA)。FPGA已經(jīng)被證明有能力處理各種不同的任務(wù),從相對簡單的控制功能到更加復(fù)雜的算法操作。雖然FPGA在某些功能上比設(shè)計專用ASIC硬件具有時間和成本上的優(yōu)勢,但在面向軟件應(yīng)用中FPGA比傳統(tǒng)處理器和DSP的優(yōu)勢并沒有體現(xiàn)出來。這很大程度上是由于過去割裂了硬件和軟件開發(fā)工具和方法之間的關(guān)系?! ∪欢罱麱PGA在面向軟件設(shè)計工具方面的發(fā)展,及器件容量的持續(xù)增
- 關(guān)鍵字: FPGA/協(xié)處理器
FPGA紅了,工具廠商笑了
- FPGA紅了,工具廠商笑了Cool FPGAs Make Tool Vendors Laugh據(jù)Gartner Dataquest在去年美國DAC(設(shè)計自動化年會)期間公布的數(shù)據(jù),每年采用ASIC開始進行設(shè)計的數(shù)量在逐年下降,取而代之的是ASSP(特殊應(yīng)用標(biāo)準(zhǔn)產(chǎn)品),如圖1。由于深亞微米(DSM)制程以后,ASIC的開發(fā)成本不斷上升,因此標(biāo)準(zhǔn)產(chǎn)品中的FPGA是理想的選擇之一(如圖2)。FPGA的應(yīng)用領(lǐng)域不斷擴大,未來,消費電子(例如HDTV、無線路由器)和汽車電子是所有應(yīng)用中成長最快的(如圖3)。人們期盼
- 關(guān)鍵字: FPGA
平臺 FPGA 的發(fā)展帶來了什么?
- 平臺 FPGA 的發(fā)展帶來了什么? Will The Evolution of Platform FPGAs? 當(dāng)今多平臺 FPGA 動搖 ASIC/ASSP 供應(yīng)商。 作者 Richard Sevcik 賽靈思公司可編程邏輯系統(tǒng)與知識產(chǎn)權(quán)/內(nèi)核及軟件解決方案部執(zhí)行副總裁 有關(guān) FPGA 是否是 ASIC 和 ASSP 可行替代品的爭論已經(jīng)持續(xù)了近十年。iSupply、Gartner Dataquest 及其它業(yè)界分析師的研究表明當(dāng)前正處在 ASIC 設(shè)計新客戶不斷減少,F(xiàn)PGA 設(shè)計新客戶
- 關(guān)鍵字: FPGA 嵌入式
Altera推出具有突破性體系的Stratix II系列FPGA
- FPGA已在數(shù)據(jù)通信、電信、無線通信、消費類產(chǎn)品、醫(yī)療、工業(yè)和軍事等各應(yīng)用領(lǐng)域當(dāng)中占據(jù)重要地位。由于芯片開發(fā)成本不斷攀升,以及對更高性能的不斷追求,繼0.18mm和0.13mm之后,業(yè)界越來越熱衷于90nm芯片制造工藝。Xilinx、Intel等都已進入該領(lǐng)域,Altera也是其重要的倡導(dǎo)者。近期,Altera推出了嶄新體系的大容量Stratix II系列FPGA。它具有創(chuàng)新的自適應(yīng)FPGA體系,即自適應(yīng)邏輯模塊(ALM),這使其在單個器件中具有雙倍多的邏輯容量,比第一代Stratix器件速度快50%,效
- 關(guān)鍵字: Altera FPGA
MC33289在汽車防抱死制動系統(tǒng)中的應(yīng)用
- 摘 要:MC33289是Motorola公司推出的SMARTMOS智能模擬芯片中的高端驅(qū)動器。本文將其應(yīng)用在汽車防抱死制動系統(tǒng)(ABS)中 ,通過CPU和FPGA的設(shè)計,實現(xiàn)在驅(qū)動電磁閥的同時對電磁閥及整個驅(qū)動部分進行靜態(tài)和動態(tài)檢測的功能。關(guān)鍵詞:MC33289;防抱死制動系統(tǒng)(ABS);FPGA MC33289性能MC33289是Motorola公司推出的高端驅(qū)動芯片,主要應(yīng)用在汽車和工業(yè)領(lǐng)域驅(qū)動電磁閥等典型的感性負載。此器件在同一表貼封裝中包含兩個功率輸出開關(guān),每個開關(guān)由一個
- 關(guān)鍵字: FPGA MC33289 防抱死制動系統(tǒng)(ABS)
高速大容量數(shù)據(jù)采集板卡的SDRAM控制器設(shè)計
- 摘 要:本文對高速、高精度大容量數(shù)據(jù)采集板卡所采用的SDRAM控制器技術(shù)進行了討論,詳細介紹了基于FPGA的SDRAM控制器的設(shè)計、命令組合以及設(shè)計仿真時序,并將該技術(shù)應(yīng)用于基于PCI總線的100MHz單通道 AD9432高速大容量數(shù)據(jù)采集板卡,最后給出了板卡測試結(jié)果。關(guān)鍵詞:SDRAM;FPGA;AD9432 引言高速數(shù)據(jù)采集具有系統(tǒng)數(shù)據(jù)吞吐率高的特點,要求系統(tǒng)在短時間內(nèi)能夠傳輸并存儲采集結(jié)果。因此,采集數(shù)據(jù)的快速存儲能力和容量是制約加快系統(tǒng)速度和容許采集時間的主要因素之一。通常用于數(shù)據(jù)采
- 關(guān)鍵字: AD9432 FPGA SDRAM 存儲器
fpga-ask介紹
您好,目前還沒有人創(chuàng)建詞條fpga-ask!
歡迎您創(chuàng)建該詞條,闡述對fpga-ask的理解,并與今后在此搜索fpga-ask的朋友們分享。 創(chuàng)建詞條
歡迎您創(chuàng)建該詞條,闡述對fpga-ask的理解,并與今后在此搜索fpga-ask的朋友們分享。 創(chuàng)建詞條
關(guān)于我們 -
廣告服務(wù) -
企業(yè)會員服務(wù) -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473