<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
          EEPW首頁 >> 主題列表 >> fpga-ask

          SOPC簡介

          • SOPC(System On Programmable Chip)即可編程的片上系統(tǒng),或者說是基于大規(guī)模FPGA的單片系統(tǒng)。SOPC的設(shè)計技術(shù)是現(xiàn)代計算機輔助設(shè)計技術(shù)、EDA技術(shù)和大規(guī)模集成電路技術(shù)高度發(fā)展的產(chǎn)物。
          • 關(guān)鍵字: SOPC  FPGA  

          FPGA/CPLD 的設(shè)計思想與技巧

          • FPGA/CPLD 的設(shè)計思想與技巧是一個非常大的話題,由于篇幅所限,本文僅介紹一些常用的設(shè)計思想與技巧,包括乒乓球操作、串并轉(zhuǎn)換、流水線操作和數(shù)據(jù)接口的同步方法。希望本文能引起工程師們的注意,如果能有意識地利用這些原則指導(dǎo)日后的設(shè)計工作,將取得事半功倍的效果!
          • 關(guān)鍵字: 設(shè)計思想  FPGA  CPLD  

          CPLD/FPGA技術(shù)及電子設(shè)計自動化

          • 電子設(shè)計自動化(EDA)的實現(xiàn)是與CPLD/FPGA技術(shù)的迅速發(fā)展息息相關(guān)的。CPLD/FPGA是80年代中后期出現(xiàn)的,其特點是具有用戶可編程的特性。利用PLD/FPGA,電子系統(tǒng)設(shè)計工程師可以在實驗室中設(shè)計出專用IC,實現(xiàn)系統(tǒng)的集成,從而大大縮短了產(chǎn)品開發(fā)、上市的時間,降低了開發(fā)成本。此外,CPLD/FPGA還具有靜態(tài)可重復(fù)編程或在線動態(tài)重構(gòu)特性,使硬件的功能可象軟件一樣通過編程來修改,不僅使設(shè)計修改和產(chǎn)品升級變得十分方便,而且極大地提高了電子系統(tǒng)的靈活性和通用能力。
          • 關(guān)鍵字: 可編程邏輯器件  FPGA  CPLD  電子設(shè)計  靈活性  

          FPGA管腳分配需要考慮的因素

          • 在芯片的研發(fā)環(huán)節(jié),F(xiàn)PGA 驗證是其中的重要的組成部分,如何有效的利用 FPGA 的資源,管腳分配也是必須考慮的一個重要問題。一般較好的方法是在綜合過程中通過時序的一些約束讓對應(yīng)的工具自動分配,但是從研發(fā)的時間段上來考慮這種方法往往是不可取的,RTL驗證與驗證板設(shè)計必須是同步進(jìn)行的,在驗證代碼出來時驗證的單板也必須設(shè)計完畢,也就是管腳的分配也必須在設(shè)計代碼出來之前完成。
          • 關(guān)鍵字: 可編程邏輯器件  管腳分配  FPGA  

          基于FPGA的鍵盤掃描模塊的設(shè)計

          • 在嵌入式計算機系統(tǒng)中,鍵盤是最基本的人機交互輸入設(shè)備。除了使用通用的標(biāo)準(zhǔn)鍵盤外,實際工程應(yīng)用中更需要進(jìn)行單獨設(shè)計并購程專用的各種小鍵盤。隨著EDA(電子設(shè)計自動化)技術(shù)的迅速發(fā)展,利用FPGA來實現(xiàn)各種數(shù)字電路將是非常經(jīng)濟(jì)和便利的。文中介紹鍵盤掃描模塊地實現(xiàn)原理,闡迷了一種基于FPGA的鍵盤掃描模塊的實現(xiàn)方法。
          • 關(guān)鍵字: 健盤掃描  嵌入式系統(tǒng)  抖動  FPGA  EDA  

          基于FPGA的TFTLCD快檢信號源的設(shè)計

          • 目前TFT模塊的生產(chǎn)過程中常伴有模塊的線缺陷和點缺陷,依據(jù)TFT模塊的驅(qū)動和測試原理,設(shè)計了一種由FPGA和模擬開關(guān)組成的集成測試信號源,該信號源可提供源極信號、柵極信號、柵極控制信號和公共地信號四路測試信號。
          • 關(guān)鍵字: TFTLCD  快檢信號源的設(shè)計  FPGA  

          一種基于FPGA的語音密碼鎖設(shè)計

          • 電子密碼鎖系統(tǒng)主要由電子鎖體、電子密匙等部分組成,一把電子密匙里能存放多組開鎖密碼,用戶在使用過程中能夠隨時修改開鎖密碼,更新或配制鑰匙里開鎖密碼。一把電子鎖可配制多把鑰匙。語音方面的廣泛應(yīng)用,使得具有語音播放的電子密碼鎖使用起來更加方便。語音密碼鎖的體積小、保密性能好、使用方便,是用在保險箱、電話或是房門上不可少的部分。
          • 關(guān)鍵字: FPGA  

          將片外調(diào)試的優(yōu)點融入FPGA片上調(diào)試之中

          • FPGA片上調(diào)試已出現(xiàn)了很多年,成為傳統(tǒng)復(fù)雜FPGA設(shè)計調(diào)試方法的一種常用替代方式,將虛擬測試夾具放于FPGA設(shè)計任何地方而不是采用昂貴的通用I/O引腳是可編程邏輯器件才有的性能。但片上調(diào)試也有一些不足之處,本文將討論片上調(diào)試的局限,并介紹如何把片上調(diào)試與片外深采樣存儲特性結(jié)合起來。
          • 關(guān)鍵字: FPGA  

          全面剖析SOPC

          • SOPC一詞主要是源自Altera, 其涵義是因為目前CPLD/FPGA的容量愈來愈大, 性能愈來愈好, 加上價格下跌的推波助瀾之下, 以往ASIC產(chǎn)品才能具有的 SoC觀念, 也能移植到CPLD/FPGA上, 并且因為CPLD/FPGA的可編程(Programmable)能力, 使得CPLD/FPGA不僅能實現(xiàn)一個高復(fù)難度的系統(tǒng), 而且還能快速改變系統(tǒng)的特性. 類似的觀念也鑒于Xilinx的Platform FPGA.
          • 關(guān)鍵字: SOPC  CPLD  FPGA  

          利用MATLAB增強MAX+PLUS II的仿真功能

          • 紹了一種利用工具軟件MATLAB強大的數(shù)學(xué)功能來增強ALTERA公司的可編程邏輯器件設(shè)計軟件MAX+PLUSII的仿真功能、提高設(shè)計品質(zhì)的方法,有較強的針對性。
          • 關(guān)鍵字: matlab  仿真  FPGA  

          數(shù)字懸浮控制系統(tǒng)中的降噪方法及FPGA實現(xiàn)

          • 為抑制電磁噪聲對懸浮控制系統(tǒng)的影響,介紹了一種通過避開噪聲持續(xù)時間進(jìn)行A/D采樣的方法,詳細(xì)討論了該方法的原理與實現(xiàn)。實踐表明,它能有效地防止噪聲引入控制系統(tǒng),提高系統(tǒng)的性能
          • 關(guān)鍵字: 懸浮控制  降噪  A/D采樣  FPGA  

          用FPGA在數(shù)字電視系統(tǒng)中進(jìn)行級聯(lián)編碼

          多種EDA工具的FPGA協(xié)同設(shè)計

          • 在FPGA開發(fā)的各個階段,市場為我們提供了很多優(yōu)秀的EDA工具。面對眼花繚亂的EDA工具,如何充分利用各種工具的特點,并規(guī)劃好各種工具的協(xié)同使用,對FPGA開發(fā)極其重要。本文將通過開發(fā)實例“帶順序選擇和奇偶檢驗的串并數(shù)據(jù)轉(zhuǎn)換接口”來介紹基于多種EDA工具——QuartusII、FPGA CompilerII、Modelsim——的FPGA協(xié)同設(shè)計。
          • 關(guān)鍵字: FPGA;EDA;協(xié)同設(shè)計  

          基于FPGA的視覺、聽覺誘發(fā)電位系統(tǒng)的設(shè)計

          • 誘發(fā)電位是神經(jīng)系統(tǒng)接受各種外界刺激后所產(chǎn)生的特異性電反應(yīng)。它在中樞神經(jīng)系統(tǒng)及周圍神經(jīng)系統(tǒng)的相應(yīng)部位被檢出,與刺激有鎖時關(guān)系的電位變化,具有能定量及定位的特點,往往較常規(guī)腦電圖檢查有更穩(wěn)定的效果,從而在診斷及研究神經(jīng)系統(tǒng)各部位神經(jīng)電生理變化方面,有重要作用。
          • 關(guān)鍵字: 腦電電位  VGA  FPGA  誘發(fā)電位  

          數(shù)字圖像倍焦系統(tǒng)設(shè)計與實現(xiàn)綜合實例之:系統(tǒng)硬件配置方案

          • FPGA作可編程器件,可以根據(jù)用戶的需要進(jìn)行現(xiàn)場可編程。系統(tǒng)可采用了JTAG模式和AS模式進(jìn)行FPGA編程配置。
          • 關(guān)鍵字: 數(shù)字圖像倍焦系統(tǒng)  JTAG  FPGA  EPC1441PC8  
          共6367條 63/425 |‹ « 61 62 63 64 65 66 67 68 69 70 » ›|

          fpga-ask介紹

          您好,目前還沒有人創(chuàng)建詞條fpga-ask!
          歡迎您創(chuàng)建該詞條,闡述對fpga-ask的理解,并與今后在此搜索fpga-ask的朋友們分享。    創(chuàng)建詞條

          熱門主題

          樹莓派    linux   
          關(guān)于我們 - 廣告服務(wù) - 企業(yè)會員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
          備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();