<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          首頁  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
          EEPW首頁 >> 主題列表 >> fpga-nios

          基于FPGA的定時(shí)同步算法設(shè)計(jì)

          • 摘要 文中對適用于高速突發(fā)通信的基于數(shù)字濾波平方的定時(shí)同步算法進(jìn)行了研究。通過對在高速數(shù)據(jù)傳輸通信中,該定時(shí)同步環(huán)路的定時(shí)誤差估計(jì)模塊進(jìn)行并行結(jié)構(gòu)實(shí)現(xiàn),大幅降低了系統(tǒng)對于時(shí)鐘的要求,且更加易于實(shí)現(xiàn);將文中所提定時(shí)控制部分與其他文獻(xiàn)中的方法做了對比,表明所用方法可以達(dá)到更好的效果。最后進(jìn)行的Matlab仿真以及硬件實(shí)現(xiàn),結(jié)果表明,該環(huán)路可以實(shí)現(xiàn)突發(fā)與非突發(fā)情況下的高速數(shù)傳定時(shí)同步。 目前,數(shù)字通信系統(tǒng)正向高速全數(shù)字化方向發(fā)展。在全數(shù)字接收機(jī)定時(shí)同步中,主要包括兩個(gè)關(guān)鍵點(diǎn):定時(shí)誤差估計(jì)和定時(shí)控制。傳統(tǒng)的定時(shí)
          • 關(guān)鍵字: FPGA  Gardner  

          一種基于FPGA的QC_LDPC碼的譯碼器設(shè)計(jì)

          • 摘要 針對QC_LDPC碼的短環(huán)對碼性能的重要影響,采用了1種圍數(shù)為8的QC_LDPC碼設(shè)計(jì)。算法首先分別對3個(gè)不同的子矩陣進(jìn)行移位運(yùn)算,每個(gè)子矩陣分別與它們移位后生成的子矩陣共同組合形成1個(gè)新的子矩陣,然后再將新生成的3個(gè)子矩陣組合成1個(gè)矩陣構(gòu)成基陣,最后將該矩陣轉(zhuǎn)置后用單位矩陣及其移位矩陣隨機(jī)擴(kuò)展即可得到所需校驗(yàn)矩陣。根據(jù)該校驗(yàn)矩陣的特殊結(jié)構(gòu),采用分層迭代譯碼算法,選用Altera公司的Stratix III系列FPGA,實(shí)現(xiàn)碼率為1/2、碼長為3456的正規(guī)(3,6)QC_LDPC碼譯碼器的布局布線
          • 關(guān)鍵字: FPGA  QC_LDPC  

          基于FPGA的北斗QPSK信號調(diào)制器設(shè)計(jì)

          • 摘要 為研制北斗衛(wèi)星導(dǎo)航模擬信號源,設(shè)計(jì)實(shí)現(xiàn)了北斗QPSK信號調(diào)制器。文中在分析了北斗衛(wèi)星導(dǎo)航系統(tǒng)B1頻段信號的正交相移鍵控調(diào)制信號的基礎(chǔ)上,基于軟件無線電的思想,在FPGA硬件平臺上實(shí)現(xiàn)了QPSK信號調(diào)制器,通過功率譜測試,QPSK解調(diào)和簡單串口信息傳輸,驗(yàn)證了調(diào)制解調(diào)硬件單元的正確性。 北斗衛(wèi)星導(dǎo)航系統(tǒng)(BeiDou Navigation SatelliteSystem)是我國正在實(shí)施的自主研發(fā)、完全獨(dú)立運(yùn)行的全球衛(wèi)星導(dǎo)航系統(tǒng),有著廣泛的應(yīng)用前景。北斗衛(wèi)星導(dǎo)航系統(tǒng)信號采用正交相移鍵控(QPSK)調(diào)制
          • 關(guān)鍵字: FPGA  QPSK  

          一種基于DM648和FPGA構(gòu)架的圖像處理方案

          • 摘要:介紹了一種基于DM648和FPGA構(gòu)架的圖像處理方案,闡述了圖像處理模塊的組成原理和結(jié)構(gòu),并對模塊內(nèi)部電路設(shè)計(jì)和FPGA內(nèi)部圖像處理邏輯進(jìn)行了重點(diǎn)介紹。木文設(shè)計(jì)的圖像處理模塊能夠支持對高清視頻圖像的切割、縮放、疊加和切換等算法處理。 隨著數(shù)字化時(shí)代的到來,視頻圖像處理作為數(shù)字化的重要組成部分越來越重要,特別是對高清視頻的處理技術(shù)已經(jīng)成為業(yè)界的研究熱點(diǎn)。本文針對視頻處理技術(shù)的特點(diǎn)提出了一種支持多種視頻輸入輸出接口的視頻圖像處理硬件解決方案。 1 總體結(jié)構(gòu)及硬件設(shè)計(jì) 1.1 總體結(jié)構(gòu) 本文設(shè)計(jì)的
          • 關(guān)鍵字: FPGA  DM648  

          Altera客戶樹立業(yè)界里程碑—采用Stratix 10 FPGA和SoC,內(nèi)核性能提高了兩倍

          •   Altera公司 (Nasdaq: ALTR)于2014年5月7日宣布,與前一代高性能可編程器件相比,Stratix? 10 FPGA和SoC客戶設(shè)計(jì)的內(nèi)核性能成功提高了兩倍。Altera與幾家早期試用客戶在多個(gè)市場領(lǐng)域密切合作,使用Stratix 10性能評估工具測試了他們的下一代設(shè)計(jì)??蛻羲w會到的FPGA內(nèi)核性能突破源自Intel 14 nm三柵極工藝技術(shù)以及革命性的Stratix 10 HyperFlex?體系結(jié)構(gòu)。   HyperFlex是Altera為Strati
          • 關(guān)鍵字: Altera  FPGA  SoC  

          基于FPGA和CAN總線的飛行模擬器通信接口設(shè)計(jì)

          • 摘要:在飛行模擬器的設(shè)計(jì)中,為了使數(shù)據(jù)能夠快速有效地在飛行模擬器的各個(gè)模塊之間進(jìn)行高速傳遞,提出了一種使用FPGA作為CAN總線節(jié)點(diǎn)結(jié)構(gòu)中的核心處理器的設(shè)計(jì)方法,并完成了飛行模擬器通信接口的軟硬件設(shè)計(jì)。采用Verilog HDL進(jìn)行編程,能夠完成對SJA1000總線控制器的有效讀寫。實(shí)際測試表明,相較于單片機(jī)作為處理器,本設(shè)計(jì)可擴(kuò)展性好,易于修改和移植,能降低模擬器成本。 飛行模擬器是現(xiàn)代飛行員訓(xùn)練的必需設(shè)備,它是一種由計(jì)算機(jī)實(shí)時(shí)控制、多系統(tǒng)協(xié)調(diào)工作、能模擬真實(shí)飛行環(huán)境的模擬設(shè)備。相較于利用飛機(jī)的飛行訓(xùn)
          • 關(guān)鍵字: FPGA  CAN  

          FPGA對可穿戴及移動具有天然優(yōu)勢

          •   可穿戴幾乎是全新的領(lǐng)域,它們所需的基本元器件業(yè)界都已有,但是真正去實(shí)現(xiàn)的時(shí)候,無論手環(huán)、手表、眼鏡等五花八門的產(chǎn)品,標(biāo)準(zhǔn)還沒有定下來,而且其概念和應(yīng)用還在擴(kuò)展,例如用于企業(yè)內(nèi)部的管理、生產(chǎn)線(像考核工人的違章)等。
          • 關(guān)鍵字: FPGA  MCU  京微雅格  201405  

          SPB嵌入式音頻處理系統(tǒng)設(shè)計(jì)

          • 電子產(chǎn)品世界,為電子工程師提供全面的電子產(chǎn)品信息和行業(yè)解決方案,是電子工程師的技術(shù)中心和交流中心,是電子產(chǎn)品的市場中心,EEPW 20年的品牌歷史,是電子工程師的網(wǎng)絡(luò)家園
          • 關(guān)鍵字: FPGA  SPB  連接器  NanoBoard3000  AltiumDesigner  

          一款嵌入式數(shù)字存儲示波器設(shè)計(jì)方案

          • 電子產(chǎn)品世界,為電子工程師提供全面的電子產(chǎn)品信息和行業(yè)解決方案,是電子工程師的技術(shù)中心和交流中心,是電子產(chǎn)品的市場中心,EEPW 20年的品牌歷史,是電子工程師的網(wǎng)絡(luò)家園
          • 關(guān)鍵字: ILI9230  FPGA  數(shù)據(jù)處理  數(shù)字存儲示波器  TMS320F2812  

          基于FPGA的嵌入式音頻處理系統(tǒng)設(shè)計(jì)

          • FPGA嵌入式設(shè)計(jì)中,常通過軟件編程的方式來訪問或者控制某些外圍設(shè)備.電路設(shè)計(jì)軟件Altium Designer的軟件平臺構(gòu)建器(SPB)是一個(gè)包含了用于創(chuàng)建復(fù)雜軟件系統(tǒng)所需的所有驅(qū)動和服務(wù)程序的軟件構(gòu)架.SPB中的軟件IP模塊可以屏蔽底層細(xì)節(jié),為FPGA嵌入式設(shè)計(jì)的快速開發(fā)提供便利,提高研發(fā)效率.介紹了基于SPB的FPGA嵌入式設(shè)計(jì)關(guān)鍵技術(shù),并在智能開發(fā)平臺NanoBoard 3000上實(shí)現(xiàn)了基于SPB的嵌入式音頻處理系統(tǒng)設(shè)計(jì). 0 引言 FPGA(Field Programmable Gate A
          • 關(guān)鍵字: FPGA  NanoBoard  

          FPGA牛人的經(jīng)驗(yàn)分享

          •   這里我談?wù)勎业囊恍┙?jīng)驗(yàn)和大家分享,希望能對IC設(shè)計(jì)的新手有一定的幫助,能使得他們能少走一些彎路!   在IC工業(yè)中有許多不同的領(lǐng)域,IC設(shè)計(jì)者的特征也會有些不同。在A領(lǐng)域的一個(gè)好的IC設(shè)計(jì)者也許會花很長時(shí)間去熟悉B領(lǐng)域的知識。在我們職業(yè)生涯的開始,我們應(yīng)該問我們自己一些問題,我們想要成為怎樣的IC設(shè)計(jì)者?消費(fèi)?PC外圍?通信?微處理器或DSP?等等?   IC設(shè)計(jì)的基本規(guī)則和流程是一樣的,無論啥樣的都會加到其中。HDL,FPGA和軟件等是幫助我們理解芯片的最好工具。IC的靈魂是知識。因此我們遇到的
          • 關(guān)鍵字: FPGA  嵌入式  

          一種基于FPGA的高光效單片彩色LCD投影機(jī)設(shè)計(jì)

          • 引言 顯示技術(shù)正朝著大屏幕、高清晰度、高亮度和高分辨率的方向發(fā)展。通常說來,將屏幕顯示面對角線尺寸在1米(40英寸)以上的顯示稱為大屏幕顯示。投影機(jī)作為一種重要的顯示設(shè)備,已經(jīng)廣泛地應(yīng)用到了金融、教育、企業(yè)、軍事等多個(gè)領(lǐng)域,它所具有的大幅面、高清晰多媒體演示功能,使信息的傳遞具有更好的效果。目前,市面上的主流產(chǎn)品是三片式LCD投影機(jī)和DLP投影機(jī),其中,三片式LCD投影機(jī)的市場份額高達(dá)三分之二。 然而,投影機(jī)的主要采購者絕大多數(shù)是政府部門、企業(yè)和高校。無論是三片式LCD投影機(jī)還是DLP投影機(jī),其高昂的
          • 關(guān)鍵字: FPGA  LCD  

          Xilinx推出業(yè)界首款“軟”定義網(wǎng)絡(luò)解決方案

          •   All Programmable技術(shù)和器件的全球領(lǐng)先企業(yè)賽靈思公司 (NASDAQ: XLNX) 2014年4月1日在拉斯維加斯舉行的Interop 2014 網(wǎng)絡(luò)通訊展會上宣布推出業(yè)界首款“軟”定義網(wǎng)絡(luò)(“Softly” Defined Networks)解決方案,將可編程能力和智能化功能從控制層擴(kuò)展至數(shù)據(jù)層。全新SDNet軟件定義規(guī)范環(huán)境可實(shí)現(xiàn)可編程數(shù)據(jù)層功能設(shè)計(jì),而且功能規(guī)范可自動編譯到賽靈思的All Programmable FPGA和SoC中。
          • 關(guān)鍵字: 賽靈思  SDNet  FPGA  

          Xilinx聯(lián)手中國學(xué)術(shù)界加速中國未來網(wǎng)絡(luò)發(fā)展

          •   All Programmable技術(shù)和器件的全球領(lǐng)先企業(yè)賽靈思公司 (NASDAQ: XLNX)今天在位于盤古大觀七星寫字樓的北京辦公室面對中國通訊及電子行業(yè)媒體舉行了“賽靈思SDNet(Software Defined Specification Environment for Networking)解決方案媒體見面會”。賽靈思公司負(fù)責(zé)通信IP 和服務(wù)的全球高級副總裁Nick Possley 為媒體們?nèi)娼榻B了賽靈思推出的業(yè)界首款“軟”定義網(wǎng)絡(luò)(&ld
          • 關(guān)鍵字: 賽靈思  SDNet  FPGA  

          實(shí)現(xiàn)MIPI DSI發(fā)送橋接 FPGA滲透中低階手機(jī)

          • FPGA從生來面向移動市場時(shí)候就有很大的困難,但這并沒有妨礙其一直努力的決心,其實(shí)早在幾年前,就有一些小規(guī)模的FPGA廠商以移動領(lǐng)域?yàn)橹鲬?zhàn)場,并且還取得了很大的進(jìn)步。Lattice也在致力于這項(xiàng)工作,不知其他兩個(gè)競爭做何感想。
          • 關(guān)鍵字: MIPI  FPGA  
          共6475條 153/432 |‹ « 151 152 153 154 155 156 157 158 159 160 » ›|

          fpga-nios介紹

          您好,目前還沒有人創(chuàng)建詞條fpga-nios!
          歡迎您創(chuàng)建該詞條,闡述對fpga-nios的理解,并與今后在此搜索fpga-nios的朋友們分享。    創(chuàng)建詞條

          熱門主題

          樹莓派    linux   
          關(guān)于我們 - 廣告服務(wù) - 企業(yè)會員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
          備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();