<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          首頁  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
          EEPW首頁 >> 主題列表 >> fpga-nios

          一種應(yīng)用于OFDM系統(tǒng)中的符號精確定時算法的FPGA實現(xiàn)

          • 摘要:OFDM技術(shù)是下一代移動通信的主流技術(shù),在信息量大,功率受限的多媒體傳感網(wǎng)的OFDM系統(tǒng)中,以突發(fā)模式傳輸數(shù)據(jù)...
          • 關(guān)鍵字: OFDM  FPGA  

          FLIR借助HDL代碼生成技術(shù)加速熱成像FPGA的開發(fā)

          • MathWorks 于本日宣布,F(xiàn)LIR Systems 通過使用 MATLAB 和 HDL Coder,將熱成像 FPGA 開發(fā)過程中從概念的形成到構(gòu)建可在現(xiàn)場測試的原型的時間縮短了 60%。
          • 關(guān)鍵字: MathWorks  FPGA  

          Altera率先在業(yè)界推出全系列28-nm FPGA產(chǎn)品

          • Altera公司(NASDAQ: ALTR)日前宣布,開始成品發(fā)售28-nm FPGA系列所有三種產(chǎn)品,包括,Stratix? V、Arria? V和Cyclone? V 器件。Altera 最新發(fā)售低成本、低功耗產(chǎn)品系列中容量最大的Cyclone V FPGA, 為業(yè)界樹立了新 里程碑。
          • 關(guān)鍵字: Altera  FPGA  28-nm  

          uClinux在Nios II嵌入式平臺上的移植研究

          • uClinux在Nios II嵌入式平臺上的移植研究,1. Nios II嵌入式處理器Nios II是運(yùn)行在FPGA上的五級流水線、單指令的RISC處理器,它專門針對Altera的可編程邏輯器件及片上可編程的設(shè)計思想做了相應(yīng)的優(yōu)化。作為一種可配置的精減的RISC處理器,它可以與用戶自定義邏
          • 關(guān)鍵字: 移植  研究  平臺  嵌入式  Nios  II  uClinux  

          一種應(yīng)用于OFDM系統(tǒng)中的符號精確定時算法的FPGA實

          • 摘要:OFDM技術(shù)是下一代移動通信的主流技術(shù),在信息量大,功率受限的多媒體傳感網(wǎng)的OFDM系統(tǒng)中,以突發(fā)模式傳輸數(shù)據(jù),要求快速精確地完成定時同步。這里分析了一種應(yīng)用于OFDM系統(tǒng)中基于長訓(xùn)練序列與本地序列互相關(guān)的
          • 關(guān)鍵字: OFDM  FPGA  應(yīng)用于  系統(tǒng)    

          基于FPGA的高速實時/回放分級復(fù)接器設(shè)計

          • 摘要:利用國際空間數(shù)據(jù)系統(tǒng)咨詢委員會 (CCSDS)高級在軌系統(tǒng)(AOS)建議,提出了兩級復(fù)用的方案,設(shè)計了一種具有載荷數(shù)據(jù)存儲功能的高速實時/回放分級復(fù)接器。該方案采用FPGA技術(shù),對星上載荷輸出的數(shù)據(jù)使用了兩級全異步
          • 關(guān)鍵字: FPGA  回放  分級  復(fù)接器    

          基于FPGA的高精度時間數(shù)字轉(zhuǎn)換電路設(shè)計

          • 摘要:本文介紹一種基于 FPGA高精度時間數(shù)字轉(zhuǎn)換電路的設(shè)計方法,利用片內(nèi)鎖相環(huán)(PLL)和環(huán)形移位寄存器,采用不高的系統(tǒng)時鐘便可得到很高的時間分辨率,且占用較少邏輯資源。可作為功能電路獨立使用,也可作為 IP核
          • 關(guān)鍵字: FPGA  高精度  電路設(shè)計  數(shù)字轉(zhuǎn)換    

          FPGA提升智能手機(jī)設(shè)計差異化

          • 電子產(chǎn)品世界,為電子工程師提供全面的電子產(chǎn)品信息和行業(yè)解決方案,是電子工程師的技術(shù)中心和交流中心,是電子產(chǎn)品的市場中心,EEPW 20年的品牌歷史,是電子工程師的網(wǎng)絡(luò)家園
          • 關(guān)鍵字: FPGA  智能手機(jī)  差異化  Lattice  I2C  

          DARPA授權(quán)RF-FPGA項目合同 開發(fā)可編程射頻前端技術(shù)

          • ?  美國國防預(yù)先研究計劃局射頻和微波技術(shù)專家正在與6家國防企業(yè)和大學(xué)合作,開發(fā)可編程射頻前端元件,以減少軍事通信、電子戰(zhàn)和信號情報系統(tǒng)(SIGINT)的成本和開發(fā)時間。   迄今為止,DARPA授權(quán)了6份關(guān)于“現(xiàn)場可編程門陣列射頻技術(shù)(RF-FPGA)”項目的合同。該項目旨在通過收發(fā)器鏈編程,跨不同應(yīng)用程序重復(fù)使用同一組射頻前端元件。從根本上講, RF-FPGA項目試圖將現(xiàn)場可編程門陣列(FPGA)在數(shù)字計算方面的成功應(yīng)用經(jīng)驗轉(zhuǎn)移到射頻和微波技術(shù),從而在廣泛應(yīng)用中減少
          • 關(guān)鍵字: DARPA  FPGA  

          電子工程師經(jīng)驗:FPGA設(shè)計風(fēng)格須知

          • 在進(jìn)行FPGA設(shè)計時,有很多需要我們注意的地方。具有好的設(shè)計風(fēng)格才能做出好的設(shè)計產(chǎn)品,這一點是毋庸置疑的。那么,接下來,小編就帶大家一起來看看,再進(jìn)行FPGA設(shè)計時,我們都要注意哪些呢?  一.命名風(fēng)格:  1不
          • 關(guān)鍵字: FPGA  電子工程師  經(jīng)驗    

          集成式比特誤碼率測試儀在FPGA中的應(yīng)用

          • 隨著高速數(shù)字系統(tǒng)的發(fā)展,高速串行數(shù)據(jù)被廣泛使用,內(nèi)嵌高速串行接口的FPGA也得到大量應(yīng)用,相應(yīng)的高速串行信號質(zhì)量的測試也越來越頻繁和重要。通常用示波器觀察信號波形、眼圖、抖動來衡量信號的質(zhì)量,Xilinx提供的
          • 關(guān)鍵字: FPGA  集成式  比特  誤碼率測試儀    

          基于FPGA 的偽隨機(jī)序列的生成方法及應(yīng)用

          • 摘要:通過分析各種偽隨機(jī)序列生成方法,提出了一種基于M 序列的連續(xù)抽樣方法,可以生 成滿足自適應(yīng)光學(xué)系統(tǒng)SPGD 控制算法要求的多路、相互獨立以及服從伯努利分布的偽隨機(jī)序 列。該方法適合于用FPGA 等超大規(guī)模集成
          • 關(guān)鍵字: FPGA  偽隨機(jī)序列  方法    

          基于FPGA的TCP/IP通信協(xié)議與Matlab通信系統(tǒng)的研究

          • O 引言  近年來,隨著信息技術(shù)的發(fā)展,網(wǎng)絡(luò)化日加普遍,以太網(wǎng)被廣泛應(yīng)用到各個領(lǐng)域。例如在數(shù)據(jù)采集領(lǐng)域,一些小型監(jiān)測設(shè)備需要增加網(wǎng)絡(luò)實現(xiàn)遠(yuǎn)程數(shù)據(jù)傳輸?shù)墓δ?,只要那些設(shè)備上增加一個網(wǎng)絡(luò)接口并實現(xiàn)了TCP/IP協(xié)
          • 關(guān)鍵字: 通信  Matlab  系統(tǒng)  研究  協(xié)議  基于  TCP  IP  FPGA  

          基于FPGA的DDS基本信號發(fā)生器的設(shè)計

          • 摘要:本設(shè)計基于DDS原理和FPGA技術(shù)按照順序存儲方式,將對正弦波、方波、三角波、鋸齒波四種波形的取樣數(shù)據(jù)依次全部存儲在ROM波形表里,通過外接設(shè)備撥扭開關(guān)和鍵盤控制所需波形信號的輸出,最終將波形信息顯示在LC
          • 關(guān)鍵字: FPGA  DDS  信號發(fā)生器    

          便攜式測試設(shè)備的FPGA設(shè)計

          • 過去,TMOEM設(shè)計的儀器都是根據(jù)某種標(biāo)準(zhǔn)完成測試過程。這樣,當(dāng)一個新的標(biāo)準(zhǔn)或修訂后的標(biāo)準(zhǔn)發(fā)布出來時,他...
          • 關(guān)鍵字: 便攜式  測試設(shè)備  FPGA  
          共6475條 209/432 |‹ « 207 208 209 210 211 212 213 214 215 216 » ›|

          fpga-nios介紹

          您好,目前還沒有人創(chuàng)建詞條fpga-nios!
          歡迎您創(chuàng)建該詞條,闡述對fpga-nios的理解,并與今后在此搜索fpga-nios的朋友們分享。    創(chuàng)建詞條

          熱門主題

          樹莓派    linux   
          關(guān)于我們 - 廣告服務(wù) - 企業(yè)會員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
          備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();