fpga-nios 文章 進入fpga-nios技術(shù)社區(qū)
基于FPGA的全新數(shù)字化PCM中頻解調(diào)器設(shè)計
- 摘要:為了對中頻PCM信號進行直接解調(diào),提出一種全新的數(shù)字化PCM中頻解調(diào)器的設(shè)計方法。在實現(xiàn)過程中,采用大規(guī)模的FPGA芯片對位幀同步器進行了融合,便于設(shè)備的集成化和小型化。這種新型的中頻解調(diào)器比傳統(tǒng)的基帶解
- 關(guān)鍵字: FPGA PCM 數(shù)字化 中頻解調(diào)器
基于單片機與FPGA可調(diào)延時模塊的設(shè)計
- 系統(tǒng)結(jié)構(gòu)框圖如圖1。其硬件結(jié)構(gòu)比較簡單,主要由單片機P89C51RD、RS-232/TTL接口電路MAX232和可編程邏輯器件FPGA三部分組成。單片機P89C51RD2是上位PC機和FPGA的連接紐帶,它通過并口發(fā)送數(shù)據(jù)給FPGA,另一邊通過RS-2
- 關(guān)鍵字: FPGA 單片機 可調(diào)延時模塊
一種基于FPGA的UART 電路實現(xiàn)
- 1 引 言 UART 即通用異步收發(fā)器,他廣泛使用串行數(shù)據(jù)傳輸協(xié)議。UART 功能包括微處理器接口、用于數(shù)據(jù)傳輸?shù)木彌_器(Buffer)、幀產(chǎn)生、奇偶校驗、并串轉(zhuǎn)換,用于數(shù)據(jù)接收的緩沖器、幀產(chǎn)生、奇偶校驗、串并轉(zhuǎn)換等。
- 關(guān)鍵字: FPGA UART 電路實現(xiàn)
fpga-nios介紹
您好,目前還沒有人創(chuàng)建詞條fpga-nios!
歡迎您創(chuàng)建該詞條,闡述對fpga-nios的理解,并與今后在此搜索fpga-nios的朋友們分享。 創(chuàng)建詞條
歡迎您創(chuàng)建該詞條,闡述對fpga-nios的理解,并與今后在此搜索fpga-nios的朋友們分享。 創(chuàng)建詞條
關(guān)于我們 -
廣告服務(wù) -
企業(yè)會員服務(wù) -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473