<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          首頁  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請
          EEPW首頁 >> 主題列表 >> fpga-nios

          基于JTAG邊界掃描方式的重構(gòu)控制器的設(shè)計(jì)

          • 為充分利用硬件資源,滿足不同的應(yīng)用需求,本文提出了一種基于JTAG邊界掃描模式配置的重構(gòu)控制器,詳細(xì)介紹控制器的硬件實(shí)現(xiàn)以及配置流程,該控制器通過模擬JTAG接口時(shí)序及TAP狀態(tài)機(jī)的功能,實(shí)現(xiàn)在系統(tǒng)配置目標(biāo)可編程器件。
          • 關(guān)鍵字: FPGA  TAP狀態(tài)機(jī)  JTAG邊界掃描  重構(gòu)  201001  

          FPGA的甜蜜時(shí)光

          •   隨著2010年的來臨,當(dāng)今的全球電子公司紛紛做出明智而審慎的研發(fā)投資決定,以便借助創(chuàng)新的新產(chǎn)品,快速抓住新的市場機(jī)遇。FPGA越來越多地成為這些公司成功的關(guān)鍵。除了少數(shù)可超大批量生產(chǎn)的商品外,應(yīng)用ASIC的高成本和高風(fēng)險(xiǎn)無法讓絕大多數(shù)的商品贏利;現(xiàn)在面臨著加速替代ASIC所帶來的機(jī)遇,這主要體現(xiàn)在以下不同方面:芯片體系結(jié)構(gòu),也就是能夠推出某種架構(gòu)和相關(guān)的I/O,而且,密度和性能還能夠達(dá)到一定水平,從而可以替代ASIC的功能。 軟件在加速替代ASIC過程中也扮演了重要角色。高效的軟件和設(shè)計(jì)工具大大提高了
          • 關(guān)鍵字: 賽靈思  FPGA  ASIC  摩爾定律  

          臺(tái)積電年中將為Altera試產(chǎn)28nm制程FPGA芯片

          •   據(jù)業(yè)者透露,臺(tái)積電公司將于今年中期開始為Altera公司生產(chǎn)28nm制程FPGA芯片產(chǎn)品。這種FPGA芯片將集成有28Gbps收發(fā)器,產(chǎn)品面向云計(jì)算,在線存儲(chǔ)以及移動(dòng)視頻等應(yīng)用,Altera公司兩年前曾推出該系列產(chǎn)品的 40nm制程版本。臺(tái)積電還宣布其28nm制程將為全代制程(full node:即制程升級(jí)時(shí)需要對芯片電路進(jìn)行重新設(shè)計(jì)),而且年內(nèi)其28nm制程還將具備可按客戶的需求制作出HKMG(High-K絕緣層+金屬柵極)或SiON(SiON絕緣層+硅柵極)這兩種不同柵極結(jié)構(gòu)的能力.   臺(tái)積電
          • 關(guān)鍵字: 臺(tái)積電  28nm  FPGA  Altera  

          基于NiosⅡ軟核的車輛牌照識(shí)別系統(tǒng)研制

          • 智能交通管理系統(tǒng)是21 世紀(jì)道路交通管理的發(fā)展趨勢。利用網(wǎng)絡(luò)和GPRS 通信, 牌照自動(dòng)識(shí)別監(jiān)控系統(tǒng)能夠自動(dòng)、實(shí)時(shí)地檢測車輛、識(shí)別汽車牌照, 從而實(shí)現(xiàn)道路交通智能化管理。由于傳統(tǒng)的PC機(jī)+ 算法的設(shè)計(jì)結(jié)構(gòu)體積大, 不能滿足便攜的要求, 更不適合露天使用; 而采用通用的DSP 芯片組成的系統(tǒng), 外圍電路較復(fù)雜, 設(shè)計(jì)與調(diào)試都要較長的時(shí)間, 且系統(tǒng)的可擴(kuò)展性不好。利用32 位Nios Ⅱ軟核處理器在FPGA 上完成設(shè)計(jì), 減小了系統(tǒng)的體積, 而且在PC機(jī)上開發(fā)的程序可移植到Nios Ⅱ處理器上, 實(shí)現(xiàn)了片上系
          • 關(guān)鍵字: 識(shí)別  系統(tǒng)  研制  牌照  車輛  Nios  軟核  基于  

          理解FPGA 中的壓穩(wěn)態(tài)

          • 理解FPGA 中的壓穩(wěn)態(tài) 本白皮書介紹FPGA 中的壓穩(wěn)態(tài),為什么會(huì)出現(xiàn)這一現(xiàn)象,它是怎樣導(dǎo)致設(shè)計(jì)失敗的。介紹怎樣計(jì)算壓穩(wěn)態(tài)MTBF,重點(diǎn)是對結(jié)果造成影響的各種器件和設(shè)計(jì)參數(shù)。
            引言
            當(dāng)信號(hào)在不相關(guān)或者異步時(shí)鐘域
          • 關(guān)鍵字: FPGA  壓穩(wěn)態(tài)    

          采用帶有收發(fā)器的全系列40-nm FPGA 和ASIC 實(shí)現(xiàn)創(chuàng)

          • 人們對寬帶服務(wù)的帶寬要求越來越高,促使芯片供應(yīng)商使用更多的高速串行收發(fā)器。因此,下一代應(yīng)用采用了多種數(shù)據(jù)速率,從幾Mbps 到數(shù)百Gbps,在一種設(shè)備中集成了多種協(xié)議和服務(wù)。以太網(wǎng)等迅速發(fā)展的標(biāo)準(zhǔn)以及對提高
          • 關(guān)鍵字: FPGA  ASIC  40  nm    

          基于FPGA和MB86S02的數(shù)字圖像處理系統(tǒng)設(shè)計(jì)

          • 介紹了基于SOPC技術(shù)的嵌入式數(shù)字圖像處理系統(tǒng)的設(shè)計(jì)方法,該系統(tǒng)以Alteral公司的Nios嵌入式軟件處理器為核心來分別對圖像的采集、存儲(chǔ),圖像處理,顯示等功能模塊進(jìn)型結(jié)構(gòu)設(shè)計(jì),最后把處理數(shù)據(jù)通過網(wǎng)絡(luò)發(fā)送到接收端,從而完成了利用嵌入式系統(tǒng)和Internet技術(shù)的信息溝通。
          • 關(guān)鍵字: 處理  理系  設(shè)計(jì)  圖像  數(shù)字  FPGA  MB86S02  基于  

          高速流水線浮點(diǎn)加法器的FPGA實(shí)現(xiàn)

          • 本工程設(shè)計(jì)完全符合IP核設(shè)計(jì)的規(guī)范流程,而且完成了Verilog HDL建模、功能仿真、綜合、時(shí)序仿真等IP核設(shè)計(jì)的整個(gè)過程,電路功能正確。實(shí)際上,本系統(tǒng)在布局布線后,其系統(tǒng)的最高時(shí)鐘頻率可達(dá)80MHz。雖然使用浮點(diǎn)數(shù)會(huì)導(dǎo)致舍入誤差,但這種誤差很小,可以忽略。實(shí)踐證明,本工程利用流水線結(jié)構(gòu),方便地實(shí)現(xiàn)了高速、連續(xù)、大數(shù)據(jù)量浮點(diǎn)數(shù)的加法運(yùn)算,而且設(shè)計(jì)結(jié)構(gòu)合理,性能優(yōu)異,可以應(yīng)用在高速信號(hào)處理系統(tǒng)中。
          • 關(guān)鍵字: FPGA  流水線  浮點(diǎn)  加法器    

          基于FPGA的掃頻信號(hào)源的研究與設(shè)計(jì)

          • 介紹掃頻電路和DDS技術(shù)的原理,利用FPGA設(shè)計(jì)一個(gè)以DDS技術(shù)為基礎(chǔ)的掃頻信號(hào)源,給出用Verilog語言編程的實(shí)現(xiàn)方案和實(shí)現(xiàn)電路。并通過采用流水線技術(shù)提高了相位累加器的運(yùn)算速度,通過改進(jìn)ROM壓縮算法以減小存儲(chǔ)器的容量,完成了對整個(gè)系統(tǒng)的優(yōu)化設(shè)計(jì)。運(yùn)用QuartusⅡ軟件仿真驗(yàn)證了程序設(shè)計(jì)的正確性,最終在硬件電路上實(shí)現(xiàn)了該掃頻信號(hào)源。
          • 關(guān)鍵字: FPGA  掃頻信號(hào)源    

          Altera 發(fā)布28-nm FPGA技術(shù)創(chuàng)新

          •   Altera公司今天宣布了在即將推出的28nm FPGA中采用的創(chuàng)新技術(shù):嵌入式HardCopy®模塊、部分重新配置新方法以及嵌入式28-Gbps收發(fā)器,這些技術(shù)將極大的提高下一代Altera® FPGA的密度和I/O性能,并進(jìn)一步鞏固相對于ASIC和ASSP的競爭優(yōu)勢。   快速增長的寬帶應(yīng)用如高清晰(HD)視頻、云計(jì)算、網(wǎng)絡(luò)數(shù)據(jù)存儲(chǔ)和移動(dòng)視頻等對基礎(chǔ)設(shè)備和最終用戶設(shè)備開發(fā)人員提出了新挑戰(zhàn)。他們怎樣才能夠迅速提高系統(tǒng)帶寬,同時(shí)滿足嚴(yán)格的功耗和成本要求呢?Altera開發(fā)了最新的創(chuàng)新
          • 關(guān)鍵字: Altera  28nm  FPGA  

          采用FPGA實(shí)現(xiàn)發(fā)電機(jī)組頻率測量計(jì)的設(shè)計(jì)

          • 基于FPGA設(shè)計(jì)的發(fā)電機(jī)組頻率測量計(jì),系統(tǒng)在整體上采用光電耦合器的隔離方式,提高系統(tǒng)的抗干擾能力和穩(wěn)定性。該系統(tǒng)具有線路簡單可靠、通用性強(qiáng)、穩(wěn)定度高等優(yōu)點(diǎn),可廣泛應(yīng)用于頻率電壓變換器、轉(zhuǎn)速繼電器。該設(shè)計(jì)的FPGA數(shù)字系統(tǒng)部分使用Verilog HDL語言,給出核心程序,并可以通過Verilog HDL語言的綜合工具進(jìn)行相應(yīng)硬件電路的生成,具有傳統(tǒng)邏輯設(shè)計(jì)方法所無法比擬的優(yōu)越性。經(jīng)過仿真后,驗(yàn)證設(shè)計(jì)是成功的, 達(dá)到預(yù)期結(jié)果。同時(shí)這種方法設(shè)計(jì)的數(shù)字電子系統(tǒng)可移植性強(qiáng)、可更改性好。如果需要的頻率測量范圍需要擴(kuò)
          • 關(guān)鍵字: FPGA  發(fā)電機(jī)組  測量計(jì)  頻率    
          共6494條 336/433 |‹ « 334 335 336 337 338 339 340 341 342 343 » ›|

          fpga-nios介紹

          您好,目前還沒有人創(chuàng)建詞條fpga-nios!
          歡迎您創(chuàng)建該詞條,闡述對fpga-nios的理解,并與今后在此搜索fpga-nios的朋友們分享。    創(chuàng)建詞條

          熱門主題

          樹莓派    linux   
          關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
          備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();