EEPW首頁(yè) >>
主題列表 >>
fpga-nios
fpga-nios 文章 進(jìn)入fpga-nios技術(shù)社區(qū)
一種寬帶復(fù)接器的設(shè)計(jì)與實(shí)現(xiàn)
- 信息時(shí)代的到來使人們需要共享越來越多的信息。隨著信息及其需求的爆炸性增長(zhǎng),信息的選擇及傳輸速率成為一個(gè)重要問題。有線電視網(wǎng)絡(luò)有其固有的高帶寬特性,適合大容量的數(shù)據(jù)傳輸和實(shí)時(shí)性要求,使寬帶數(shù)字接入成為可能。
- 關(guān)鍵字: 實(shí)現(xiàn) 設(shè)計(jì) 寬帶 DVB-C數(shù)據(jù)廣播 TS復(fù)接器 DSP FPGA 網(wǎng)絡(luò)
基于FPGA 的簡(jiǎn)化UART 電路設(shè)計(jì)
- 摘要: 本文闡述了通用異步發(fā)生器UART 的功能特點(diǎn),介紹了用硬件描述語(yǔ)言Verilog 來開發(fā)各個(gè)模塊,并給出仿真結(jié)果。本設(shè)計(jì)使用Altera 的FPGA 芯片,將UART 的核心功能嵌入到FPGA 內(nèi)部,能夠?qū)崿F(xiàn)異步通信的功能,可以
- 關(guān)鍵字: FPGA UART 電路設(shè)計(jì)
基于FPGA的線陣CCD驅(qū)動(dòng)時(shí)序及 模擬信號(hào)處理的設(shè)計(jì)
- 為保證線陣CCD在圖像測(cè)量中正常、穩(wěn)定工作,必須設(shè)計(jì)出適合其工作的時(shí)序驅(qū)動(dòng)電路。在分析TCDl501D線陣CCD驅(qū)動(dòng)時(shí)序關(guān)系的基礎(chǔ)上,通過分析CCD輸出的圖像信號(hào),給出了內(nèi)、外相關(guān)雙采樣的時(shí)序控制。最后,利用quanus7.2軟件平臺(tái)結(jié)合VHDL語(yǔ)言進(jìn)行開發(fā),對(duì)所需驅(qū)動(dòng)脈沖進(jìn)行仿真設(shè)計(jì)。仿真結(jié)果表明,該驅(qū)動(dòng)電路簡(jiǎn)單、功耗小、成本低、抗干擾能力強(qiáng),適用于設(shè)備小型化的要求。
- 關(guān)鍵字: FPGA CCD 線陣 驅(qū)動(dòng)
風(fēng)河為Altera Nios II提供Linux支持
- Altera公司和Wind River公司日前宣布為Altera Nios II嵌入式處理器提供Linux支持。嵌入式開發(fā)人員實(shí)現(xiàn)基于Nios II處理器的產(chǎn)品時(shí)可以在Altera全系列FPGA和HardCopy ASIC上使用這一Linux解決方案。 Wind River公司的Nios II處理器Linux解決方案基于Linux 2.6內(nèi)核技術(shù)、GNU 4工具鏈和Eclipse Wind River工作臺(tái)開發(fā)包。該方案依據(jù)業(yè)界著名的Linux標(biāo)準(zhǔn)和工具,定制支持Nios II指令集,處理器體系
- 關(guān)鍵字: 風(fēng)河 Altera Nios
基于FPGA的圖像采集系統(tǒng)設(shè)計(jì)與實(shí)現(xiàn)
- 1、引言 視頻圖像采集是視頻信號(hào)處理系統(tǒng)的前端部分,正在向高速、高分辨率、高集成化、高可靠性方向發(fā)展。圖像采集系統(tǒng)在當(dāng)今工業(yè)、軍事、醫(yī)學(xué)各個(gè)領(lǐng)域都有著極其廣泛的應(yīng)用,如使用在遠(yuǎn)程監(jiān)控、安防、遠(yuǎn)程抄
- 關(guān)鍵字: 設(shè)計(jì) 實(shí)現(xiàn) 系統(tǒng) 采集 FPGA 圖像 基于
擴(kuò)散爐溫度自動(dòng)控制系統(tǒng)中的FPGA設(shè)計(jì)
- 擴(kuò)散爐溫度自動(dòng)監(jiān)控系統(tǒng)是對(duì)雙管擴(kuò)散爐溫控部分進(jìn)行改造,以提高爐溫精度,從而提高生產(chǎn)線的成品率,降低系統(tǒng)能耗。通過對(duì)Actel公司的Fusion系列器件FPGA編程實(shí)現(xiàn)系統(tǒng)的硬件控制。用C語(yǔ)言對(duì)Actel FPGA內(nèi)置的8051軟核編程實(shí)現(xiàn)系統(tǒng)的軟件控制。整個(gè)監(jiān)控系統(tǒng)完成數(shù)據(jù)采集、控制算法和ZigBee無(wú)線傳輸?shù)裙δ?。測(cè)試表明,采用Fusion FPGA設(shè)計(jì).可以同時(shí)完成多路溫度控制,整個(gè)系統(tǒng)的控制精度也有進(jìn)一步的提高。
- 關(guān)鍵字: FPGA 設(shè)計(jì) 控制系統(tǒng) 自動(dòng) 溫度 擴(kuò)散 轉(zhuǎn)換器
FPGA的可重構(gòu)測(cè)控系統(tǒng)應(yīng)用設(shè)計(jì)的研究
- 1可重構(gòu)測(cè)控系統(tǒng)的提出測(cè)控系統(tǒng)一般是指基于計(jì)算機(jī)實(shí)現(xiàn)數(shù)據(jù)采集和控制的系統(tǒng)。測(cè)控系統(tǒng)在工業(yè)現(xiàn)場(chǎng)控制、家...
- 關(guān)鍵字: FPGA 測(cè)控系統(tǒng) 應(yīng)用設(shè)計(jì)
SERDES的FPGA實(shí)現(xiàn)(07-100)
- 芯片功能的增加和數(shù)據(jù)吞吐量的要求,促使芯片行業(yè)從較低數(shù)據(jù)率的并行連接,轉(zhuǎn)向較高速度的串行連接。SERDES(Serializer-Dese rializer,)是經(jīng)高速差分對(duì),而不是經(jīng)較低速度的并行總線傳輸串行化的數(shù)據(jù)。一個(gè)實(shí)例是用單個(gè)PCI-Express通道,替代傳統(tǒng)的32位、64MHz PCI總線(可達(dá)到2.112Gb/s),僅用4條線(運(yùn)行在2.5GHz),可達(dá)到4Gb/s總數(shù)據(jù)率。簡(jiǎn)言之,SERDES協(xié)議允許用較少的引腳數(shù)傳輸較高的數(shù)據(jù)率。
- 關(guān)鍵字: SERDES FPGA
fpga-nios介紹
您好,目前還沒有人創(chuàng)建詞條fpga-nios!
歡迎您創(chuàng)建該詞條,闡述對(duì)fpga-nios的理解,并與今后在此搜索fpga-nios的朋友們分享。 創(chuàng)建詞條
歡迎您創(chuàng)建該詞條,闡述對(duì)fpga-nios的理解,并與今后在此搜索fpga-nios的朋友們分享。 創(chuàng)建詞條
關(guān)于我們 -
廣告服務(wù) -
企業(yè)會(huì)員服務(wù) -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
京ICP備12027778號(hào)-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
京ICP備12027778號(hào)-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473