更新后的 FPGA 夾層卡規(guī)范提供無與倫比的高 I/O 密度、向后兼容性?! ∽鳛槭褂?nbsp;FPGA 和高速 I/O 的嵌入式計算設計的重要發(fā)展,名為 FMC+ 的最新夾層卡標準將把卡中的千兆位收發(fā)器(GT)的總數量從 10 個擴展到 32 個,最大數據速率從 10Gbps 提升到 28Gbps,同時保持與當前 FMC 
關鍵字:
FPGA FMC
當前,AI因為其CNN(卷積神經網絡)算法出色的表現在圖像識別領域占有舉足輕重的地位。基本的CNN算法需要大量的計算和數據重用,非常適合使用FPGA來實現。上個月,Ralph Wittig(Xilinx CTO Office的卓越工程師) 在2016年OpenPower峰會上發(fā)表了約20分鐘時長的演講并討論了包括清華大學在內的中國各大學研究CNN的一些成果?! ≡谶@項研究中出現了一些和CNN算法實現能耗相關的幾個有趣的結論: ?、傧薅ㄊ褂闷螹emory; ?、?/li>
關鍵字:
FPGA CNN
任何電子器件的使用壽命均取決于其工作溫度。在較高溫度下器件會加快老化,使用壽命會縮短。但某些應用要求電子產品工作在器件最大額定工作結溫下。以石油天然氣產業(yè)為例來說明這個問題以及解決方案?! ∫晃豢蛻粽埱笪覀?nbsp;Aphesa 的團隊設計一款能夠在油井中工作的高溫攝像頭(如圖 1 所示)。該器件要求使用相當大的FPGA 而且溫度要求至少高達 125℃——即系統(tǒng)的工作溫度。作為一家開發(fā)定制攝像頭和包括 FPGA 代碼及嵌入式軟件在
關鍵字:
FPGA HDR
早期嵌入式處理系統(tǒng)通常由一個微控制器和一系列外設構成。這些系統(tǒng)通常用來完成獲取少量數據、處理數據、做出決策、基于決策結果輸出信息等工作。在某些情況下會實現簡單的人機交互接口如讀取鍵盤并顯示結果。處理需求、同時產生需求,以現在的標準來看似乎微不足道?,F代嵌入式系統(tǒng)通常需要處理和分析十億字節(jié)級的海量數據,而且常常在確定性和低延時運算上還有一些額外要求。許多應用還要求系統(tǒng)在滿足相關行業(yè)標準的同時可靠符合可靠性和安全性要求?! ∧壳?,似乎還不可能在單一處理器上同時滿足處理高帶寬數據、執(zhí)行系統(tǒng)應用程序、響應實時
關鍵字:
ARM FPGA
FPGA雖然“曝光率”遠遠不如CPU和GPU,但其重要性卻不遑多讓——無論是在軍事領域,還是民用領域都頗具意義,國產FPGA在中國市場的占有率僅為2%,即便是很多軍用的高端FPGA,也基本依賴于進口,這究竟是怎么回事呢?
關鍵字:
芯片 FPGA
當前電機控制的發(fā)展越來越趨于多樣化、復雜化,現場也提出越來越苛刻的性能要求。因此客戶有可能考慮自己開發(fā)專用的控制芯片,FPGA的可編程性正是可以滿足這種需求。上期講解了三大電機控制方案之MCU篇,這期來看看FPGA。
對于電機控制提出的不同要求,FPGA芯片固有的可編程性和并行處理的特點十分適合于中高端的電機控制應用。由于它以純硬件的方式進行并行處理,而且不占用CPU的資源,所以可以使系統(tǒng)達到很高的性能。
在電機控制的市場上,眾多專注于FPGA技術的廠商接連推出了各具特色的解決方案,本系列
關鍵字:
FPGA Actel
自從Lattice(萊迪思半導體)并購了Silicon Blue后,在當時就為FPGA產業(yè)投下一顆震撼彈,后來又在2015年,并購Silicon Image來強化影像處理方面的產品陣容。在歷經了約莫一年左右的時間,Lattice趁勝追擊推出了全新產品線:CrossLink,它被Lattice定義成可編程的ASSP,簡稱為pASSP。
Lattice亞太區(qū)資深事業(yè)發(fā)展經理陳英仁表示,之所以會推出這樣的產品,原因主要有兩個,一是影音訊號輸入與輸入不相容的問題,其次則是輸入與輸出的通道無法匹配。舉例來
關鍵字:
Lattice FPGA
本文主要對pwm脈沖寬度調制led驅動控制電路圖進行了分析說明?! ?、開機輸入浪涌電流限制電阻; 2、為一款逐流無源功率因數校正(PPFC)電路,通過擴展交流輸入市電整流二極管的導通角來改善電路的功率因數,較有源功率因數校正電路(APFC)具有造價低的優(yōu)點; 3、濾波電容,當整流交流輸入接近零交越時,存儲電容C3存儲的能量為IC供電,該IC為一款高壓供電IC; 4、振蕩控制。連接這支引腳與地的電阻將設定PWM頻率。IC可以通過將ROSC引腳連接到外部MOSFET柵極與外部振蕩電阻之間,切換至恒
關鍵字:
pwm led
萊迪思半導體公司,客制化智能互連解決方案市場的領先供應商,今日宣布針對工業(yè)市場推出19款HDMI?產品。HDMI發(fā)送器、接收器、端口處理器和視頻處理器套件保證了無縫的“即插即用”連接,超越了傳統(tǒng)消費電子和移動應用?! ∫曨l應用在整個工業(yè)產品市場普遍存在,在今天的智能自動化系統(tǒng)中扮演著重要的角色。萊迪思提供了一系列可編程器件,滿足工業(yè)環(huán)境和長時間工作的要求,同時保持連續(xù)工作和無與倫比的可靠性。隨著HDMI產品的加入,萊迪思可以幫助制造商解決關鍵橋接問題或實現視頻處理功能,增強了人機界面、安全監(jiān)控以及數字
關鍵字:
萊迪思 FPGA
Altera,現在已屬英特爾公司,今天發(fā)布新的產品版Quartus? Prime Pro設計軟件,進一步提高了FPGA設計性能和設計團隊的效率。Quartus Prime Pro軟件設計用于支持英特爾下一代高度集成的大容量FPGA,這將推動云計算、數據中心、物聯網及其連網等領域的創(chuàng)新。內置在最新版軟件中的功能前所未有的縮短了編譯時間,提供通用設計輸入方法,簡化了知識產權(IP)的集成,從而加速了大規(guī)模FPGA設計流程?! ∮⑻貭柕腇PGA軟件和IP市場營銷總監(jiān)B
關鍵字:
Altera FPGA
當產生門控時鐘的組合邏輯超過一級時,證設計項目的可靠性變得很困難。即使樣機或仿真結果沒有顯示出靜態(tài)險象,但實際上仍然可能存在著危險。通常,我們不應該用多級組合邏輯去鐘控PLD設計中的觸發(fā)器。 圖1給出一個含有險象的多級時鐘的例子。時鐘是由SEL引腳控制的多路選擇器輸出的。多路選擇器的輸入是時鐘(CLK)和該時鐘的2分頻 (DIV2)。由圖1的定時波形圖看出,在兩個時鐘均為邏輯1的情況下,當SEL線的狀態(tài)改變時,存在靜態(tài)險象。險象的程度取決于工作的條件。 多級邏輯的險象是可以去除的
關鍵字:
FPGA CPLD
FPGA是一個需要長期積累的過程,而FPGA是為特殊需要而生的,注定無法是大眾的,產業(yè)細分才是王道。
關鍵字:
FPGA 京微雅格
業(yè)內有些公司套取政府資金上癮了,公司就是公司,少拿自主創(chuàng)新說事,更不要打著民族的名義要錢。
關鍵字:
京微雅格 FPGA
隨著我國工業(yè)的快速發(fā)展,開關電源逐漸地走上世界舞臺,電源的體積也逐漸趨于模塊化和小型化,電源的抗擾能力也越來越強。開關電源如何實現電壓控制?內部結構是怎樣的?下面帶大家快速了解一下?! ∫?、什么是開關電源 開關電源是開關穩(wěn)壓電源的簡稱,一般指輸入為交流電壓、輸出為直流電壓的AC-DC變換器。開關電源內部的功率開關管工作在高頻開關狀態(tài),本身消耗的能量很低,電源效率可達75%~90%,比普通線性穩(wěn)壓電源(線性電源)提高一倍。 說到線性電源(如圖1所示),它與開關電源的區(qū)別是什么呢?說的通俗一點就是線性
關鍵字:
開關電源 PWM
可綜合的意思是說所編寫的代碼可以對應成具體的電路,不可綜合就是所寫代碼沒有對應的電路結構,例如行為級語法就是一種不可綜合的代碼,通常用于寫仿真測試文件。 建立可綜合模型時,需注意以下幾點: 不使用initial 不使用#10之類的延時語句 不使用循環(huán)次數不確定的循環(huán)語句,如forever,while等 不使用用戶自定義原語(UDP元件) 盡量使用同步方式設計電路 用always塊來描述組合邏輯時,應列出所有輸入信號作為敏感信號列表,即always@(*) 所有的內部寄存器都應該能夠被復
關鍵字:
verilog FPGA
fpga-pwm介紹
您好,目前還沒有人創(chuàng)建詞條fpga-pwm!
歡迎您創(chuàng)建該詞條,闡述對fpga-pwm的理解,并與今后在此搜索fpga-pwm的朋友們分享。
創(chuàng)建詞條
關于我們 -
廣告服務 -
企業(yè)會員服務 -
網站地圖 -
聯系我們 -
征稿 -
友情鏈接 -
手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網安備11010802012473