<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          首頁(yè)  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問(wèn)答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
          EEPW首頁(yè) >> 主題列表 >> fpga-pwm

          Altera展示基于Intel 14 nm三柵極工藝的FPGA技術(shù)

          •   Altera公司日前展示了基于Intel?14?nm三柵極工藝的FPGA技術(shù)?;?4?nm的FPGA測(cè)試芯片采用了關(guān)鍵知識(shí)產(chǎn)權(quán)(IP)組件——收發(fā)器、混合信號(hào)IP以及數(shù)字邏輯,這些組件用在Stratix??10?FPGA和SoC中。Altera與Intel合作開(kāi)發(fā)了業(yè)界第一款基于FPGA的器件,采用了Intel世界級(jí)工藝技術(shù)以及Altera業(yè)界領(lǐng)先的可編程邏輯技術(shù)。  Altera公司研發(fā)資深副總裁Brad?Howe評(píng)論說(shuō):“今天的新聞為A
          • 關(guān)鍵字: Altera  FPGA  Intel   

          可編程混合信號(hào)IC是藍(lán)海,Silego銷量突破十億個(gè)

          •   2014年4月,Silego宣布其Configurable?Mixed-signal?ICs(可編程混合信號(hào)IC,CMIC)銷量已突破10億單位,包括GreenCLK,GreenFET和GreenPAK三大系列。值得注意的是,該公司2009年才開(kāi)始投入此市場(chǎng)。CMIC為何橫掃市場(chǎng)?  Silego公司2001年成立于美國(guó)硅谷圣克拉拉。有超過(guò)200種產(chǎn)品,2009年開(kāi)始推出CMIC?! MIC把分立模擬器件和現(xiàn)場(chǎng)可編程邏輯器件(FPGA)的部分優(yōu)勢(shì)綜合起來(lái)市場(chǎng)估計(jì)為30億美元。CM
          • 關(guān)鍵字: Silego  CMIC  FPGA  CPU  

          基于FPGA的RS232行列式矩陣鍵盤接口設(shè)計(jì)

          • 一、引言 本方案是用VHDL語(yǔ)言來(lái)實(shí)現(xiàn)的基于RS232按位串行通信總線的行列式矩陣鍵盤接口電路,具有復(fù)位和串行數(shù)據(jù)的接收與發(fā)送功能,根據(jù)發(fā)光二極管led0-led2的顯示狀態(tài)可判斷芯片的工作情況;實(shí)現(xiàn)所有電路功能的程序均是在美國(guó)ALTERA公司生產(chǎn)的具有現(xiàn)場(chǎng)可編程功能的芯片EPM7128SLC84-15上調(diào)試通過(guò)的。能通過(guò)動(dòng)態(tài)掃描來(lái)判有鍵按下、將鍵值轉(zhuǎn)換成對(duì)應(yīng)的ASCII碼值,在時(shí)鐘脈沖的作用實(shí)現(xiàn)串行數(shù)據(jù)的接收與發(fā)送。 二、設(shè)計(jì)方案 1.芯片引腳定義 ? ? reset
          • 關(guān)鍵字: FPGA  RS232  

          Altera樹(shù)立業(yè)界里程碑:展示基于Intel 14 nm三柵極工藝的FPGA技術(shù)

          •   Altera公司日前展示了基于Intel?14?nm三柵極工藝的FPGA技術(shù)?;?4?nm的FPGA測(cè)試芯片采用了關(guān)鍵知識(shí)產(chǎn)權(quán)(IP)組件——收發(fā)器、混合信號(hào)IP以及數(shù)字邏輯,這些組件用在Stratix??10?FPGA和SoC中。Altera與Intel合作開(kāi)發(fā)了業(yè)界第一款基于FPGA的器件,采用了Intel世界級(jí)工藝技術(shù)以及Altera業(yè)界領(lǐng)先的可編程邏輯技術(shù)?! ltera公司研發(fā)資深副總裁Brad?Howe評(píng)論說(shuō):“今天的新聞為A
          • 關(guān)鍵字: FPGA  Altera  Intel  SoC  

          基于Nios II軟核的多核處理器系統(tǒng)的設(shè)計(jì)與實(shí)現(xiàn)

          • 本文設(shè)計(jì)了一個(gè)基于FPGA解決方案的多核處理器系統(tǒng),整體上提高了系統(tǒng)性能,解決了單核處理能力提升受到的制約。通過(guò)對(duì)多核系統(tǒng)體系結(jié)構(gòu)和核間通信技術(shù)的研究,最終實(shí)現(xiàn)了一個(gè)利用互斥核實(shí)現(xiàn)資源共享的雙Nios II軟核處理器系統(tǒng),并在Altera公司的FPGA開(kāi)發(fā)板DE2上進(jìn)行測(cè)試,測(cè)試結(jié)果表明所設(shè)計(jì)的雙核系統(tǒng)能穩(wěn)定運(yùn)行。
          • 關(guān)鍵字: FPGA  Nios II  雙核  互斥核  RISC  201405  

          Altera徹底改變基于FPGA的浮點(diǎn)DSP

          •   Altera公司日前宣布在FPGA浮點(diǎn)DSP性能方面實(shí)現(xiàn)了變革。Altera是第一家在FPGA中集成硬核IEEE?754兼容浮點(diǎn)運(yùn)算功能的可編程邏輯公司,前所未有的提高了DSP性能、設(shè)計(jì)人員的效能和邏輯效率。硬核浮點(diǎn)DSP模塊集成在正在發(fā)售的Altera?20?nm?Arria?10?FPGA和SoC中,也集成在14?nm?Stratix?10?FPGA和SoC中。集成硬核浮點(diǎn)DSP模塊結(jié)合先進(jìn)的高級(jí)工
          • 關(guān)鍵字: Altera  FPGA  DSP  

          Altera與臺(tái)積用先進(jìn)技術(shù)打造Arria 10 FPGA與SoC

          •   Altera公司與臺(tái)積公司今日共同宣布雙方攜手合作采用臺(tái)積公司擁有專利的細(xì)間距銅凸塊封裝技術(shù)為Altera公司打造20?nm?Arria??10?FPGA與?SoC,Altera公司成為首家采用此先進(jìn)封裝技術(shù)進(jìn)行量產(chǎn)的公司,成功提升其20?nm器件系列的質(zhì)量、可靠性和效能。  Altera公司全球營(yíng)運(yùn)及工程副總裁Bill?Mazotti表示:「臺(tái)積公司提供了一項(xiàng)非常先進(jìn)且高度整合的封裝解決方案來(lái)支持我們的Arria?10&
          • 關(guān)鍵字: SoC  FPGA  Altera  臺(tái)積  

          Altera公司與臺(tái)積公司攜手合作采用先進(jìn)封裝技術(shù)打造Arria 10 FPGA與 SoC

          •   Altera公司?(Nasdaq:?ALTR)?與臺(tái)積公司今日共同宣布雙方攜手合作采用臺(tái)積公司擁有專利的細(xì)間距銅凸塊封裝技術(shù)為Altera公司打造20?nm?Arria??10?FPGA與?SoC,Altera公司成為首家采用此先進(jìn)封裝技術(shù)進(jìn)行量產(chǎn)的公司,成功提升其20?nm器件系列的質(zhì)量、可靠性和效能?! ltera公司全球營(yíng)運(yùn)及工程副總裁Bill?Mazotti表示:「臺(tái)積公司提供了一項(xiàng)非常先進(jìn)且
          • 關(guān)鍵字: SoC  FPGA  Altera  

          一種基于FPGA的多通道高速采樣系統(tǒng)設(shè)計(jì)

          • 摘要:旋轉(zhuǎn)機(jī)械的振動(dòng)監(jiān)測(cè),對(duì)于機(jī)械的安全運(yùn)行和提高設(shè)備利用率有重大意義。利用FPGA的并行處理能力,采用高速可編程FPGA模塊和嵌入式開(kāi)發(fā)的結(jié)合方式,提出了一種基于FPGA的高速、多通道、同步采樣實(shí)現(xiàn)方法。闡述了對(duì)于高速AD芯片的控制,硬件的布局布線,以及對(duì)于系統(tǒng)的功能要求,進(jìn)行了軟硬件的設(shè)計(jì)和調(diào)試。通過(guò)仿真和實(shí)驗(yàn)的結(jié)果表明,對(duì)于信號(hào)發(fā)生器發(fā)出的高頻率正弦波,上位機(jī)上能夠顯示出完好的波形,即基于FPGA的采樣設(shè)計(jì)能夠達(dá)到多通道,高速采樣的要求,可以實(shí)現(xiàn)對(duì)高速旋轉(zhuǎn)機(jī)械振動(dòng)的實(shí)時(shí)監(jiān)測(cè)。 0 引言 大型旋轉(zhuǎn)
          • 關(guān)鍵字: FPGA  EP3C25Q240  

          超聲波瓶體厚度檢測(cè)及其材料分類的研究,保障公共安全

          • 電子產(chǎn)品世界,為電子工程師提供全面的電子產(chǎn)品信息和行業(yè)解決方案,是電子工程師的技術(shù)中心和交流中心,是電子產(chǎn)品的市場(chǎng)中心,EEPW 20年的品牌歷史,是電子工程師的網(wǎng)絡(luò)家園
          • 關(guān)鍵字: 超聲波  瓶體厚度檢測(cè)  FPGA  人工神經(jīng)網(wǎng)絡(luò)算法  

          基于FPGA的行人檢測(cè)系統(tǒng)設(shè)計(jì),實(shí)現(xiàn)智能視頻監(jiān)控

          • 電子產(chǎn)品世界,為電子工程師提供全面的電子產(chǎn)品信息和行業(yè)解決方案,是電子工程師的技術(shù)中心和交流中心,是電子產(chǎn)品的市場(chǎng)中心,EEPW 20年的品牌歷史,是電子工程師的網(wǎng)絡(luò)家園
          • 關(guān)鍵字: FPGA  行人檢測(cè)  背景建模  多尺度檢測(cè)  Adaboost算法  

          基于ARM+FPGA的視頻采集處理系統(tǒng)設(shè)計(jì)

          • 摘要:設(shè)計(jì)了一種可進(jìn)行實(shí)時(shí)視頻采集、壓縮和傳輸?shù)囊曨l采集處理系統(tǒng)。該系統(tǒng)充分結(jié)合FPGA和ARM的硬件優(yōu)勢(shì),實(shí)現(xiàn)了設(shè)備接口和視頻信號(hào)處理的全數(shù)字化,易與信號(hào)處理新技術(shù)相結(jié)合,系統(tǒng)結(jié)構(gòu)緊湊,體積小巧、響應(yīng)快速;基于FPGA的前端處理更增加了圖像處理算法升級(jí)的靈活性,適用于工業(yè)遠(yuǎn)程監(jiān)控等多種場(chǎng)合。 關(guān)鍵詞:圖像傳感器;FPGA;視頻壓縮;ARM;以太網(wǎng) Abstract: To collect data in high speed and be simple in the structure, a Vid
          • 關(guān)鍵字: ARM  FPGA  

          測(cè)量軟件引領(lǐng)射頻與通信行業(yè)變革

          •   美國(guó)國(guó)家儀器公司?(National?Instruments,?簡(jiǎn)稱?NI)作為企業(yè)贊助商參加于2014年4月8日至10日在北京國(guó)際會(huì)議中心舉辦的第二屆電子設(shè)計(jì)創(chuàng)新會(huì)議(EDI?CON)。NI在此次會(huì)議上向與會(huì)嘉賓展示了其基于LabVIEW?RIO架構(gòu)的新一代矢量信號(hào)收發(fā)儀,掀起了軟件引領(lǐng)射頻與通信行業(yè)進(jìn)行變革的浪潮。  一走進(jìn)北京國(guó)際會(huì)議中心位于一樓的EDI?CON展廳,迎面就可以看到NI與其子公司AWR的54平米聯(lián)合展位。NI向
          • 關(guān)鍵字: NI  EDI  FPGA  MIMO  

          基于FPGA和AD1836的I2S接口設(shè)計(jì)與實(shí)現(xiàn)

          • 引 言 AD1836是ADI公司新推出的一款高性能的單片聲碼器,適用于數(shù)字音頻系統(tǒng)。它采用5V供電,數(shù)字接口輸入輸出電平為L(zhǎng)VTTL電平,可以直接和一般的FPGA連接。 AD1836集成了3路立體的D/A和兩路立體的A/D,參考電壓為2.25V,為了降低信號(hào)的干擾,模擬信號(hào)的輸入輸出均采用差分的形式,輸入輸出模擬信號(hào)的最大峰峰值為5.6V。系統(tǒng)時(shí)鐘為12.288MHz,數(shù)據(jù)采樣率最高為96kHz,采樣位數(shù)最高為24位,可以通過(guò)SPI口方便地對(duì)內(nèi)部功能寄存器進(jìn)行配置,從而選擇相應(yīng)的功能,例如:時(shí)鐘、工作
          • 關(guān)鍵字: FPGA  AD1836  

          萊迪思適用于小型蜂窩網(wǎng)絡(luò)、微型服務(wù)器、寬帶接入的ECP5 FPGA產(chǎn)品系列

          •   萊迪思半導(dǎo)體公司日前宣布推出ECP5?產(chǎn)品系列,面向?qū)τ跇O低成本、極低功耗、極小尺寸有著苛刻要求的小型蜂窩網(wǎng)絡(luò)、微型服務(wù)器、寬帶接入、工業(yè)視頻等大批量應(yīng)用。ECP5產(chǎn)品系列“打破陳規(guī)”,提供基于SERDES的解決方案,幫助設(shè)計(jì)者快速添加功能和特性輔助ASIC和ASSP設(shè)計(jì),降低開(kāi)發(fā)風(fēng)險(xiǎn),迅速克服產(chǎn)品上市時(shí)間帶來(lái)的挑戰(zhàn)?! ∪R迪思優(yōu)化了ECP5系列產(chǎn)品架構(gòu),從而使得使低于100K?LUT的器件能夠?qū)崿F(xiàn)其最大的價(jià)值,作為ASIC和ASSP的輔助芯片完成關(guān)鍵功能。相比競(jìng)爭(zhēng)對(duì)手的解決方案,我們的成本
          • 關(guān)鍵字: 萊迪思  ECP5  TRIAX  FPGA  
          共7200條 169/480 |‹ « 167 168 169 170 171 172 173 174 175 176 » ›|

          fpga-pwm介紹

          您好,目前還沒(méi)有人創(chuàng)建詞條fpga-pwm!
          歡迎您創(chuàng)建該詞條,闡述對(duì)fpga-pwm的理解,并與今后在此搜索fpga-pwm的朋友們分享。    創(chuàng)建詞條

          熱門主題

          樹(shù)莓派    linux   
          關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
          備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();