- FPGA開發(fā)工具包括軟件工具和硬件工具兩種。其中硬件工具主要是FPGA廠商或第三方廠商開發(fā)的FPGA開發(fā)板及其下載線,另外還包括示波器、邏輯分析儀等板級的調(diào)試儀器。在軟件方面,針對FPGA設(shè)計的各個階段,F(xiàn)PGA廠商和ED
- 關(guān)鍵字:
FPGA 計時 開發(fā)工具
- 很多人對于CPLD下JTAG的下載很熟悉了,可轉(zhuǎn)到FPGA來的時候,多多少少有些迷惑,怎么 出現(xiàn)配置芯片了,為什么要用不同的下載電纜,不同的下載模式?我就自己知道的一點東西談一些個人的見解,并發(fā)一些資料.有問題大家也一起討
- 關(guān)鍵字:
FPGA 基礎(chǔ) 入門 相關(guān)知識
- 功能強大的可編程邏輯平臺使得Prisma Engineering公司能夠針對所有蜂窩網(wǎng)絡(luò)提供可重配置無線測試設(shè)備。長期演進(LTE)是移動寬帶的最3GPP標準,它打破了現(xiàn)有蜂窩網(wǎng)絡(luò)的固有模式。LTE與前代UMTS和GSM標準相比,除采用高
- 關(guān)鍵字:
Virtex FPGA LTE 賽靈思
- 引言在飛行試驗過程中,飛行試驗安全監(jiān)控對飛行試驗的安全起著至關(guān)重要的作用。飛行試驗本身具有相當?shù)娘L險性,危及飛機和試飛員安全的因素錯綜復雜、涉及面廣,不但包含飛機本身的因素,還包括許多外界條件。由于不
- 關(guān)鍵字:
POWER FPGA PC架構(gòu) 飛行
- 隨著市場發(fā)展以及人們對環(huán)境問題的廣泛關(guān)注,低成本、低待機功耗和高效率的電源IC越來越受到歡迎。降低系統(tǒng)待機功耗、提高系統(tǒng)轉(zhuǎn)換效率成為綠色電源IC的發(fā)展方向。今天的電源應(yīng)用日益廣泛,而且大部分情況下,電源是
- 關(guān)鍵字:
電源 設(shè)計 需求 綠色 滿足 模式 PWM 控制器 電流
- 1 引言近30年來,由于微電子學和計算機科學的迅速發(fā)展,給EDA(電子設(shè)計自動化)行業(yè)帶來了巨大的變化。特別是進入20世紀90年代后,電子系統(tǒng)已經(jīng)從電路板級系統(tǒng)集成發(fā)展成為包括ASIC、FPGA和嵌入系統(tǒng)的多種模式。可以說
- 關(guān)鍵字:
Verilog FPGA CPLD HDL
- 簡單改變FPGA計數(shù)器規(guī)格使作為DAC功能PWM計數(shù)器的紋波降低。當需要一些模擬輸出和系統(tǒng)中有FPGA時,很可能選擇使用如圖1的PWM模塊和簡單低通濾波器。FPGA的輸出是固定頻率、計數(shù)器和數(shù)字比較器使占空比可變的典型波形
- 關(guān)鍵字:
FPGA-PWM 計數(shù)器 性能
- FPGA是可編程芯片,因此FPGA的設(shè)計方法包括硬件設(shè)計和軟件設(shè)計兩部分。硬件包括FPGA芯片電路、 存儲器、輸入輸出接口電路以及其他設(shè)備,軟件即是相應(yīng)的HDL程序以及最新才流行的嵌入式C程序。目前微電子技術(shù)已經(jīng)發(fā)展到
- 關(guān)鍵字:
FPGA 基本流程
- FPGA的基本特點1)采用FPGA設(shè)計ASIC電路(專用集成電路),用戶不需要投片生產(chǎn),就能得到合用的芯片。2)FPGA可做其它全定制或半定制ASIC電路的中試樣片。3)FPGA內(nèi)部有豐富的觸發(fā)器和I/O引腳。4)FPGA是ASIC電路中設(shè)計周期
- 關(guān)鍵字:
FPGA
- FPGA工作原理FPGA采用了邏輯單元陣列LCA(Logic Cell Array)這樣一個概念,內(nèi)部包括可配置邏輯模塊CLB(Configurable Logic Block)、輸出輸入模塊IOB(Input Output Block)和內(nèi)部連線(Interconnect)三個部分。 現(xiàn)場可編
- 關(guān)鍵字:
FPGA 工作原理
- 介紹一種脈沖渦流無損檢測系統(tǒng)所使用的多波形專用PWM信號發(fā)生器的設(shè)計。該信號發(fā)生器以單片機為核心控制單 ...
- 關(guān)鍵字:
AT89S51 PWM 信號發(fā)生器
- 我們知道 51單片機本身是沒有pwm接口的,這個程序是通過軟件模擬pwm.在一定的頻率的方波中,調(diào)整高電平和低 ...
- 關(guān)鍵字:
單片機 PWM LED燈
- 引言Maxim Integrated Products為很多應(yīng)用領(lǐng)域提供 其中,fCLOCK為數(shù)據(jù)接口的時鐘頻率,fPWM為PWM頻率,nPORT為控制端口數(shù),nLEVEL為亮度等級。在該項技術(shù)中,PWM仿真數(shù)據(jù)由控制器連續(xù)發(fā)送到LED的每個端口,每個端口
- 關(guān)鍵字:
調(diào)節(jié) 方法 亮度 PWM 驅(qū)動器 加入 LED
- 在數(shù)字電路設(shè)計方案中DSP與FPGA的比較與選擇,數(shù)字信號處理技術(shù)和大規(guī)模集成電路技術(shù)的迅猛發(fā)展,為我們設(shè)計數(shù)字電路提供了新思路和新方法。當前數(shù)字系統(tǒng)設(shè)計正朝著速度快、容量大、體積小、重量輕的方向發(fā)展。DSP和FPGA技術(shù)的發(fā)展使這一趨勢成為可能和必然。和計
- 關(guān)鍵字:
比較 選擇 FPGA DSP 電路設(shè)計 方案 數(shù)字
- 基于FPGA的正交相干檢波方法實現(xiàn),引言現(xiàn)代雷達普遍采用相參信號來進行處理,而如何獲得高精度基帶數(shù)字正交(I,Q)信號是整個系統(tǒng)信號處理成敗的關(guān)鍵。傳統(tǒng)的做法是采用模擬相位檢波器來得到I、Q信號,其正交性能一般為:幅度平衡在2%左右,相位正交誤
- 關(guān)鍵字:
方法 實現(xiàn) 相干 正交 FPGA 基于
fpga-pwm介紹
您好,目前還沒有人創(chuàng)建詞條fpga-pwm!
歡迎您創(chuàng)建該詞條,闡述對fpga-pwm的理解,并與今后在此搜索fpga-pwm的朋友們分享。
創(chuàng)建詞條