<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          首頁(yè)  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
          EEPW首頁(yè) >> 主題列表 >> fpga-pwm

          Silanna半導(dǎo)體:擴(kuò)大在集成式有源鉗位反激控制器市場(chǎng)的領(lǐng)先優(yōu)勢(shì)

          • 功率密度技術(shù)的領(lǐng)先廠商?Silanna Semiconductor 近日宣布擴(kuò)展行業(yè)領(lǐng)先的有源鉗位反激控制器(ACF)產(chǎn)品系列。 Silanna Semiconductor?致力于通過提供一流的功率密度和效率來應(yīng)對(duì)電源管理的終極挑戰(zhàn),并能夠前所未有地為客戶節(jié)省BoM成本,滿足客戶的多種需求。在2019年APEC上,Silanna Semiconductor首次發(fā)布有源鉗位反激式控制器,目前已經(jīng)滿足了客戶的需求,并達(dá)到了預(yù)期的市場(chǎng)滲透率,現(xiàn)已經(jīng)在集成式ACF市場(chǎng)中占據(jù)主導(dǎo)地位。SZ111
          • 關(guān)鍵字: ACF  PWM  

          實(shí)測(cè)!AlexNet卷積核在FPGA占90%資源仍跑750MHz 算力達(dá)288萬張圖像/秒

          • 本文將重點(diǎn)描述基于AlexNet的2D卷積核的實(shí)例應(yīng)用。
          • 關(guān)鍵字: MLP  FPGA  

          BittWare推出新型TeraBox FPGA加速邊緣服務(wù)器

          • 近日,?Molex旗下BittWare 公司?是企業(yè)級(jí) FPGA 加速器產(chǎn)品領(lǐng)域一家領(lǐng)先的供應(yīng)商,現(xiàn)推出全新的 TeraBox? 200DE 邊緣服務(wù)器。TeraBox 服務(wù)器產(chǎn)品系列是專為數(shù)據(jù)中心提供的領(lǐng)先產(chǎn)品,而TeraBox 200DE 是構(gòu)建在此成功基礎(chǔ)之上另一創(chuàng)新,實(shí)現(xiàn)了世界一流的FPGA加速功能,可部署在邊緣應(yīng)用所需的更具挑戰(zhàn)性的惡劣環(huán)境之下。200DE是一種小體積的 2U 短深服務(wù)器,以新型的戴爾 PowerEdge? XE2420 為基礎(chǔ)??梢蕴畛湟幌盗械?BittWa
          • 關(guān)鍵字: 加速器  FPGA  

          賽靈思攜手 Nimbix 與三星提速云應(yīng)用

          • 現(xiàn)代數(shù)據(jù)中心成功的要訣是:大規(guī)模提供尖端加速計(jì)算平臺(tái),從而使世界各地的開發(fā)者與解決方案提供商都能被覆蓋到。在過去十年里,云計(jì)算已運(yùn)用并行計(jì)算來提高性能,這種方法需要將求解過程分解成多個(gè)并行任務(wù),以充分利用所有計(jì)算單元。以GPU 為代表的并行計(jì)算加速器,其中含有多達(dá) 2,000 個(gè)計(jì)算單元。我們不妨將它想象成一個(gè)塞滿小黃人的小型棒球場(chǎng),每個(gè)小黃人代表 100 萬個(gè)邏輯門。一旦出現(xiàn)某個(gè)問題不支持所有小黃人同時(shí)并行工作完成求解,諸如 GPU 這樣的并行計(jì)算加速器就會(huì)面臨嚴(yán)重的性能局限。的確,一些類型的問題非常適
          • 關(guān)鍵字: FPGA  GPU  

          儒卓力新品:Recom具有可變輸入電壓范圍的可調(diào)光1A LED驅(qū)動(dòng)器

          • 全新RCDE-48系列Recom LED驅(qū)動(dòng)器模塊適用于具有多達(dá)15個(gè)高亮度LED的燈串,提供模擬或脈沖寬度調(diào)制 (PWM)深度調(diào)光功能,并且具有寬輸入電壓范圍和恒定電流輸出。為了實(shí)現(xiàn)效率高達(dá)97%的高亮度LED燈串運(yùn)作,RCDE-48系列LED驅(qū)動(dòng)器提供了高達(dá)350mA、700mA或1050mA的恒定輸出電流。這些驅(qū)動(dòng)器模塊的輸入電壓范圍為6至60VDC,適用于12V、24V或48V標(biāo)稱電源軌。該系列中的所有產(chǎn)品均提供欠壓鎖定 (UVLO)、過熱保護(hù)以及輸出開路和短路保護(hù)功能,以實(shí)現(xiàn)高達(dá)130萬小時(shí)的平
          • 關(guān)鍵字: 驅(qū)動(dòng)器  PWM  

          基于LabVIEW FPGA的數(shù)據(jù)傳輸技術(shù)

          • 代華斌,秦占陽(yáng) (中國(guó)科學(xué)院?西安光學(xué)精密機(jī)械研究所,陜西?西安?710075)摘? 要:數(shù)據(jù)傳輸就是依照適當(dāng)?shù)囊?guī)程,經(jīng)過一條或多條鏈路,在數(shù)據(jù)源和數(shù)據(jù)宿之間傳送數(shù)據(jù)的過程。也表 示借助信道上的信號(hào)將數(shù)據(jù)從一處送往另一處的操作?;贚abVIEW FPGA數(shù)據(jù)傳輸技術(shù)是基于網(wǎng)絡(luò)傳輸?shù)囊?種,它具有TCP傳輸和UDP傳輸兩種方式,為了保證傳輸過程中不產(chǎn)生數(shù)據(jù)丟失,本文通過重新構(gòu)造數(shù)據(jù)類型 并通過打包與接包的方式進(jìn)行數(shù)據(jù)交換,保證了數(shù)據(jù)在高速采樣條件下的連續(xù)性與穩(wěn)定性,為底層FPGA硬件 向上位機(jī)數(shù)據(jù)交換提供
          • 關(guān)鍵字: 202004  FPGA  abview  TCP/IP  UDP  數(shù)據(jù)復(fù)用  

          FPGA及IP在邊緣智能中的機(jī)會(huì)

          •   Bob?Siller?(Achronix公司?產(chǎn)品營(yíng)銷總監(jiān))  1 FPGA助力智能物聯(lián)網(wǎng)  多種AI應(yīng)用需要不斷加速,包括:視頻、圖像和語音識(shí)別;數(shù)據(jù)壓縮;加密與解密;自然語言處理;工業(yè)物聯(lián)網(wǎng);汽車駕駛員輔助系統(tǒng);低延遲邊緣推理;智能網(wǎng)卡和服務(wù)器加速?! ≡谶@些應(yīng)用中,我們看到對(duì)性能的需求日益增長(zhǎng),從而產(chǎn)生了許多全新的、創(chuàng)新的系統(tǒng)架構(gòu)。業(yè)界對(duì)硬件加速平臺(tái)的需求不斷增加,以釋放CPU周期,從而提供更好的系統(tǒng)總體擁有成本。微軟、谷歌、亞馬遜、蘋果和特斯拉等終端設(shè)備制造商已開始為其特定的AI應(yīng)用工作負(fù)載開
          • 關(guān)鍵字: 202004  FPGA  智能物聯(lián)網(wǎng)  AI  

          用FPGA實(shí)現(xiàn)海量智能互聯(lián)應(yīng)用

          •   邊立劍?(上海安路信息科技公司?人工智能事業(yè)部?總監(jiān))  1 基于FPGA的可編程計(jì)算越來越有用武之地  安路科技一直關(guān)注智能物聯(lián)網(wǎng)的應(yīng)用,從“智能”和發(fā)展的眼光看待這些海量應(yīng)用。從高科技產(chǎn)業(yè)過往的發(fā)展軌跡來看,幾乎可以斷言,物聯(lián)網(wǎng)的智能終端將會(huì)從簡(jiǎn)單的數(shù)據(jù)采集功能發(fā)展到智能數(shù)據(jù)處理,目標(biāo)識(shí)別,智能計(jì)算和智能數(shù)據(jù)分析,壓縮和傳輸。智能網(wǎng)關(guān)、路由也會(huì)變得越來越強(qiáng)大?! ‘吘梗诮K端數(shù)據(jù)爆炸式發(fā)展的今天,一味依賴云計(jì)算的互聯(lián)網(wǎng)+時(shí)代已經(jīng)過去,5G和云端服務(wù)器不是萬能的,其數(shù)據(jù)傳輸和處理的能力終究還是有極限
          • 關(guān)鍵字: 202004  安路科技  FPGA  AI算法  

          米爾PYNQ開發(fā)板來了

          • PYNQ全稱為Python Productivity for Zynq,即在Zynq全可編程ARM&FPGA融合處理架構(gòu)的基礎(chǔ)上,添加了對(duì)Python的支持。
          • 關(guān)鍵字: ADAS  FPGA  

          如何在電源轉(zhuǎn)換應(yīng)用中實(shí)現(xiàn)高性能、成本優(yōu)化型實(shí)時(shí)控制設(shè)計(jì)

          • 在持續(xù)需要更高性能和效率的實(shí)時(shí)電源轉(zhuǎn)換領(lǐng)域,投資可擴(kuò)展且可持續(xù)的工業(yè)和汽車電源轉(zhuǎn)換解決方案對(duì)設(shè)計(jì)人員來說至關(guān)重要。這種需求反之導(dǎo)致對(duì)實(shí)時(shí)控制系統(tǒng)資源的需求,例如在伺服驅(qū)動(dòng)系統(tǒng),電力與電網(wǎng)基礎(chǔ)設(shè)施和車載充電應(yīng)用對(duì)MCU每秒百萬條指令(MIPS)的計(jì)算算力、脈寬調(diào)制器(PWM)和模擬-數(shù)字轉(zhuǎn)換器(ADC)數(shù)量。這也導(dǎo)致開發(fā)人員需要以簡(jiǎn)單和低風(fēng)險(xiǎn)的方式構(gòu)建和維護(hù)其產(chǎn)品線。性能可擴(kuò)展性和產(chǎn)品組合兼容性為開發(fā)人員提供了一種省力而又經(jīng)濟(jì)高效的方式來擴(kuò)展實(shí)時(shí)控制資源并維護(hù)長(zhǎng)期電源轉(zhuǎn)換解決方案的平臺(tái)。通過分布式架構(gòu)擴(kuò)展實(shí)
          • 關(guān)鍵字: MIPS  PWM  

          賽靈思發(fā)布史上最強(qiáng)ACAP芯片:7nm、還有PCIe 5.0

          • 2018年10月16日,FPGA大廠賽靈思(Xilinx)在北京的“Xilinx開發(fā)者大會(huì) ”(XDF)上,發(fā)布了全球首款自適應(yīng)計(jì)算加速平臺(tái)(ACAP)芯片系列Versal,并發(fā)布了AI Core系列和Prime系列。去年,這兩個(gè)系列產(chǎn)品也已經(jīng)成功推向了市場(chǎng)。今天(3月11日),賽靈思舉行線上發(fā)布會(huì),正式推出了Versal ACAP產(chǎn)品組合的第三大產(chǎn)品系列—— Versal Premium。賽靈思認(rèn)為,隨著來自多元化應(yīng)用和工作負(fù)載(比如智能設(shè)備、視頻流、物聯(lián)網(wǎng)、企業(yè)等)的數(shù)據(jù)爆炸性增長(zhǎng),這也使得核心網(wǎng)正面
          • 關(guān)鍵字: 7nm  FPGA  賽靈思  PCIe 5.0  

          如何在數(shù)據(jù)中心部署深維FPGA+CPU圖像處理解決方案

          • 實(shí)現(xiàn)了技術(shù)方面的突破,那么要如何與生產(chǎn)環(huán)境集成呢?如何在實(shí)際的業(yè)務(wù)體系中實(shí)現(xiàn)對(duì)FPGA優(yōu)勢(shì)更好的應(yīng)用?實(shí)際部署是其中最值得探討與研究的方向。對(duì)此,深維科技進(jìn)行了一系列的探索與嘗試,形成了以下幾種方案。
          • 關(guān)鍵字: FPGA  OBS  

          紫光FPGA戰(zhàn)“疫”!助力口罩機(jī)全速生產(chǎn)

          • 2020年初,新冠肺炎疫情的突然爆發(fā),導(dǎo)致市場(chǎng)上的口罩供應(yīng)嚴(yán)重短缺。在國(guó)家政策的支持下,大量企業(yè)購(gòu)置口罩機(jī),轉(zhuǎn)產(chǎn)口罩生產(chǎn)。巨大的市場(chǎng)需求,加之疫情造成的復(fù)工難題,導(dǎo)致口罩機(jī)產(chǎn)業(yè)鏈各環(huán)節(jié)產(chǎn)能異常短缺,嚴(yán)重制約了口罩的及時(shí)供應(yīng)。為了破解這一難題,紫光國(guó)微子公司紫光同創(chuàng)響應(yīng)政府號(hào)召,第一時(shí)間科學(xué)復(fù)工,積極配合多家國(guó)內(nèi)知名工業(yè)控制廠商優(yōu)化方案,全力保障客戶產(chǎn)品穩(wěn)定供應(yīng),以滿足終端口罩機(jī)廠商對(duì)核心控制系統(tǒng)的迫切需求。
          • 關(guān)鍵字: FPGA  紫光  口罩  

          FPGA+CPU助力數(shù)據(jù)中心實(shí)現(xiàn)圖像處理應(yīng)用體驗(yàn)與服務(wù)成本新平衡

          • 圖片逐漸成為互聯(lián)網(wǎng)主要的內(nèi)容構(gòu)成,相應(yīng)的圖片處理需求也在高速成長(zhǎng),移動(dòng)應(yīng)用與用戶生產(chǎn)內(nèi)容(UGC)正在驅(qū)動(dòng)數(shù)據(jù)中心圖像處理的業(yè)務(wù)負(fù)載快速增加。本文深維科技聯(lián)合創(chuàng)始人兼CEO樊平詳細(xì)剖析了圖片加速的必要性、當(dāng)前實(shí)際的圖片解決方案與部署方式以及如何通過FPGA+CPU異構(gòu)計(jì)算的方案維護(hù)用戶體驗(yàn)與服務(wù)成本新平衡。
          • 關(guān)鍵字: FPGA  GPU  

          進(jìn)軍數(shù)據(jù)中心,F(xiàn)PGA需要做這些轉(zhuǎn)變

          •   這兩年,賽靈思提出了“數(shù)據(jù)中心為先”戰(zhàn)略,推出了加速卡,以及ACAP(自適應(yīng)計(jì)算平臺(tái)),成立了數(shù)據(jù)中心事業(yè)部。這家傳統(tǒng)的FPGA、SoC芯片廠商,如何看待數(shù)據(jù)中心的機(jī)會(huì)?面對(duì)的挑戰(zhàn)是什么?為此,電子產(chǎn)品世界等媒體訪問賽靈思執(zhí)行副總裁兼數(shù)據(jù)中心事業(yè)部總經(jīng)理Salil Raje。賽靈思 執(zhí)行副總裁兼數(shù)據(jù)中心事業(yè)部總經(jīng)理 Salil Raje1 三個(gè)層面的機(jī)會(huì)賽靈思“數(shù)據(jù)中心為先”戰(zhàn)略包括3個(gè)細(xì)分層面:計(jì)算,網(wǎng)絡(luò),存儲(chǔ)。其中最大的市場(chǎng)規(guī)模是計(jì)算,2025年預(yù)計(jì)會(huì)達(dá)到70~80億美元的總體規(guī)模;另外2個(gè)領(lǐng)域,
          • 關(guān)鍵字: FPGA  自適應(yīng)  加速器  
          共7200條 24/480 |‹ « 22 23 24 25 26 27 28 29 30 31 » ›|

          fpga-pwm介紹

          您好,目前還沒有人創(chuàng)建詞條fpga-pwm!
          歡迎您創(chuàng)建該詞條,闡述對(duì)fpga-pwm的理解,并與今后在此搜索fpga-pwm的朋友們分享。    創(chuàng)建詞條

          熱門主題

          樹莓派    linux   
          關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
          備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();