<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          首頁(yè)  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問(wèn)答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
          EEPW首頁(yè) >> 主題列表 >> fpga-pwm

          自變模無(wú)線電能傳輸全數(shù)字鎖相環(huán)

          • 針對(duì)無(wú)線電能傳輸頻率跟蹤設(shè)計(jì)中傳統(tǒng)鎖相環(huán)電路設(shè)計(jì)復(fù)雜、跟蹤速度慢、鎖相頻帶窄和無(wú)超前滯后環(huán)節(jié),單獨(dú)模塊設(shè)計(jì)修改繁瑣等問(wèn)題,對(duì)自變模全數(shù)字鎖相環(huán)進(jìn)行改進(jìn), 與傳統(tǒng)的全數(shù)字鎖相環(huán)相比,該鎖相環(huán)采用可變模分頻器,使得中心頻率可變,鎖相范圍增大;通過(guò)前饋回路進(jìn)行鑒頻調(diào)頻,提高了鎖相速度;同時(shí),其環(huán)路濾波器采用比例積分結(jié)構(gòu),使得鎖相輸出無(wú)靜差且比例積分參數(shù)依據(jù)相位差自動(dòng)進(jìn)行調(diào)節(jié);通過(guò)參數(shù)設(shè)置可調(diào)節(jié)輸出信號(hào)的相位。應(yīng)用modelsim進(jìn)行仿真,并進(jìn)行實(shí)物驗(yàn)證證實(shí)了該設(shè)計(jì)具有寬范圍的鎖相能力及快速精確的頻率跟蹤性能。
          • 關(guān)鍵字: 全數(shù)字鎖相環(huán)  比例積分控制  FPGA  無(wú)線電能傳輸  201706  

          基于FPGA助力高端存儲(chǔ)器接口設(shè)計(jì)

          •   高性能系統(tǒng)設(shè)計(jì)師在滿足關(guān)鍵時(shí)序余量的同時(shí)要力爭(zhēng)獲得更高性能,而存儲(chǔ)器接口設(shè)計(jì)則是一項(xiàng)艱巨挑戰(zhàn)。雙倍數(shù)據(jù)速率SDRAM和4倍數(shù)據(jù)速率SDRAM都采用源同步接口來(lái)把數(shù)據(jù)和時(shí)鐘(或選通脈沖)由發(fā)射器傳送到接收器。接收器接口內(nèi)部利用時(shí)鐘來(lái)鎖存數(shù)據(jù),此舉可消除接口控制問(wèn)題(例如在存儲(chǔ)器和FPGA間的信號(hào)傳遞時(shí)間),但也為設(shè)計(jì)師帶來(lái)了必須解決的新挑戰(zhàn)?! £P(guān)鍵問(wèn)題之一就是如何滿足各種讀取數(shù)據(jù)捕捉需求以實(shí)現(xiàn)高速接口。隨著數(shù)據(jù)有效窗越來(lái)越小,該問(wèn)題也益發(fā)重要;同時(shí),更具挑戰(zhàn)性的問(wèn)題是,如何讓接收到的時(shí)鐘與數(shù)據(jù)中心對(duì)準(zhǔn)
          • 關(guān)鍵字: FPGA  存儲(chǔ)器  

          FPGA在數(shù)字式心率計(jì)中的電路組成及工作原理

          •   心率計(jì)是常用的醫(yī)學(xué)檢查設(shè)備,實(shí)時(shí)準(zhǔn)確的心率測(cè)量在病人監(jiān)控、臨床治療及體育競(jìng)賽等方面都有著廣泛的應(yīng)用。心率測(cè)量包括瞬時(shí)心率測(cè)量和平均心率測(cè)量。瞬時(shí)心率不僅能夠反映心率的快慢。同時(shí)能反映心率是否勻齊;平均心率雖只能反映心率的快慢,但記錄方便,因此這兩個(gè)參數(shù)在測(cè)量時(shí)都是必要的?! y(cè)量心率有模擬和數(shù)字兩種方法。模擬方法是在給定的時(shí)間間隔內(nèi)計(jì)算R波(或脈搏波)的脈沖個(gè)數(shù),然后將脈沖計(jì)數(shù)乘以一個(gè)適當(dāng)?shù)某?shù)測(cè)量心率的。這種方法的缺點(diǎn)是測(cè)量誤差較大、元件參數(shù)調(diào)試?yán)щy、可靠性差。數(shù)字方法是先測(cè)量相鄰R波之間的時(shí)間,再
          • 關(guān)鍵字: FPGA  分頻  

          關(guān)于FPGA原理圖設(shè)計(jì)之我見(jiàn)

          •   FPGA(Field-Programmable Gate Array),即現(xiàn)場(chǎng)可編程門(mén)陣列,它是在PAL、GAL、CPLD等可編程器件的基礎(chǔ)上進(jìn)一步發(fā)展的產(chǎn)物。它是作為專用集成電路(ASIC)領(lǐng)域中的一種半定制電路而出現(xiàn)的,既解決了定制電路的不足,又克服了原有可編程器件門(mén)電路數(shù)有限的缺點(diǎn)。FPGA的開(kāi)發(fā)相對(duì)于傳統(tǒng)PC、單片機(jī)的開(kāi)發(fā)有很大不同。FPGA以并行運(yùn)算為主,以硬件描述語(yǔ)言來(lái)實(shí)現(xiàn);相比于PC或單片機(jī)(無(wú)論是馮諾依曼結(jié)構(gòu)還是哈佛結(jié)構(gòu))的順序操作有很大區(qū)別,也造成了FPGA開(kāi)發(fā)入
          • 關(guān)鍵字: FPGA  原理圖  

          基于單片機(jī)和FPGA的簡(jiǎn)易數(shù)字存儲(chǔ)示波器設(shè)計(jì)

          •   與傳統(tǒng)模擬示波器相比.數(shù)字存儲(chǔ)示波器不僅具有可存儲(chǔ)波形、體積小、功耗低,使用方便等優(yōu)點(diǎn),而且還具有強(qiáng)大的信號(hào)實(shí)時(shí)處理分析功能。在電子測(cè)量領(lǐng)域,數(shù)字存儲(chǔ)示波器正在逐漸取代模擬示波器。但目前我國(guó)使用高性能數(shù)字存儲(chǔ)示波器主要依靠國(guó)外產(chǎn)品,而且價(jià)格昂貴。因此研究數(shù)字存儲(chǔ)示波器具有重要價(jià)值。借于此,提出了一種簡(jiǎn)易數(shù)字存儲(chǔ)示波器的設(shè)計(jì)方案,經(jīng)測(cè)試,性能優(yōu)良?! ? 數(shù)字存儲(chǔ)示波器基本工作原理  數(shù)字存儲(chǔ)示波器與模擬示波器不同在于信號(hào)進(jìn)入示波器后立刻通過(guò)高速A/D轉(zhuǎn)換器將模擬信號(hào)前端快速采樣,存儲(chǔ)其數(shù)字化
          • 關(guān)鍵字: 單片機(jī)  FPGA  

          AT89C2051多路舵機(jī)控制電路詳解

          •   舵機(jī)是一種位置伺服的驅(qū)動(dòng)器。它接收一定的控制信號(hào),輸出一定的角度,適用于那些需要角度不斷變化并可以保持的控制系統(tǒng)。在微機(jī)電系統(tǒng)和航模中,它是一個(gè)基本的輸出執(zhí)行機(jī)構(gòu)。以FUTABA-S3003型舵機(jī)為例,圖1是FUFABA-S3003型舵機(jī)的內(nèi)部電路。  舵機(jī)的工作原理是:PWM信號(hào)由接收通道進(jìn)入信號(hào)解調(diào)電路BA66881。的12腳進(jìn)行解調(diào),獲得一個(gè)直流偏置電壓。該直流偏置電壓與電位器的電壓比較,獲得電壓差由BA6688的3腳輸出。該輸出送人電機(jī)驅(qū)動(dòng)集成電路BA6686,以驅(qū)動(dòng)電機(jī)正反轉(zhuǎn)。當(dāng)電機(jī)轉(zhuǎn)速一定
          • 關(guān)鍵字: AT89C2051  PWM  

          【E問(wèn)E答】FPGA門(mén)檻高 國(guó)內(nèi)外哪些廠商能玩得轉(zhuǎn)?

          •   近幾年,全球半導(dǎo)體行業(yè)的關(guān)鍵詞就是:收購(gòu)、兼并、重組,F(xiàn)PGA領(lǐng)域也發(fā)生了不小的變化。   三大FPGA(Field-Programmable Gate Array)廠商的收購(gòu)關(guān)閉案:   Altera(阿爾特拉):2015年12月,全球第二大FPGA制造商Altera被芯片巨頭英特爾以167億美元完成收購(gòu),這也是英特爾歷史上最大的一起收購(gòu)。   Lattice(萊迪思):2016年4月紫光宣布在公開(kāi)市場(chǎng)收購(gòu)Lattice 6.07%股權(quán),致使Lattice的股票股價(jià)大漲18%;2016年11月
          • 關(guān)鍵字: FPGA  Xilinx  

          收購(gòu)狂潮過(guò)后的FPGA市場(chǎng)格局

          • 隨著深度學(xué)習(xí)的崛起,F(xiàn)PGA 市場(chǎng)再次風(fēng)起云涌。2015 年掀起了收購(gòu)狂潮,2016 年至今的市場(chǎng)格局有沒(méi)有隨之變化?
          • 關(guān)鍵字: FPGA  Xilinx   

          萊迪思半導(dǎo)體推出全新的嵌入式視覺(jué)開(kāi)發(fā)套件,適用于移動(dòng)相關(guān)的邊緣應(yīng)用

          •   萊迪思半導(dǎo)體公司,客制化智能互連解決方案市場(chǎng)的領(lǐng)先供應(yīng)商,今日宣布推出全新的嵌入式視覺(jué)開(kāi)發(fā)套件,它是首款專為需要靈活的低成本、低功耗圖像處理架構(gòu)的移動(dòng)相關(guān)系統(tǒng)設(shè)計(jì)優(yōu)化的開(kāi)發(fā)套件。這款獨(dú)一無(wú)二的解決方案是一個(gè)模塊化的平臺(tái),采用萊迪思FPGA、ASSP以及可編程ASSP (pASSP)器件,能夠?yàn)楣I(yè)、汽車以及消費(fèi)電子市場(chǎng)上各類嵌入式視覺(jué)解決方案提供靈活性和低功耗這兩者間的最佳平衡?! ∵@款全新的嵌入式視覺(jué)開(kāi)發(fā)套件充分利用萊迪思智能互連和加速產(chǎn)品系列的優(yōu)勢(shì),為客戶提供全面集成的解決方案,可用于設(shè)
          • 關(guān)鍵字: 萊迪思  FPGA  

          美高森美發(fā)布Libero SoC v11.8軟件為FPGA設(shè)計(jì)人員提供混合語(yǔ)言仿真和同級(jí)最佳調(diào)試功能

          •   致力于在功耗、安全、可靠性和性能方面提供差異化半導(dǎo)體技術(shù)方案的領(lǐng)先供應(yīng)商美高森美公司(Microsemi Corporation)發(fā)布Libero系統(tǒng)級(jí)芯片(SoC)軟件的 v11.8最新版本。這是一款綜合性可編程邏輯器件(FPGA)設(shè)計(jì)工具,具有混合語(yǔ)言仿真等重要性能改進(jìn),還有同級(jí)最佳調(diào)試功能,以及一個(gè)全新網(wǎng)表視圖。除此以外,美高森美還提供免費(fèi)的 License,讓用戶評(píng)估美高森美基于Flash的FPGA和SoC FPGA器件。  美高森美Libero&nbs
          • 關(guān)鍵字: 美高森美  FPGA  

          兩大兩小廠商或易主或易“容” FPGA將何去何從?

          • FPGA廠商的易主或戰(zhàn)略的改變,也勢(shì)必影響FPGA本身的命運(yùn)。雖然FPGA架構(gòu)在不斷演進(jìn),但顯然步伐已在放緩。
          • 關(guān)鍵字: FPGA  Lattice  

          【E問(wèn)E答】英特爾的CPU+FPGA能否打敗谷歌TPU?

          •   近日,英特爾宣布與科大訊飛達(dá)成技術(shù)合作,共同優(yōu)化在機(jī)器學(xué)習(xí)與深度學(xué)習(xí)領(lǐng)域的離線訓(xùn)練與在線預(yù)測(cè),并在上周舉辦電博會(huì)上進(jìn)行了展示。本文是網(wǎng)易智能對(duì)英特爾技術(shù)專家與科大訊飛深度學(xué)習(xí)平臺(tái)研發(fā)總監(jiān)張致江的采訪,值得一讀。   英特爾AI芯片技術(shù)布局:CPU+FPGA   據(jù)了解,2016年11月,英特爾和訊飛簽署了一個(gè)為期是三年的人工智能技術(shù)合作框架。英特爾與科大訊飛的技術(shù)合作涵蓋了深度學(xué)習(xí)的完整流程,包括數(shù)據(jù)采集,離線訓(xùn)練(Traning),在線預(yù)測(cè)(Inferencing),采集新數(shù)據(jù)組,進(jìn)行新的離線訓(xùn)
          • 關(guān)鍵字: 英特爾  FPGA  

          【E課堂】幾組實(shí)用FPGA原理設(shè)計(jì)圖

          •   FPGA(Field-Programmable?Gate?Array),即現(xiàn)場(chǎng)可編程門(mén)陣列,它是在PAL、GAL、CPLD等可編程器件的基礎(chǔ)上進(jìn)一步發(fā)展的產(chǎn)物。它是作為專用集成電路(ASIC)領(lǐng)域中的一種半定制電路而出現(xiàn)的,既解決了定制電路的不足,又克服了原有可編程器件門(mén)電路數(shù)有限的缺點(diǎn)。FPGA的開(kāi)發(fā)相對(duì)于傳統(tǒng)PC、單片機(jī)的開(kāi)發(fā)有很大不同。FPGA以并行運(yùn)算為主,以硬件描述語(yǔ)言來(lái)實(shí)現(xiàn);相比于PC或單片機(jī)(無(wú)論是馮諾依曼結(jié)構(gòu)還是哈佛結(jié)構(gòu))的順序操作有很大區(qū)別,也造成了FPGA開(kāi)發(fā)入
          • 關(guān)鍵字: FPGA  復(fù)位  

          FPGA學(xué)習(xí)筆記之mif文件生成方法總結(jié)

          •   方法1:利用Quartus自帶的mif編輯器  優(yōu)點(diǎn):對(duì)于小容量RAM可以快速方便的完成mif文件的編輯工作,不需要第三方軟件的編輯;  缺點(diǎn):一旦數(shù)據(jù)量過(guò)大,一個(gè)一個(gè)的輸入會(huì)使人崩潰;  使用方法:在quartus中,【file】/【new】,選擇Memory?Initialization?file,彈出如下窗口:  Number?of?words:可尋址的存儲(chǔ)單元數(shù),對(duì)于8bit地址線,此處選擇256;  words?size:存儲(chǔ)單元寬度,8bi
          • 關(guān)鍵字: FPGA  mif  

          詳解人工智能芯片 CPU/GPU/FPGA有何差異?

          • CPU與GPU在各自領(lǐng)域都可以高效地完成任務(wù),但當(dāng)同樣應(yīng)用于通用基礎(chǔ)計(jì)算領(lǐng)域時(shí),設(shè)計(jì)架構(gòu)的差異直接導(dǎo)致了兩種芯片性能的差異。
          • 關(guān)鍵字: GPU  FPGA  
          共7210條 97/481 |‹ « 95 96 97 98 99 100 101 102 103 104 » ›|

          fpga-pwm介紹

          您好,目前還沒(méi)有人創(chuàng)建詞條fpga-pwm!
          歡迎您創(chuàng)建該詞條,闡述對(duì)fpga-pwm的理解,并與今后在此搜索fpga-pwm的朋友們分享。    創(chuàng)建詞條

          熱門(mén)主題

          樹(shù)莓派    linux   
          關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
          備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();