<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          首頁  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請
          EEPW首頁 >> 主題列表 >> fpga-spartan

          基于Java的FPGA可編程嵌入式系統(tǒng)

          • 基于Java的FPGA可編程嵌入式系統(tǒng),  傳統(tǒng)的嵌入式產(chǎn)品只能實(shí)現(xiàn)某種特定的功能,不能滿足用戶可變的豐富多彩的應(yīng)用需求。為解決這個(gè)問題,本文設(shè)計(jì)并實(shí)現(xiàn)了一種使用Java作為軟件平臺的基于FPGA的可編程嵌入式系統(tǒng),以實(shí)現(xiàn)系統(tǒng)對多種本地應(yīng)用和網(wǎng)絡(luò)的
          • 關(guān)鍵字: 嵌入式  系統(tǒng)  可編程  FPGA  Java  基于  

          FPGA/CPLD狀態(tài)機(jī)的穩(wěn)定性設(shè)計(jì)

          • FPGA/CPLD狀態(tài)機(jī)的穩(wěn)定性設(shè)計(jì),  隨著大規(guī)模和超大規(guī)模FPGA/CPLD器件的誕生和發(fā)展,以HDL(硬件描述語言)為工具、FPGA/CPLD器件為載體的EDA技術(shù)的應(yīng)用越來越廣泛.從小型電子系統(tǒng)到大規(guī)模SOC(Systemonachip)設(shè)計(jì),已經(jīng)無處不在.在FPGA/CPLD設(shè)計(jì)中,狀
          • 關(guān)鍵字: 設(shè)計(jì)  穩(wěn)定性  狀態(tài)  FPGA/CPLD  

          FPGA全局時(shí)鐘資源相關(guān)原語及使用

          • FPGA全局時(shí)鐘資源相關(guān)原語及使用, FPGA全局時(shí)鐘資源一般使用全銅層工藝實(shí)現(xiàn),并設(shè)計(jì)了專用時(shí)鐘緩沖與驅(qū)動(dòng)結(jié)構(gòu),從而使全局時(shí)鐘到達(dá)芯片內(nèi)部的所有可配置單元(CLB)、I/O單元(IOB)和選擇性塊RAM(Block Select RAM)的時(shí)延和抖動(dòng)都為最小。為了適應(yīng)復(fù)雜
          • 關(guān)鍵字: 相關(guān)  使用  資源  時(shí)鐘  全局  FPGA  

          一種基于PXI的高速數(shù)字化儀模塊的設(shè)計(jì)應(yīng)用

          • PXI總線是NI公司在計(jì)算機(jī)外設(shè)總線PCI的基礎(chǔ)上實(shí)現(xiàn)的新一代儀器總線,已經(jīng)成為業(yè)界開放式總線的標(biāo)準(zhǔn),基于PX...
          • 關(guān)鍵字: PXI  LVDS  數(shù)字化儀模塊  FPGA  

          MathWorks發(fā)布在 MATLAB 和 Simulink中提供高級信號處理的新工具

          •   MathWorks面向使用MATLAB和Simulink設(shè)計(jì)高級信號處理和通信系統(tǒng)發(fā)布了重要的新功能。憑借常規(guī)的射頻子系統(tǒng)建模、高級電路包絡(luò)和諧波平衡分析方法,新的 SimRF 產(chǎn)品使系統(tǒng)架構(gòu)師可以使用 Simulink 來設(shè)計(jì)和驗(yàn)證完整的無線通信系統(tǒng)。對Simulink HDL Coder 進(jìn)行的一些重要更新,為自動(dòng) HDL 代碼生成添加了關(guān)鍵路徑分析和面積-速度優(yōu)化功能,以及輔助實(shí)現(xiàn) FPGA 全新的 Workflow Advisor。Communications Blockset、Signal
          • 關(guān)鍵字: Simulink  高級信號處理  FPGA  

          NI全新高通道數(shù)擴(kuò)展機(jī)箱幫助LabVIEW FPGA和C系列產(chǎn)品擴(kuò)展I/O數(shù)

          •   美國國家儀器有限公司(National Instruments,簡稱NI)近日發(fā)布NI 9157和NI 9159 MXI-Express RIO機(jī)箱,以及NI 9148以太網(wǎng)RIO機(jī)箱,這三款新產(chǎn)品在現(xiàn)有的NI 9144 EtherCAT機(jī)箱基礎(chǔ)上,進(jìn)一步擴(kuò)展了NI基于各種總線的高通道數(shù)擴(kuò)展機(jī)箱系列產(chǎn)品。利用NI可重配置I/O(RIO)技術(shù),這些機(jī)箱將基于現(xiàn)場可編程門陣列(FPGA)的硬件和C系列I/O應(yīng)用到了需要數(shù)百甚至數(shù)千通道數(shù)的應(yīng)用。每一個(gè)擴(kuò)展機(jī)箱含有一個(gè)可用NI LabVIEW FPGA模塊編
          • 關(guān)鍵字: NI  LabVIEW  FPGA  

          基于FPGA的雷達(dá)脈沖預(yù)分選器設(shè)計(jì)

          • 現(xiàn)代電子戰(zhàn)環(huán)境復(fù)雜,信號密度大,所以對信號的實(shí)時(shí)分選很重要。這里,提出一種基于關(guān)聯(lián)比較器的雷達(dá)信號分選方法,在實(shí)現(xiàn)多參數(shù)分選的同時(shí),也保證了實(shí)時(shí)性。詳細(xì)闡述了在Virtex 4系列FPGA上實(shí)現(xiàn)基于內(nèi)容可尋存儲器(CAM)的關(guān)聯(lián)比較器的途徑。
          • 關(guān)鍵字: FPGA  雷達(dá)  脈沖  預(yù)分選器    

          一種基于FPGA的彩色圖像增強(qiáng)系統(tǒng)的設(shè)計(jì)

          • 在從圖像源到終端顯示的過程中,電路噪聲、傳輸損耗等會(huì)造成圖像質(zhì)量下降,為了改善顯示器的視覺效果,常常需...
          • 關(guān)鍵字: FPGA  圖像增強(qiáng)  視頻圖像處理  

          FPGA進(jìn)行開發(fā)嵌入式系統(tǒng)中用的幾個(gè)發(fā)展方向

          • 顧名思義,嵌入式系統(tǒng)指的是嵌入到系統(tǒng)內(nèi)部的計(jì)算機(jī)系統(tǒng),是面向特定應(yīng)用設(shè)計(jì)的專用計(jì)算機(jī)系統(tǒng)。  早期的嵌入式系統(tǒng)一般是以通用處理器或單片機(jī)為核心,在外圍電路中加入存儲器、功率驅(qū)動(dòng)器、通信接口、顯示接口
          • 關(guān)鍵字: FPGA  嵌入式系統(tǒng)  發(fā)展  方向    

          基于FPGA的圖形點(diǎn)陣液晶顯示模塊的應(yīng)用設(shè)計(jì)

          • 摘要:提出了一種基于FPGA和T6963C模塊來控制液晶顯示的實(shí)現(xiàn)方法。介紹了液晶顯示控制器T6963C的性能特點(diǎn),給出了FPGA與液晶顯示屏WG240128B的硬件接口電路、軟件設(shè)計(jì)流程和液晶顯示程序。
            關(guān)鍵詞:FPGA;圖形液晶顯
          • 關(guān)鍵字: FPGA  圖形點(diǎn)陣  液晶顯示模塊  應(yīng)用設(shè)計(jì)    

          一種基于FPGA的多時(shí)鐘片上網(wǎng)絡(luò)研究與設(shè)計(jì)

          • 在FPGA上設(shè)計(jì)一個(gè)高性能、靈活的、面積小的通信體系結(jié)構(gòu)是一項(xiàng)巨大的挑戰(zhàn)。大多數(shù)基于FPGA的片上網(wǎng)絡(luò)...
          • 關(guān)鍵字: FPGA  片上網(wǎng)絡(luò)  多時(shí)鐘  通信  Virtex  

          基于FPGA的溫度自動(dòng)控制系統(tǒng)

          • 溫度控制系統(tǒng)在工農(nóng)業(yè)中應(yīng)用廣泛,但大多數(shù)的溫度控制系統(tǒng)存在一定的問題,為了提高溫度控制系統(tǒng)的穩(wěn)定性和精確性,提出一種基于FPGA的溫度自動(dòng)控制系統(tǒng)。該系統(tǒng)設(shè)計(jì)是以MCS-5l單片機(jī)為核心,結(jié)合由精密熱電偶攝氏溫度傳感器和精密A/D轉(zhuǎn)換器構(gòu)成的前級信號采集電路和由FPGA、雙向可控硅、內(nèi)置過零檢測的光電耦合器構(gòu)成的后向功率控制電路。該溫度控制系統(tǒng)采用分段PID控制算法,通過調(diào)功法用制冷片控制木箱內(nèi)溫度,能夠在5~35℃范圍內(nèi)自由設(shè)定木箱內(nèi)溫度,穩(wěn)定狀態(tài)下溫度在±1℃范圍內(nèi)波動(dòng)。
          • 關(guān)鍵字: 控制系統(tǒng)  自動(dòng)  溫度  FPGA  基于  

          基于單片機(jī)和FPGA的掃頻儀設(shè)計(jì)

          • 以89S52單片機(jī)和FPGA為控制核心,設(shè)計(jì)了一個(gè)測試四端網(wǎng)絡(luò)幅頻特性和相頻特性的掃頻儀。系統(tǒng)功能分為掃頻信號產(chǎn)生、幅頻特性測試、相頻特性測試等模塊;而操作部分包括矩陣鍵盤、點(diǎn)陣式液晶顯示器、波形顯示電路。系統(tǒng)可以測量未知網(wǎng)絡(luò)特定頻率點(diǎn)的頻率特性,此外,用戶還可以通過鍵盤設(shè)置掃頻信號的上下限,并利用示波器精確的顯示幅頻、相頻曲線。
          • 關(guān)鍵字: 設(shè)計(jì)  FPGA  單片機(jī)  基于  

          基于FPGA-SPARTAN芯片的CCD的硬件驅(qū)動(dòng)電路設(shè)計(jì)

          • 基于FPGA-SPARTAN芯片的CCD的硬件驅(qū)動(dòng)電路設(shè)計(jì),  CCD驅(qū)動(dòng)電路的實(shí)現(xiàn)是CCD應(yīng)用技術(shù)的關(guān)鍵問題。以往大多是采用普通數(shù)字芯片實(shí)現(xiàn)驅(qū)動(dòng)電路,CCD外圍電路復(fù)雜,為了克服以上方法的缺點(diǎn),利用VHDL硬件描述語言.運(yùn)用FPGA技術(shù)完成驅(qū)動(dòng)時(shí)序電路的實(shí)現(xiàn)。該方法開發(fā)周期短
          • 關(guān)鍵字: 硬件驅(qū)動(dòng)  電路設(shè)計(jì)  CCD  芯片  FPGA-SPARTAN  基于  
          共6424條 305/429 |‹ « 303 304 305 306 307 308 309 310 311 312 » ›|

          fpga-spartan介紹

          您好,目前還沒有人創(chuàng)建詞條fpga-spartan!
          歡迎您創(chuàng)建該詞條,闡述對fpga-spartan的理解,并與今后在此搜索fpga-spartan的朋友們分享。    創(chuàng)建詞條

          熱門主題

          FPGA-SPARTAN    樹莓派    linux   
          關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
          備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();