fpga-to-asic 文章 進入fpga-to-asic技術(shù)社區(qū)
基于FPGA的脈沖耦合神經(jīng)網(wǎng)絡(luò)的硬件實現(xiàn)
- 摘要:針對脈沖耦合神經(jīng)網(wǎng)絡(luò)(PCNN)具有神經(jīng)元脈沖同步激發(fā)、適合硬件實現(xiàn)的特點,提出了一種基于FPGA的PCNN實時處理系統(tǒng)。系統(tǒng)設(shè)計了時鐘分頻、串口
- 關(guān)鍵字: 脈沖耦合神經(jīng)網(wǎng)絡(luò) 硬件實現(xiàn) FPGA 圖像處理
混合同余法產(chǎn)生隨機噪聲的FPGA實現(xiàn)
- 混合同余法產(chǎn)生隨機噪聲的FPGA實現(xiàn),摘要:隨著電子對抗技術(shù)的快速發(fā)展,在有源式干擾機中需要用到數(shù)字高斯白噪聲。通過對混合同余法產(chǎn)生隨機序列的原理研究,本文提出了一種利用FPGA產(chǎn)生高斯白噪聲的方法。該方法在PC主控端的控制下,采用ROM查找表的方
- 關(guān)鍵字: 高斯白噪聲 混合同余法 FPGA Verilog HDL
探秘Intel PSG:加大投資,“FPGA+”聯(lián)接云和物
- 這幾天,2016年英特爾信息技術(shù)峰會(IDF 2016)正如火如荼地進行。期間首次亮相了英特爾SoC FPGA開發(fā)者論壇(ISDF),此活動聚焦英特爾可編程解決方案事業(yè)部(PSG,前身為Altera公司)及其SoC FPGA技術(shù)。英特爾首席執(zhí)行官(CTO)科再奇登臺發(fā)表主題演講,并向觀眾展示了英特爾品牌的14納米Stratix 10 FPGA(如下圖)。 這激動人心的一刻來之不易。此前,Altera已有14納米Stratix的規(guī)劃,去年12月28日Altera與Intel正式聯(lián)姻后,經(jīng)過磨合,這
- 關(guān)鍵字: Intel FPGA
碼農(nóng)們?nèi)绾巫兊酶叽笊希河布R學起來

- 個人覺得軟件工程師需要知識儲備比較多,基本的硬件知識是必不可少的,電子信息領(lǐng)域的技術(shù)和知識本來就很多,但和軟件基本知識比起來,還是小菜一碟。碼農(nóng)們在學種代碼之余,抽出一點點時間,了解下硬件知識,立馬變得高大上。 如下:列幾個項目,坐地鐵時,記得看看。 1.EMC與安規(guī) EMC與安規(guī)在規(guī)模較大的公司都有專門的團隊,但小公司只能硬件工程師親手來。 CE認證測試項目最多,學習可以先關(guān)注CE的相關(guān)標準。不同行業(yè)的標準是不一樣的,汽車電子和信息技術(shù)設(shè)備的測試方
- 關(guān)鍵字: EMC FPGA
智原榮獲ISO9001 Plus品質(zhì)知識典范獎,高經(jīng)營品質(zhì)打造設(shè)計服務(wù)
- ASIC 設(shè)計服務(wù)暨 IP 研發(fā)銷售領(lǐng)導廠商-智原科技(Faraday Technology, TAIEX: 3035)于日前獲頒 ISO9001 Plus 典范獎項。ISO9001:2015是ISO 15年來最大改版,能成為首批獲得SGS專業(yè)驗證的廠商,是對智原在品質(zhì)承諾、經(jīng)營與職能發(fā)展表現(xiàn)上的高度肯定和最具體驗證。 智原科技成立于1993年,累積20余年在 IP (矽智財)與 ASIC 設(shè)計服務(wù)的豐富經(jīng)驗,不但自主產(chǎn)出了3,000多支的 IP,更有2,000多個專案的成功量產(chǎn)經(jīng)驗,客戶遍及臺
- 關(guān)鍵字: ASIC 智原科技
嵌入式系統(tǒng)的軟硬件協(xié)同設(shè)計
- 傳統(tǒng)的先硬件后軟件嵌入式系統(tǒng)的系統(tǒng)設(shè)計模式需要反復修改、反復試驗,整個設(shè)計過程在很大程度上依賴于設(shè)計者的經(jīng)驗,設(shè)計周期、開發(fā)成本高,在反復修改過程中,常常會在某些方面背離原始設(shè)計的要求。 軟硬件協(xié)同設(shè)計為解決上述問題而提出的一種全新的系統(tǒng)設(shè)計思想。他依據(jù)系統(tǒng)目標要求,通過綜合分析系統(tǒng)軟硬件功能及現(xiàn)有資源,最大限度地挖掘系統(tǒng)軟硬件之間的并發(fā)性,協(xié)同設(shè)計軟硬件體系結(jié)構(gòu),以便系統(tǒng)能工作在最佳工作狀態(tài).種設(shè)計方法,可以充分利用現(xiàn)有的軟硬件資源,縮短系統(tǒng)開發(fā)周期、降低開發(fā)成本、提高系統(tǒng)性能,避免由于獨立設(shè)
- 關(guān)鍵字: 嵌入式系統(tǒng) FPGA
fpga-to-asic介紹
您好,目前還沒有人創(chuàng)建詞條fpga-to-asic!
歡迎您創(chuàng)建該詞條,闡述對fpga-to-asic的理解,并與今后在此搜索fpga-to-asic的朋友們分享。 創(chuàng)建詞條
歡迎您創(chuàng)建該詞條,闡述對fpga-to-asic的理解,并與今后在此搜索fpga-to-asic的朋友們分享。 創(chuàng)建詞條
熱門主題
關(guān)于我們 -
廣告服務(wù) -
企業(yè)會員服務(wù) -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
