fpga-to-asic 文章 進(jìn)入fpga-to-asic技術(shù)社區(qū)
Round-Robin輪詢調(diào)度機(jī)制在多隊(duì)列處理中的應(yīng)用

- 本文主要介紹了虛擬化路由器的結(jié)構(gòu)以及其中的關(guān)鍵調(diào)度機(jī)制的算法和實(shí)現(xiàn),通過多級(jí)的調(diào)度處理,實(shí)現(xiàn)了支持多個(gè)可靈活配置,線速轉(zhuǎn)發(fā)的路由實(shí)例的虛擬化路由器。本文所提到虛擬化路由器實(shí)際設(shè)計(jì)名稱為“IsoRouter”,它基于NetFPGA板卡,本文所介紹的調(diào)度機(jī)制不針對(duì)具體某一型號(hào)的FPGA,它可以在任何一款FPGA上實(shí)現(xiàn)。
- 關(guān)鍵字: 路由器 FPGA
FPGA基礎(chǔ)之時(shí)序設(shè)計(jì)
- FPGA設(shè)計(jì)一個(gè)很重要的設(shè)計(jì)是時(shí)序設(shè)計(jì),而時(shí)序設(shè)計(jì)的實(shí)質(zhì)就是滿足每一個(gè)觸發(fā)器的建立(Setup)/保持(Hold)時(shí)間的要求。建立時(shí)間(Setup Time):是指在觸發(fā)器的時(shí)鐘信號(hào)上升沿到來以前,數(shù)據(jù)穩(wěn)定不變的時(shí)間,如果建立時(shí)間
- 關(guān)鍵字: FPGA 基礎(chǔ) 時(shí)序設(shè)計(jì)
三模冗余乘法器的設(shè)計(jì)與實(shí)現(xiàn)

- 現(xiàn)場可編程門陣列(Field Programmable Gate Array,F(xiàn)PGA)可通過用戶軟件編程來配置生成硬件電路,極大提高了電子系統(tǒng)設(shè)計(jì)中的靈活性和通用性,因而被廣泛應(yīng)用于航天、通信、醫(yī)療和工控等重要領(lǐng)域。但在空間環(huán)境中,基于SRAM的FPGA容易受SEU(Single Event Upset)和SETs(Single Event Transients)的影響,從而導(dǎo)致系統(tǒng)故障。DMR(Dual Modular Redundancy)和TMR(Triple Modular Redundancy
- 關(guān)鍵字: 乘法器 FPGA
基于FPGA的網(wǎng)絡(luò)圖像采集處理系統(tǒng)設(shè)計(jì)
- 摘要:介紹一種基于FPGA的網(wǎng)絡(luò)圖像采集處理系統(tǒng)設(shè)計(jì),該系統(tǒng)采用單片F(xiàn)PGA,實(shí)現(xiàn)了圖像的采集、壓縮和網(wǎng)絡(luò)傳輸功能,具有體積小,集成度高,算法升級(jí)靈活方便的特點(diǎn)。詳述了模塊的圖像采集邏輯、RAM控制邏輯、壓縮算法
- 關(guān)鍵字: FPGA 網(wǎng)絡(luò) 圖像采集 處理系統(tǒng)
彩色TFT液晶顯示控制電路設(shè)計(jì)/其ASIC實(shí)現(xiàn)

- 摘要:介紹了一種用于高級(jí)型數(shù)碼相機(jī)的彩色TFT液晶顯示控制電路的設(shè)計(jì)。文中首先簡單給出了控制電路的設(shè)計(jì)要求,然后重點(diǎn)介紹電路中各模塊的設(shè)計(jì)以及FPGA驗(yàn)證。整個(gè)電路作為數(shù)碼相機(jī)專用集成電路芯片的一部分采用TSM
- 關(guān)鍵字: ASIC 實(shí)現(xiàn) 電路設(shè)計(jì) 控制 TFT 液晶顯示 彩色
基于FPGA的PS/2鼠標(biāo)接口設(shè)計(jì)方法及其應(yīng)用
- 引言當(dāng)前嵌入式系統(tǒng)技術(shù)已得到了廣泛應(yīng)用,但傳統(tǒng)嵌入式系統(tǒng)的人機(jī)接口多采用小鍵盤操作的文本菜單方式...
- 關(guān)鍵字: FPGA 鼠標(biāo)接口 嵌入式系統(tǒng)
fpga-to-asic介紹
您好,目前還沒有人創(chuàng)建詞條fpga-to-asic!
歡迎您創(chuàng)建該詞條,闡述對(duì)fpga-to-asic的理解,并與今后在此搜索fpga-to-asic的朋友們分享。 創(chuàng)建詞條
歡迎您創(chuàng)建該詞條,闡述對(duì)fpga-to-asic的理解,并與今后在此搜索fpga-to-asic的朋友們分享。 創(chuàng)建詞條
熱門主題
關(guān)于我們 -
廣告服務(wù) -
企業(yè)會(huì)員服務(wù) -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
京ICP備12027778號(hào)-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
