<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          首頁  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
          EEPW首頁 >> 主題列表 >> fpga-to-asic

          基于FPGA的脈沖壓縮仿真與實(shí)現(xiàn)

          • 1 引言
            隨著現(xiàn)代武器與航天技術(shù)的發(fā)展,要求雷達(dá)應(yīng)具有高精度、遠(yuǎn)距離、高分辨力等性能。簡單矩形脈沖雷達(dá)存在雷達(dá)探測(cè)能力與距離分辨力之間的矛盾。為解決這一矛盾,大多數(shù)現(xiàn)代雷達(dá)采用脈沖壓縮技術(shù),調(diào)制信號(hào)
          • 關(guān)鍵字: FPGA  脈沖壓縮  仿真    

          FPGA在激光測(cè)速靶中的應(yīng)用

          • 0 引言
            彈丸飛行速度的測(cè)量是武器系統(tǒng)各種運(yùn)動(dòng)參數(shù)中一項(xiàng)至關(guān)重要的內(nèi)容,它是衡量火炮特性、彈藥特性和彈道特性的一個(gè)重要指標(biāo)。在眾多的彈丸速度測(cè)量系統(tǒng)中,激光光幕區(qū)截測(cè)速靶以其精度高而獨(dú)具優(yōu)勢(shì)。但采用
          • 關(guān)鍵字: FPGA  激光測(cè)速  中的應(yīng)用    

          基于FPGA的航空總線協(xié)議接口設(shè)計(jì)

          • MIL-STD-1553B是一種應(yīng)用廣泛的航空總線協(xié)議,針對(duì)總線協(xié)議控制器基本依賴于進(jìn)口專用器件現(xiàn)狀,提出了以Xilinx公司Virtex-II Pro FPGA為核心實(shí)現(xiàn)航空總線協(xié)議接口的系統(tǒng)設(shè)計(jì)方案。采用SoPC技術(shù),將PowerPC 405硬核處理器與總線接口邏輯集成在一片F(xiàn)PGA上,從而使系統(tǒng)集成度高、擴(kuò)展性強(qiáng)。通過測(cè)試表明,系統(tǒng)工作穩(wěn)定可靠.滿足1553B總線協(xié)議標(biāo)準(zhǔn)。
          • 關(guān)鍵字: FPGA  航空  總線協(xié)議  接口設(shè)計(jì)    

          AD9847的原理及其在CCD 成像系統(tǒng)中的應(yīng)用

          FPGA和EZ-USB FX2在采集圖像數(shù)據(jù)中的應(yīng)用

          • 摘 要:利用FPGA和EZ_15SB FX2(CY7C68013)將MT9M112(Sensor)數(shù)據(jù)準(zhǔn)確無損地傳給PC機(jī)。方案使用CY7C68013控制器工作在Slave FIFO從機(jī)方式,用Verilog HDL語言在FPGA中產(chǎn)生相應(yīng)的控制信號(hào),最終實(shí)現(xiàn)對(duì)數(shù)據(jù)的快速傳輸,
          • 關(guān)鍵字: EZ-USB  FPGA  FX2  采集    

          單精度浮點(diǎn)加法器的FPGA實(shí)現(xiàn)

          • 摘 要:在FPGA上實(shí)現(xiàn)單精度浮點(diǎn)加法器的設(shè)計(jì),通過分析實(shí)數(shù)的IEEE 754表示形式和IEEE 754單精度浮點(diǎn)的存儲(chǔ)格式,設(shè)計(jì)出一種適合在FPGA上實(shí)現(xiàn)單精度浮點(diǎn)加法運(yùn)算的算法處理流程,依據(jù)此算法處理流程劃分的各個(gè)處理模塊
          • 關(guān)鍵字: FPGA  精度  浮點(diǎn)  加法器    

          20×18位符號(hào)定點(diǎn)乘法器的FPGA實(shí)現(xiàn)

          • 摘要:在數(shù)字信號(hào)處理中經(jīng)常需要進(jìn)行乘法運(yùn)算,乘法器的設(shè)計(jì)對(duì)整個(gè)器件的性能有很大的影響,在此介紹20×18比特定點(diǎn)陣列乘法器的設(shè)計(jì)。采用基4-Booth算法和4-2壓縮的方案,并采用先進(jìn)的集成電路工藝,使用SMIC O.18
          • 關(guān)鍵字: FPGA  符號(hào)  定點(diǎn)乘法器    

          嵌入式行業(yè)盛行低功耗和可配置

          • 提出了嵌入式領(lǐng)域出現(xiàn)了低功耗和可配置潮流。微控制器領(lǐng)域的低功耗產(chǎn)品介紹了Microchip休眠電流低至20nA的nanoWatt XLP產(chǎn)品,以及NXP的基于Cortex-M0的LPC1100低功耗芯片。FPGA廠商 Xilinx推出了“目標(biāo)設(shè)計(jì)平臺(tái)”領(lǐng)域的專用設(shè)計(jì)方法——ISE設(shè)計(jì)套件11.1解決方案,為FPGA應(yīng)用推波助瀾。
          • 關(guān)鍵字: 嵌入式  FPGA  低功耗  20nA  Cortex-M0  目標(biāo)設(shè)計(jì)平臺(tái)  200906  

          最佳FPGA和專用DSP

          • 視頻和靜止圖像的普遍采用,以及可配置系統(tǒng)(如軟件無線電)日益增長的需求繼續(xù)驅(qū)動(dòng)DSP應(yīng)用的擴(kuò)展。很多應(yīng)...
          • 關(guān)鍵字: FPGA  DSP  

          NI推出配備Xilinx FPGA技術(shù)的數(shù)字硬件

          •   美國國家儀器有限公司(National Instruments,簡稱NI)近日宣布推出新款電子學(xué)習(xí)設(shè)備,為高中、大學(xué)和職業(yè)學(xué)校的學(xué)生提供數(shù)字邏輯和FPGA技術(shù)方面的實(shí)際動(dòng)手經(jīng)驗(yàn)。 NI教學(xué)實(shí)驗(yàn)室虛擬儀器套件(NI ELVIS) II和NI ELVIS II+教育設(shè)計(jì)與原型平臺(tái),集成了NI FPGA數(shù)字電路板,從而將模擬和數(shù)字設(shè)計(jì)教學(xué)集成到一個(gè)高性價(jià)比、易于使用的平臺(tái)中。如果將該FPGA數(shù)字電路板與NI ELVIS結(jié)合在一起,那么教授模擬電子和數(shù)字電子概念時(shí),就不再需要各種獨(dú)立臺(tái)式儀器,從而節(jié)省了教學(xué)的
          • 關(guān)鍵字: NI  FPGA  數(shù)字邏輯  

          賽靈思CEO:可編程技術(shù)成為企業(yè)創(chuàng)新關(guān)鍵平臺(tái)

          •   時(shí) 間:2009年5月20日   地 點(diǎn):北京東方君悅大酒店   人 物:賽靈思公司 總裁兼首席執(zhí)行官 Moshe Gavrielov   中國電子報(bào)社總編輯 劉東   半導(dǎo)體產(chǎn)業(yè)將在明年回暖   劉東:從去年下半年開始,受產(chǎn)業(yè)周期性變化特別是國際金融危機(jī)的影響,全球半導(dǎo)體產(chǎn)業(yè)的增速普遍下滑,企業(yè)紛紛調(diào)低了對(duì)市場(chǎng)和業(yè)績的預(yù)期。從一些半導(dǎo)體公司近期披露的信息來看,全球半導(dǎo)體市場(chǎng)已經(jīng)顯示出回暖的跡象,一些市場(chǎng)調(diào)研機(jī)構(gòu)也預(yù)測(cè)半導(dǎo)體產(chǎn)業(yè)將止跌回穩(wěn)。你認(rèn)為全球半導(dǎo)體產(chǎn)業(yè)何時(shí)才能真正回暖?賽靈思今年在市
          • 關(guān)鍵字: 賽靈思  FPGA  DSP  

          利用FPGA簡化3GPP-LTE基帶開發(fā)

          • 基帶處理信號(hào)通道是設(shè)計(jì)人員面臨的最大挑戰(zhàn),但同時(shí),它也為實(shí)現(xiàn)基站收發(fā)信臺(tái)的創(chuàng)新提供了絕佳機(jī)會(huì)。因此,目...
          • 關(guān)鍵字: FPGA  3GPP-LTE基帶  LogiCOREs  

          消費(fèi)電子 FPGA 平臺(tái) ASIC

          • 每年,客戶使用賽靈思的設(shè)備開發(fā)無數(shù)的新應(yīng)用。因此,如果2009年在上述所有應(yīng)用中,我們的器件使用量增加并成...
          • 關(guān)鍵字: FPGA  ASIC  

          賽靈思高管詳解FPGA如何加速本土自主創(chuàng)新

          •  2009年5月20日-21日,第十二屆中國北京國際科技產(chǎn)業(yè)博覽會(huì)“中國高新企業(yè)發(fā)展國際論壇”在北京召開,新浪財(cái)經(jīng)全程直播本次論壇。圖為賽靈思亞洲副總裁楊飛。   楊飛:各位領(lǐng)導(dǎo)、各位來賓早上好,我很高興今天代表賽靈思公司,在這里向大家介紹“可編程邏輯技術(shù)如何實(shí)現(xiàn)中國創(chuàng)新”。   過去30年的經(jīng)濟(jì)發(fā)展,很大程度上得益于我們IT行業(yè)的發(fā)展,這里面核心的技術(shù)是半導(dǎo)體的硬件和軟件。在今年美國國家發(fā)明家名人堂里面有幾位得獎(jiǎng)的嘉賓,一位是半導(dǎo)體的發(fā)言人,一位是摩爾
          • 關(guān)鍵字: 賽靈思  FPGA  半導(dǎo)體  

          Altera開始提供Stratix IV GX FPGA開發(fā)套件

          •   Altera公司今天宣布,開始提供Stratix® IV GX FPGA開發(fā)套件。這一套件為加速Altera集成8.5-Gbps收發(fā)器高性能40-nm Stratix IV GX FPGA的設(shè)計(jì)開發(fā)提供硬件和軟件解決方案。該套件是設(shè)計(jì)和測(cè)試高速串行接口的理想環(huán)境,例如8通道配置的PCI Express (PCIe) Gen2等。   Stratix IV GX FPGA開發(fā)套件提供完整的PCIe Gen2端點(diǎn)硬件設(shè)計(jì),含有PCI-SIG兼容電路板,在Stratix IV GX FPGA中
          • 關(guān)鍵字: Altera  Stratix  FPGA  
          共6772條 367/452 |‹ « 365 366 367 368 369 370 371 372 373 374 » ›|

          fpga-to-asic介紹

          您好,目前還沒有人創(chuàng)建詞條fpga-to-asic!
          歡迎您創(chuàng)建該詞條,闡述對(duì)fpga-to-asic的理解,并與今后在此搜索fpga-to-asic的朋友們分享。    創(chuàng)建詞條

          熱門主題

          FPGA-to-ASIC    樹莓派    linux   
          關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
          備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();