<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          首頁  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
          EEPW首頁 >> 主題列表 >> fpga

          基于FPGA的多級小波逆變換實(shí)時(shí)系統(tǒng)設(shè)計(jì)

          • 針對JPEG2000解碼系統(tǒng)中的核心處理模塊――離散小波逆變換(IDWT),提出了一種基于FPGA的多級小波逆變換的高速、實(shí)時(shí)的硬件解決方案。仿真驗(yàn)證表明本方案能夠滿足連續(xù)輸入的數(shù)據(jù)進(jìn)行實(shí)時(shí)處理的要求,并且所設(shè)計(jì)的系統(tǒng)具有功耗低、成本低等優(yōu)點(diǎn)。
          • 關(guān)鍵字: FPGA  多級  小波逆變換  實(shí)時(shí)系統(tǒng)    

          FPGA 電路動態(tài)老化技術(shù)研究

          • 摘 要:近年來,隨著FPGA 電路在軍工和航天領(lǐng)域的廣泛應(yīng)用,用戶對FPGA 電路的可靠性要求也越來越高。在集成電路的可靠性*估試驗(yàn)中,動態(tài)老化試驗(yàn)是最重要的試驗(yàn)之一,F(xiàn)PGA 動態(tài)老化技術(shù)的實(shí)現(xiàn)可以提高FPGA 電
          • 關(guān)鍵字: FPGA  電路  動態(tài)老化  技術(shù)研究    

          面向超低功耗設(shè)計(jì)的微控制器功效優(yōu)化方案

          基于FPGA的多DSP紅外實(shí)時(shí)圖像處理系統(tǒng)設(shè)計(jì)

          • O引言隨著紅外探測技術(shù)迅猛的發(fā)展,當(dāng)今紅外實(shí)時(shí)圖像處理系統(tǒng)所要處理的數(shù)據(jù)量越來越大,速度要求也越來...
          • 關(guān)鍵字: 紅外圖像  多DSP  FPGA  非均勻性校正  

          基于嵌入式技術(shù)的靶場破片測速系統(tǒng)設(shè)計(jì)

          • 基于嵌入式技術(shù)的靶場破片測速系統(tǒng)設(shè)計(jì),摘要:為了增強(qiáng)靶場破片測速系統(tǒng)的便攜性和實(shí)時(shí)性,提出了一種基于嵌入式技術(shù)的靶場破片測速系統(tǒng)設(shè)計(jì)方法。系統(tǒng)硬件上采用ARM+FPGA的架構(gòu),軟件上不僅采用Qt/Embedded設(shè)計(jì)了圖形界面,而且給出了嵌入式設(shè)備上Qt/Em
          • 關(guān)鍵字: ARM  FPGA  

          基于FPGA的雷達(dá)中/視頻數(shù)據(jù)采集與回放系統(tǒng)設(shè)計(jì)

          • 設(shè)計(jì)了一種基于FPGA的雷達(dá)中/視頻數(shù)據(jù)采集與回放系統(tǒng)。系統(tǒng)以FPGA為數(shù)據(jù)采集和傳輸控制的芯片,通過USB 2.O接口實(shí)現(xiàn)與計(jì)算機(jī)的通信,并運(yùn)用虛擬技術(shù),采用Visual C++語言設(shè)計(jì)系統(tǒng)的計(jì)算機(jī)實(shí)時(shí)顯示界面。設(shè)計(jì)中運(yùn)用硬件描述語言對FPGA進(jìn)行編程,在完成對輸入信號的采集和記錄的同時(shí),實(shí)現(xiàn)了對輸入信號的防抖動、過零檢測、等精度測頻及電壓最值、峰峰值和平均值的測量。該系統(tǒng)被封裝于一個(gè)小型的屏蔽盒內(nèi),非常便于攜帶,可方便應(yīng)用于外場雷達(dá)的數(shù)據(jù)采集。
          • 關(guān)鍵字: FPGA  雷達(dá)  回放  視頻數(shù)據(jù)采集    

          基于FPGA的嵌入式以太網(wǎng)與Matlab通信系統(tǒng)設(shè)計(jì)

          • 0引言近年來,隨著信息技術(shù)的發(fā)展,網(wǎng)絡(luò)化日加普遍,以太網(wǎng)被廣泛應(yīng)用到各個(gè)領(lǐng)域。例如在數(shù)據(jù)采集領(lǐng)域,一些小型...
          • 關(guān)鍵字: FPGA  IP  嵌入式  PLD  CPLD  SoC  數(shù)字信號處理  消費(fèi)電子  FPGA  

          基于FPGA的多DSP紅外實(shí)時(shí)圖像處理系統(tǒng)

          • 多處理器系統(tǒng)已廣泛應(yīng)用于高速信號處理領(lǐng)域,為提高系統(tǒng)性能,更好地發(fā)揮多處理器優(yōu)勢,介紹采用基于FPGA的多DSF架構(gòu)。利用FPGA作為數(shù)據(jù)調(diào)度核心,將處理器從繁雜的數(shù)據(jù)通信工作中解放出來,充分發(fā)揮了多處理器的并行工作能力,增強(qiáng)了系統(tǒng)的重構(gòu)和拓展性。該系統(tǒng)已應(yīng)用于工程實(shí)踐中,以一塊高密度電路板實(shí)現(xiàn)了從數(shù)據(jù)采集到圖像校正、圖像處理,以及圖像顯示的整個(gè)流程,能夠滿足對處理時(shí)間要求較高、較為復(fù)雜的圖像處理算法的要求。
          • 關(guān)鍵字: FPGA  DSP  紅外  處理系統(tǒng)    

          基于多相濾波的數(shù)字接收機(jī)的FPGA實(shí)現(xiàn)

          • 摘要:給出了一種基于多相濾波的數(shù)字信道化接收機(jī)的實(shí)現(xiàn)方法,系統(tǒng)的處理帶寬為875 MHz,解決了高速ADC與FPGA處理速度之間的矛盾。為了克服信道化接收機(jī)的接收盲區(qū),采用信道重疊的方法,連續(xù)覆蓋瞬時(shí)帶寬。在信道化
          • 關(guān)鍵字: FPGA  多相濾波  數(shù)字接收機(jī)    

          賽靈思收購美國AutoESL設(shè)計(jì)科技A

          •   全球可編程平臺領(lǐng)導(dǎo)廠商賽靈思公司(Xilinx, Inc)宣布收購高層綜合技術(shù)領(lǐng)先公司美國AutoESL設(shè)計(jì)科技有限公司。   通過增加高層綜合技術(shù),賽靈思進(jìn)一步擴(kuò)展了其技術(shù)基礎(chǔ)和產(chǎn)品組合,使得公司能夠把可編程平臺的優(yōu)勢帶給更廣泛的企業(yè)用戶群體,即那些習(xí)慣用 C、C++ 和 System C 語言進(jìn)行高層抽象設(shè)計(jì)的系統(tǒng)架構(gòu)師和硬件設(shè)計(jì)人員。同時(shí),這也將使得賽靈思可以滿足客戶對工具日益提高的需求,支持電子系統(tǒng)級 (ESL) 設(shè)計(jì)方法,滿足當(dāng)今現(xiàn)場可編程門陣列 (FPGA) 領(lǐng)域復(fù)雜的設(shè)計(jì)需求?! ?/li>
          • 關(guān)鍵字: 賽靈思  FPGA  

          基于FPGA的智能營區(qū)防沖擊系統(tǒng)設(shè)計(jì)

          • 摘要:為提高安防措施,延緩不法分子動作,確保營區(qū)安全,提出一種營區(qū)智能防沖擊系統(tǒng)解決方案。該方案以移動物體的外形形狀、車牌信息、車輛速度為輸入特征,采用虛擬線圈感應(yīng)、車牌識別、車輛測速、系統(tǒng)控制等方法
          • 關(guān)鍵字: FPGA  系統(tǒng)設(shè)計(jì)    

          基于FPGA和NiosII的逆變焊接電源控制器

          • 摘要:設(shè)計(jì)了基于FPGA和NioslI軟核的全數(shù)字逆變焊接電源控制器,采用變參數(shù)PID和改進(jìn)的I-I型雙閉環(huán)電流-弧長控制策略,并應(yīng)用于數(shù)字化MIG焊接電源系統(tǒng)中。介紹了該電源控制器各模塊的功能及設(shè)計(jì)方案,分析了MIG焊接電
          • 關(guān)鍵字: NiosII  FPGA  逆變焊接  電源控制器    

          基于PCI接口芯片外擴(kuò)FIFO的FPGA實(shí)現(xiàn)

          基于FPGA的MIII總線與RS422通信協(xié)議轉(zhuǎn)換板的設(shè)計(jì)

          FPGA設(shè)計(jì)工具淺談

          共6388條 285/426 |‹ « 283 284 285 286 287 288 289 290 291 292 » ›|

          fpga介紹

          FPGA是英文Field-Programmable Gate Array的縮寫,即現(xiàn)場可編程門陣列,它是在PAL、GAL、EPLD等可編程器件的基礎(chǔ)上進(jìn)一步發(fā)展的產(chǎn)物。它是作為專用集成電路(ASIC)領(lǐng)域中的一種半定制電路而出現(xiàn)的,既解決了定制電路的不足,又克服了原有可編程器件門電路數(shù)有限的缺點(diǎn)。 FPGA采用了邏輯單元陣列LCA(Logic Cell Array)這樣一個(gè)新概念,內(nèi)部包括可 [ 查看詳細(xì) ]

          熱門主題

          ASIC-to-FPGA    樹莓派    linux   
          關(guān)于我們 - 廣告服務(wù) - 企業(yè)會員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
          備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();