<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
          EEPW首頁 >> 主題列表 >> fsp:fpga-pcb

          肉搏開始了!賽靈思28nm 7系列FPGA加速取代ASIC!

          •   如果把FPGA與ASIC之間的競爭看成一場戰(zhàn)斗,那么目前這場戰(zhàn)斗正從遠觀、叫陣、近戰(zhàn)發(fā)展到它的最后階段――肉搏!6月22日,賽靈思基于統(tǒng)一架構(gòu)的28nm 7系列FPGA閃亮登場,本次發(fā)布的FPGA新品最大的亮點是功耗大幅度降低,同時性能、容量大幅提升!“7系列最大的目標是降低功耗!整個系列功耗降低50%!”在新聞發(fā)布會上,賽靈思公司質(zhì)量管理和新產(chǎn)品導(dǎo)入全球高級副總裁亞太區(qū)執(zhí)行總裁湯立人(Vincent Tong) 指出,“同時容量大大提升,高達200萬個邏輯單元!除
          • 關(guān)鍵字: 賽靈思  FPGA  

          Premierl宣布向客戶提供超過45,000種CAD模塊

          • 首個融合電子商務(wù)與在線社區(qū)的電子元件分銷商e絡(luò)盟母公司Premier Farnell今天宣布即日起向電子設(shè)計客戶提供超過45,000種CAD模塊。這些模塊支持來自全球領(lǐng)先電子元件與半導(dǎo)體供應(yīng)商的產(chǎn)品,可以結(jié)合PCB設(shè)計工具,幫助設(shè)計師快速精確地實現(xiàn)自己的印刷電路板(PCB)設(shè)計,此舉體現(xiàn)了Premier Farnell集團有關(guān)“繼續(xù)加大投資,為從產(chǎn)品定義到原型制作的工程設(shè)計領(lǐng)域提供全面的解決方案”的戰(zhàn)略。
          • 關(guān)鍵字: Premier Farnell  CAD模塊  PCB  

          一種基于ARM和FPGA的嵌入式高速圖像采集存儲系統(tǒng)設(shè)計與實現(xiàn)

          • 一種基于ARM和FPGA的嵌入式高速圖像采集存儲系統(tǒng)設(shè)計與實現(xiàn),現(xiàn)代化生產(chǎn)和科學(xué)研究對圖像采集系統(tǒng)要求日益提高。傳統(tǒng)圖像采集系統(tǒng)大都是基于PC機上,而在一些特殊的場合,尤其是在實時性要求較高時,普通的PC機顯然無法滿足應(yīng)用要求。它主要包括圖像采集模塊、圖像處理模塊以及
          • 關(guān)鍵字: 存儲  系統(tǒng)  設(shè)計  實現(xiàn)  采集  圖像  ARM  FPGA  嵌入式  高速  

          賽靈思昂首挺進2.5D FPGA時代!

          •   在28nm工藝節(jié)點,賽靈思(Xilinx)給了我們很多驚喜!   2010年10月,賽靈思(Xilinx)聯(lián)合臺積電蔣尚以發(fā)布FPGA 3D封裝技術(shù)-----堆疊硅片互聯(lián)(SSI)技術(shù)。   差不多一年過去了,在10月26日賽靈思(Xilinx)又給了我們一個大驚喜,發(fā)布又一個里程牌式的產(chǎn)品----基于堆疊硅片互聯(lián)(SSI)技術(shù)的世界最大容量FPGA Virtex-7 2000T。Virtex-7 2000T利用68 億個晶體管為客戶提供了200 萬個邏輯單元,相當于 2,000 萬個 ASIC
          • 關(guān)鍵字: 賽靈思  FPGA  SSI  

          賽靈思Kintex-7搶先看,讓用戶享受28nm的樂趣

          •   2011-04-15:Altera和Xilinx之間的戰(zhàn)爭從來沒有停止過。雙方的戰(zhàn)火從65nm、40nm一直延續(xù)28nm,也許會一直延續(xù)下去。   博主曾在”2011 FPGA,誰最給力”、“2009 FPGA的秀場”都表達過,不管Xilinx與Altera競爭的結(jié)果如何,用戶都是最大的受益者,永遠享受他們最新的成果。   其實,用戶更關(guān)心的是FPGA的性能、成本、功耗是否有質(zhì)的飛躍,而不是其采用什么工藝。但工藝制程的進步不僅帶來了更高的性能、更低的
          • 關(guān)鍵字: 賽靈思  FPGA  Kintex-7  

          后28nm時代FPGA尋求架構(gòu)軟件變革

          •   FPGA可謂摩爾定律最堅定不移的“執(zhí)行者”,F(xiàn)PGA供應(yīng)商爭搶技術(shù)制高點的戰(zhàn)火蔓延到了28nm工藝節(jié)點一年有余,進程亦不斷“提速”。賽靈思(Xilinx)于近日公開展示了已經(jīng)開始出貨的全球第一批28nm Kintex-7 FPGA樣片和評估板。   多重創(chuàng)新拓展應(yīng)用   與28nm“接軌”并不如想象中的那么容易,高性能和低功耗必須有所取舍,而Altera和賽靈思的選擇是“各執(zhí)一端”。Altera 28n
          • 關(guān)鍵字: 賽靈思  FPGA  Virtex-7  

          賽靈思首次在28Gbps收發(fā)器技術(shù)上大幅領(lǐng)先對手

          •     2010年11月19日-28nm FPGA實現(xiàn)的28Gbps串行收發(fā)器(Serdes)競爭格局今天出現(xiàn)了戲劇性的變化,一直落在后頭的賽靈思公司(Xilinx)突然高調(diào)宣布推出具有16個28Gbps串行收發(fā)器的Virtex-7 HT FPGA,并宣稱無論在28Gbps Serdes數(shù)量、帶寬、邏輯門數(shù)和存儲器容量指標上都已大幅領(lǐng)先其主要競爭對手。   Xilinx公司Serial IO高級產(chǎn)品市場經(jīng)理Panch Chandrasekaran說:“盡管我們的主要競爭對手在新聞稿中對外宣稱
          • 關(guān)鍵字: 賽靈思  FPGA  Virtex-7  

          28nm 7系列FPGA助力賽靈思挺進百億市場

          •   2010年6月22日,賽靈思向全球宣布了又一里程碑的發(fā)展步驟,創(chuàng)建了一套新的產(chǎn)品品牌。賽靈思公司在其Virtex FPGA系列的基礎(chǔ)上,推出了通用Kintex-7 系列FPGA和低功耗/低成本Artix-7 系列FPGA。這兩個新系列產(chǎn)品與Virtex-7組成了賽靈思全新的7系列FPGA產(chǎn)品。7 系列FPGA 產(chǎn)品采用賽靈思的28nm 平臺,將功耗銳減50%,容量高達200 萬個邏輯單元。   賽靈思公司質(zhì)量管理和新產(chǎn)品導(dǎo)入全球高級副總裁,亞太區(qū)執(zhí)行總裁湯立人先生和亞太區(qū)市場及應(yīng)用總監(jiān)張宇清
          • 關(guān)鍵字: 賽靈思  FPGA  

          PCB旺季不旺,產(chǎn)值較第三季下滑4%

          •   印刷電路板第四季旺季不旺,甚至慘淡,但受惠于智能型手機、平板計算機、超輕薄筆記本電腦熱銷或興起,臺灣電路板協(xié)會(TPCA)、工研院產(chǎn)業(yè)經(jīng)濟與趨勢研究中心(IEK)預(yù)估,本季兩岸產(chǎn)值僅會較第三季下滑4%。   工業(yè)技術(shù)研究院產(chǎn)業(yè)經(jīng)濟與趨勢研究中心資深產(chǎn)業(yè)分析師江柏風(fēng)說,展望2012年電子產(chǎn)品朝向輕、薄的方向不變,預(yù)期高階刷電路板(PCB)產(chǎn)品如高密度連接(HDI)板和軟性印刷電路板(FPC)的需求持續(xù)增溫,若新臺幣對美元維持1美元兌30.16元,產(chǎn)值將較2011年成長8.4%,上升至5,450億元規(guī)模
          • 關(guān)鍵字: TPCA  PCB  HDI  

          PCB設(shè)計中如何減少諧波失真

          • 實際上印刷線路板(PCB)是由電氣線性材料構(gòu)成的,也即其阻抗應(yīng)是恒定的。那么,PCB為什么會將非線性引入信號內(nèi)呢?答案在于:相對于電流流過的地方來說,PCB布局是“空間非線性”的。放大器是從這個電源還是
          • 關(guān)鍵字: PCB  諧波失真    

          FPGA在導(dǎo)彈上信息處理機中的應(yīng)用

          • FPGA在導(dǎo)彈上信息處理機中的應(yīng)用,引言  信息處理機(圖1)用于完成導(dǎo)彈上多路遙測信息的采集、處理、組包發(fā)送。主要功能包括高速1553B總線的數(shù)據(jù)收發(fā) 、422接口設(shè)備的數(shù)據(jù)加載與檢測、多路數(shù)據(jù)融合和數(shù)據(jù)接收、處理、組包發(fā)送的功能。其中,總線數(shù)據(jù)
          • 關(guān)鍵字: 應(yīng)用  理機  信息處  導(dǎo)彈  FPGA  

          基于FPGA的光電抗干擾電路設(shè)計方案

          • 光電靶的基本原理是:當光幕內(nèi)的光通量發(fā)生足夠大的變化時,光電傳感器會響應(yīng)這種變化而產(chǎn)生電信號。這就是說,一些非彈丸物體在穿過光幕時也會使得光幕內(nèi)光通量發(fā)生變化以至光電傳感器產(chǎn)生電信號。從原理上,這種現(xiàn)
          • 關(guān)鍵字: FPGA  光電抗干擾  電路設(shè)計  方案    

          基于高速定點FFT算法的FPGA設(shè)計方案

          • 基于高速定點FFT算法的FPGA設(shè)計方案,引 言
            快速傅里葉變換(FFT)作為計算和分析工具,在眾多學(xué)科領(lǐng)域(如信號處理、圖像處理、生物信息學(xué)、計算物理、應(yīng)用數(shù)學(xué)等)有著廣泛的應(yīng)用。在高速數(shù)字信號處理領(lǐng)域,如雷達信號處理,F(xiàn)FT的處理速度往往是整個系
          • 關(guān)鍵字: FPGA  設(shè)計  方案  算法  FFT  高速  定點  基于  

          基于FPGA腦機接口實時系統(tǒng)

          • 腦機接口BCI(Brain Computer Interface)是一種新穎的人機接口方式。它的定義是:不依賴于腦的正常輸出通路(外周神經(jīng)系統(tǒng)及肌肉組織)的腦-機(計算機或其他裝置)通訊系統(tǒng)[1]。要實現(xiàn)腦機接口,必須有一種能反映人
          • 關(guān)鍵字: FPGA  腦機接口  實時系統(tǒng)    

          評Xilinx的28nm從三重氧化物到HIGH-K

          • 本文用老百姓看得懂的語言介紹前兩天XILINX 28nm FPGA所采用TSMC的HIGH-K金屬柵工藝(HKMG)新聞的重大意義。
          • 關(guān)鍵字: 賽靈思  FPGA  HKMG  
          共8368條 343/558 |‹ « 341 342 343 344 345 346 347 348 349 350 » ›|

          fsp:fpga-pcb介紹

          您好,目前還沒有人創(chuàng)建詞條fsp:fpga-pcb!
          歡迎您創(chuàng)建該詞條,闡述對fsp:fpga-pcb的理解,并與今后在此搜索fsp:fpga-pcb的朋友們分享。    創(chuàng)建詞條

          熱門主題

          樹莓派    linux   
          關(guān)于我們 - 廣告服務(wù) - 企業(yè)會員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
          備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();