<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          首頁  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
          EEPW首頁 >> 主題列表 >> fsp:fpga-pcb

          基于FPGA的時(shí)統(tǒng)模塊可靠性設(shè)計(jì)

          • 摘要:文章從FPGA邏輯編程設(shè)計(jì)技術(shù)、EMC技術(shù)、高速電路PCB設(shè)計(jì)技術(shù)等幾個(gè)方面介紹了時(shí)統(tǒng)接收處理模塊的抗干擾設(shè)計(jì)及其實(shí)現(xiàn)方法,實(shí)現(xiàn)了同步脈沖的提取、對(duì)時(shí)功能、自守時(shí)、脈寬調(diào)制等功能,提高了同步精度和抗干擾性
          • 關(guān)鍵字: FPGA  模塊  可靠性設(shè)計(jì)    

          PIC16F84A單片機(jī)教程板詳解(PCB圖和原理圖)

          • 這是一個(gè)新的設(shè)計(jì),基于流行PIC16F84A單片機(jī)教程板 。它具有8個(gè)單個(gè)的LED,7段顯示器,LCD顯示器和五個(gè)按鈕 。這是一個(gè)理想的解決方案,為初學(xué)者采取/她在微控制器的世界第一的編程步驟。有一個(gè)在電路編程(ICP)頭,它
          • 關(guān)鍵字: PCB  原理  詳解  教程  單片機(jī)  PIC16F84A  

          基于FPGA的出租車計(jì)費(fèi)系統(tǒng)設(shè)計(jì)

          • 摘要:出租車計(jì)費(fèi)系統(tǒng)大多利用單片機(jī)進(jìn)行控制,較易被改裝,且故障率較高。針對(duì)這一問題,設(shè)計(jì)了一種基于FPGA的出租車計(jì)費(fèi)系統(tǒng),可模擬汽車行駛、暫停等待,停止等過程,并可同時(shí)顯示金額、乘車總路程。設(shè)計(jì)采用層次
          • 關(guān)鍵字: FPGA  出租車  計(jì)費(fèi)  系統(tǒng)設(shè)計(jì)    

          基于FPGA實(shí)現(xiàn)的CPCI數(shù)據(jù)通信

          • 本文設(shè)計(jì)的系統(tǒng)采用PLX公司生產(chǎn)的CPCI協(xié)議轉(zhuǎn)換芯片PCI9054,通過Verilog HDL語言在FPGA中產(chǎn)生相應(yīng)的控制信號(hào),完成對(duì)數(shù)據(jù)的快速讀寫,從而實(shí)現(xiàn)了與CPCI總線的高速數(shù)據(jù)通信。高速數(shù)據(jù)傳輸技術(shù)是現(xiàn)代信息技術(shù)的前沿科技
          • 關(guān)鍵字: 數(shù)據(jù)通信  CPCI  實(shí)現(xiàn)  FPGA  基于  

          串行A/D與FPGA在微型數(shù)據(jù)記錄儀中的應(yīng)用

          • 摘要:以ADS8341為例,介紹了基于FPGA使用串行輸出A/D轉(zhuǎn)換器實(shí)現(xiàn)對(duì)多通道準(zhǔn)同步采樣的方法,邏輯控制方式FPGA相比程序流程式的單片機(jī)而言,運(yùn)行更為可靠,通過時(shí)序仿真和試驗(yàn)驗(yàn)證了該控制方法的正確性,系統(tǒng)體積小、
          • 關(guān)鍵字: 記錄儀  應(yīng)用  數(shù)據(jù)  微型  FPGA  串行  

          基于AVR的PCB板雕刻機(jī)的設(shè)計(jì)

          • 基于AVR的PCB板雕刻機(jī)的設(shè)計(jì),摘要:為了提高PCB板制作的效率,改變傳統(tǒng)的化學(xué)腐蝕制板工藝,使用機(jī)械仿形銑制作電路板的方法,設(shè)計(jì)了以ATMEGA16單片機(jī)為核心部件的PCB板雕刻機(jī)控制系統(tǒng)。其中包括PCB雕刻機(jī)的基本功能、主要硬件電路設(shè)計(jì)和軟件的實(shí)
          • 關(guān)鍵字: 設(shè)計(jì)  雕刻機(jī)  PCB  AVR  基于  

          數(shù)字電路PCB的EMI控制技術(shù)

          基于FPGA的智能變送器的設(shè)計(jì)與實(shí)現(xiàn)

          • 摘要:根據(jù)工業(yè)應(yīng)用的實(shí)際需要以及網(wǎng)絡(luò)通信發(fā)展的功能要求,提出了基于FPGA智能變送器控制系統(tǒng)的總體方案,設(shè)計(jì)了以XILINX公司的Spartan3系列XC3S4005PO208C可編程邏輯器件為主控制器、DM9000A為以太網(wǎng)通信接口、SJA
          • 關(guān)鍵字: FPGA  智能變送器    

          基于FPGA的IP核8051上實(shí)現(xiàn)TCP/IP的設(shè)計(jì)

          • 該便攜式接觸網(wǎng)故障信號(hào)分析儀采用圖形化程序設(shè)計(jì)語言LabVIEW開發(fā)設(shè)計(jì), 可實(shí)現(xiàn)數(shù)據(jù)的高速實(shí)時(shí)采集、在線分析、自動(dòng)存儲(chǔ)、顯示等功能。高速數(shù)字化儀NI PXI- 5112卡采樣速度高、性能穩(wěn)定可靠, 適宜對(duì)高速變化信號(hào)的實(shí)時(shí)監(jiān)測(cè)。將軟件安裝在PXI- 1042工控機(jī)上, 具有體積小、抗干擾能力強(qiáng)、攜帶方便等特點(diǎn), 同時(shí)具有故障性質(zhì)判斷、故障定位功能。該系統(tǒng)目前已經(jīng)在石家莊變電所現(xiàn)場(chǎng)運(yùn)行, 效果良好。

          • 關(guān)鍵字: FPGA  8051  TCP  IP    

          FPGA控制下面陣CCD時(shí)序發(fā)生器設(shè)計(jì)及硬件實(shí)現(xiàn)

          • 摘要 在分析Sony公司ICX098BQ面陣CCD圖像傳感器驅(qū)動(dòng)時(shí)序的基礎(chǔ)上,對(duì)可調(diào)節(jié)曝光時(shí)間的CCD時(shí)序發(fā)生器及其硬件電路進(jìn)行設(shè)計(jì)。選用FPGA器件作為硬件設(shè)計(jì)平臺(tái),使用VHDL語言對(duì)時(shí)序關(guān)系進(jìn)行了硬件描述。采用QuartusII 8.0
          • 關(guān)鍵字: FPGA  CCD  面陣  發(fā)生器    

          符合中國移動(dòng)標(biāo)準(zhǔn)協(xié)議轉(zhuǎn)換器中的HDLC協(xié)議的FPGA設(shè)計(jì)與實(shí)現(xiàn)

          • 隨著通信與網(wǎng)絡(luò)技術(shù)的不斷發(fā)展,使我國用現(xiàn)有的E1資源來傳輸以太網(wǎng)業(yè)務(wù)成為廣泛的應(yīng)用。以太網(wǎng)數(shù)據(jù)要通過E1線路傳輸就必須對(duì)以太網(wǎng)凈荷數(shù)據(jù)進(jìn)行幀封裝,才能從E1線路上恢復(fù)出以太網(wǎng)數(shù)據(jù)幀,完成以太網(wǎng)數(shù)據(jù)的交換。通常,以太網(wǎng)數(shù)據(jù)是通過HDLC協(xié)議或GFP協(xié)議來進(jìn)行封裝的。本文介紹了中國移動(dòng)標(biāo)準(zhǔn)協(xié)議轉(zhuǎn)換器中以太網(wǎng)到單路E1轉(zhuǎn)換器HDLC協(xié)議封裝的FPGA(現(xiàn)場(chǎng)可編程邏輯陣列)設(shè)計(jì)與實(shí)現(xiàn)。
          • 關(guān)鍵字: 中國移動(dòng)  FPGA  201106  

          基于FPGA的NAND Flash ECC校驗(yàn)

          • 摘要 基于Flash存儲(chǔ)器的Hamming編碼原理,在Altera QuartusⅡ7.0開發(fā)環(huán)境下,實(shí)現(xiàn)ECC校驗(yàn)功能。測(cè)試結(jié)果表明,該程序可實(shí)現(xiàn)每256 Byte數(shù)據(jù)生成3 Byte的ECC校驗(yàn)數(shù)據(jù),能夠檢測(cè)出1 bit錯(cuò)誤和2 bit錯(cuò)誤,對(duì)于1 bit錯(cuò)誤
          • 關(guān)鍵字: Flash  FPGA  NAND  ECC    

          未來5年國內(nèi)PCB樣板復(fù)合增長率14.7%

          •   CMIC(中國市場(chǎng)情報(bào)中心)最新發(fā)布:電子行業(yè)競(jìng)爭(zhēng)越來越激烈促使業(yè)者加大研發(fā)投入,電子產(chǎn)品更新?lián)Q代加快以及個(gè)性化需求使產(chǎn)品種類越來越多,生命周期越來越短。因此,樣板和小批量板享受高于PCB行業(yè)整體的增長率。國內(nèi)中小企業(yè)沒有樣板生產(chǎn)能力,大廠更多市場(chǎng)空間。
          • 關(guān)鍵字: PCB  樣板  

          一種基于ARM 的FPGA可重構(gòu)配置方法的實(shí)現(xiàn)及應(yīng)用

          • 隨著半導(dǎo)體工藝技術(shù)的迅猛發(fā)展,現(xiàn)場(chǎng)可編程邏輯器件FPGA的集成度迅速提高,已達(dá)到百萬門量級(jí),與此同時(shí),F(xiàn)PGA中的邏 ...
          • 關(guān)鍵字: ARM  FPGA  加載配置  

          IIR數(shù)字濾波器的Matlab和FPGA實(shí)現(xiàn)

          • 摘要:提出一種通過兩個(gè)二階節(jié)級(jí)聯(lián)構(gòu)成四階IIR數(shù)字橢圓濾波器的設(shè)計(jì)方法,并利用Matlab仿真軟件設(shè)計(jì)了通帶內(nèi)波紋不大于0.1 dB,阻帶衰減不小于42 dB的IIR數(shù)字濾波器。論述了一種采用可編程邏輯器件,通過VHDL硬件描
          • 關(guān)鍵字: Matlab  FPGA  IIR  數(shù)字濾波器    
          共8368條 366/558 |‹ « 364 365 366 367 368 369 370 371 372 373 » ›|

          fsp:fpga-pcb介紹

          您好,目前還沒有人創(chuàng)建詞條fsp:fpga-pcb!
          歡迎您創(chuàng)建該詞條,闡述對(duì)fsp:fpga-pcb的理解,并與今后在此搜索fsp:fpga-pcb的朋友們分享。    創(chuàng)建詞條

          熱門主題

          樹莓派    linux   
          關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
          備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();