<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          首頁  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
          EEPW首頁 >> 主題列表 >> graphics

          法院即決判決Mentor Graphics勝訴,駁回Synopsys的3項(xiàng)專利訴訟

          •   Mentor Graphics 公司今天宣布,加利福尼亞州聯(lián)邦地區(qū)法院發(fā)布即決判決令,判決 Synopsys公司針對3項(xiàng)專利提出的所有請求項(xiàng)均無效。   此訴訟涉及4項(xiàng)合成技術(shù)專利,由Synopsys公司在2012年提起。關(guān)于其中第 4項(xiàng)專利的訴訟,將在美國專利局專利審判及上訴委員會多方復(fù)審后進(jìn)行。因此,有關(guān)此項(xiàng)專利的任何審理工作均將延期,直至美國專利局的多方復(fù)審程序完成。
          • 關(guān)鍵字: Mentor Graphics  Synopsys  

          Mentor Graphics收購Flexras Technologies

          •   Mentor Graphics公司宣布收購Flexras Technologies,該公司的專有技術(shù)縮短了積體電路(IC)和系統(tǒng)級晶片(SoC)的原型板制作、驗(yàn)證和除錯(cuò)所需的時(shí)間。   Flexras的延遲驅(qū)動分區(qū)技術(shù)將擴(kuò)大和加強(qiáng)Mentor的工具系列,可協(xié)助工程師克服日益復(fù)雜的設(shè)計(jì)原型板制作所帶來的挑戰(zhàn)。   “我們非常歡迎Flexras團(tuán)隊(duì)加入Mentor Graphics?!盡entor設(shè)計(jì)驗(yàn)證技術(shù)部副總裁兼總經(jīng)理John Lenyo表示,“我們致力幫助客
          • 關(guān)鍵字: Mentor Graphics  Flexras Technologies  SoC  

          Mentor Graphics收購Flexras Technologies公司

          •   Mentor Graphics公司今天宣布已經(jīng)收購領(lǐng)先的技術(shù)開發(fā)商Flexras Technologies,該公司的專有技術(shù)縮短了集成電路 (ICs) 和系統(tǒng)級芯片 (SoCs) 的原型建模、驗(yàn)證和調(diào)試所需的時(shí)間。Flexras的時(shí)序驅(qū)動分區(qū)技術(shù)將擴(kuò)展和增強(qiáng)Mentor的工具系列,幫助工程師克服日益復(fù)雜的原型設(shè)計(jì)所帶來的挑戰(zhàn)。   “我們非常歡迎Flexras團(tuán)隊(duì)加入Mentor Graphics。”Mentor設(shè)計(jì)驗(yàn)證技術(shù)部副總裁兼總經(jīng)理John Lenyo表示,&ldqu
          • 關(guān)鍵字: Mentor Graphics  Flexras Technologies  SoCs  

          Mentor Graphics宣布推出新的用于PCIe 4.0的驗(yàn)證IP

          •   Mentor Graphics公司今天宣布其新的Mentor®EZ-VIP PCI Express驗(yàn)證IP的即時(shí)可用性。這一新的驗(yàn)證IP (VIP)可將ASIC(應(yīng)用程序特定集成電路)和FPGA(現(xiàn)場可編程門陣列)設(shè)計(jì)驗(yàn)證的測試平臺構(gòu)建時(shí)間減少多達(dá)10倍。   驗(yàn)證IP旨在通過為常見協(xié)議和架構(gòu)提供可復(fù)用構(gòu)建模塊來幫助工程師減少構(gòu)建測試平臺所花費(fèi)的時(shí)間。然而,即使是標(biāo)準(zhǔn)協(xié)議和常見架構(gòu),其配置和實(shí)施也可能會因設(shè)計(jì)而異。因此,傳統(tǒng)的VIP元件可能需要數(shù)天甚至數(shù)周來準(zhǔn)備模擬或仿真測試平臺。   &
          • 關(guān)鍵字: Mentor Graphics  IP  SoC  

          物聯(lián)網(wǎng)網(wǎng)絡(luò)安全:EDA為此做好準(zhǔn)備了嗎?

          •   引言:如今有關(guān)云計(jì)算、物聯(lián)網(wǎng)和網(wǎng)絡(luò)安全的話題非常熱,事實(shí)上,所有這三個(gè)主題都共享同一個(gè)考慮因素,那就是安全。云計(jì)算的應(yīng)用正在使我們的信息暴露得越來越多,而物聯(lián)網(wǎng)則進(jìn)一步放大了數(shù)據(jù)量和數(shù)據(jù)收集點(diǎn)的數(shù)量。每個(gè)新的節(jié)點(diǎn)都潛在地為黑客提供了新的入口。   在巴黎短暫停留拜訪客戶期間并在慕尼黑主持Mentor Graphics公司的集成電氣解決方案論壇(IESF歐洲)之前,Mentor Graphics公司首席執(zhí)行官Wally Rhines發(fā)表了一次主題演講,就物聯(lián)網(wǎng)(IoT)網(wǎng)絡(luò)安全以及在每個(gè)設(shè)計(jì)中EDA所
          • 關(guān)鍵字: 物聯(lián)網(wǎng)  EDA  Mentor Graphics  

          工程師發(fā)現(xiàn)一款突破性的布線工具

          •   一直以來都有一些人不愿意使用由印刷電路板設(shè)計(jì)師設(shè)計(jì)的完全自動布線。這有以下幾個(gè)原因:第一,自動布線器經(jīng)常無法完成設(shè)計(jì),且剩余布線既困難又耗時(shí),有時(shí)需要撤消某些自動布線才能完成。第二,設(shè)計(jì)師希望維持對設(shè)計(jì)的控制,尤其是處理高速網(wǎng)絡(luò)的方式以及通孔的數(shù)量和位置。第三,是質(zhì)量;在保持信號完整性的情況下設(shè)計(jì)Layout的能力、制造廠達(dá)到可接受良率的能力,以及主觀質(zhì)量。此外,更重要的是性能。將自動布線和手動布線有效結(jié)合有時(shí)可能會比全手動布局花費(fèi)更長的時(shí)間。   現(xiàn)在,Mentor Graphics 引入了一種新
          • 關(guān)鍵字: Mentor Graphics  Layout  Layout  

          Mentor Graphics發(fā)布Xpedition System

          •   Mentor Graphics公司宣布其Xpedition平臺的新產(chǎn)品及主要組件,用于多板系統(tǒng)連接的Xpedition Systems Designer。Xpedition Systems Designer產(chǎn)品抓取多板系統(tǒng)的硬體描述,從邏輯系統(tǒng)定義到獨(dú)立的PCB,都能自動進(jìn)行多層級系統(tǒng)設(shè)計(jì)同步處理,以確保設(shè)計(jì)過程中團(tuán)隊(duì)能夠準(zhǔn)確高效協(xié)作。   目前,高階電子系統(tǒng)的設(shè)計(jì)流程不容樂觀,系統(tǒng)定義過程使用多種無法相互相容的工具,且沒有標(biāo)準(zhǔn)的方法實(shí)現(xiàn)設(shè)計(jì)規(guī)程與抽象層面的同步和設(shè)計(jì)資料的轉(zhuǎn)移。該問題將導(dǎo)致故障電氣
          • 關(guān)鍵字: Mentor Graphics  Xpedition System  

          Mentor Graphics發(fā)布Xpedition System Designer

          •   印刷電路板(PCB)設(shè)計(jì)解決方案的行業(yè)先驅(qū)及技術(shù)領(lǐng)導(dǎo)者M(jìn)entor Graphics 公司今日發(fā)布其Xpedition?平臺的新產(chǎn)品及主要組件——用于多板系統(tǒng)連接的Xpedition Systems Designer。Xpedition Systems Designer產(chǎn)品抓取多板系統(tǒng)的硬件描述,從邏輯系統(tǒng)定義到個(gè)別的PCB,都能自動進(jìn)行多層級系統(tǒng)設(shè)計(jì)同步處理,以確保設(shè)計(jì)過程中團(tuán)隊(duì)能夠準(zhǔn)確高效協(xié)作。   目前,高端電子系統(tǒng)的設(shè)計(jì)流程不容樂觀,系統(tǒng)定義過程使用多種無法相
          • 關(guān)鍵字: Mentor Graphics  PCB  Visio  

          Mentor Graphics任命PCB設(shè)計(jì)副總裁

          •   印刷電路板(PCB)設(shè)計(jì)行業(yè)的市場及技術(shù)領(lǐng)導(dǎo)者M(jìn)entor Graphics 公司今日宣布,任命A.J. Incorvaia擔(dān)任公司Board Systems部門(BSD)的副總裁兼總經(jīng)理。Mentor GraphicsBSD部門擁有非常完善的PCB設(shè)計(jì)流程,為世界多家頂級系統(tǒng)設(shè)計(jì)公司提供廣泛的多樣化解決方案,可大大縮短電子系統(tǒng)設(shè)計(jì)的時(shí)間,并降低成本和風(fēng)險(xiǎn)。        圖:Mentor GraphicsBoard Systems部門(BSD)的副總裁兼總經(jīng)理A.J. Incor
          • 關(guān)鍵字: Mentor Graphics  PCB  BSD  

          Mentor Graphics打贏專利侵權(quán)案獲賠償

          •   Mentor Graphics公司宣布,針對Mentor Graphics起訴 Emulation and Verification Engineering S.A.(EVE)公司和 Synopsys公司侵犯專利一案,俄勒岡州波特蘭的法院已做出判決,Mentor Graphics贏得訴訟。   根據(jù)俄勒岡聯(lián)邦地區(qū)法院陪審團(tuán)的裁定,EVE和Synopsys公司直接和間接侵犯了 Mentor Graphics公司一項(xiàng)美國專利號為6,240,376的專利,應(yīng)向Mentor Graphics支付將近3,60
          • 關(guān)鍵字: Mentor Graphics  EVE  Synopsys  

          EDA廠商Mentor Graphics推動硬件安全升級

          •   2013 年下半年,一個(gè)非常惡劣的劫持軟件Cryptolocker感染了約25萬臺 PC。它以摧毀用戶數(shù)據(jù)為威脅,向用戶勒索上百美元的費(fèi)用。不少人支付了贖金。如果物聯(lián)網(wǎng)上出現(xiàn)了這樣的軟件,其后果也是非常嚴(yán)重的,因?yàn)楦鞣N連網(wǎng)設(shè)備上存儲著大量敏感的用戶信息。  正如電子設(shè)計(jì)自動化(EDA)工具廠商Mentor Graphics董事長兼CEO Walden C.Rhines所說:如今的互聯(lián)網(wǎng)在物聯(lián)網(wǎng)的大潮下,進(jìn)入到了云階段。從可穿戴設(shè)備到智能家居,甚至于汽車網(wǎng)絡(luò),都開始走向云端。在這種環(huán)境下,更多的數(shù)據(jù)將會
          • 關(guān)鍵字: Mentor Graphics  Wally  物聯(lián)網(wǎng)  EDA  

          Mentor與Lumerical整合光學(xué)設(shè)計(jì)和模擬流程

          •   Mentor Graphics公司宣布與Lumerical的INTERCONNECT整合一起,以便實(shí)現(xiàn)新的可利用Pyxis和Calibre平臺的矽光子設(shè)計(jì)方法。通過INTERCONNECT的整合,用戶現(xiàn)在能夠直接從Pyxis Schematic執(zhí)行光學(xué)電路模擬仿真。   通過此整合,用戶可以繪制矽光子設(shè)計(jì)和測試平臺、設(shè)置光學(xué)類比參數(shù)以進(jìn)行瞬態(tài)和頻率分析、執(zhí)行模擬仿真,并從Pyxis Schematic模擬環(huán)境中以交互的方式查看結(jié)果。這不僅可以極大地提高工作效率,還可以充分利用已整合高相容性EZwav
          • 關(guān)鍵字: Mentor Graphics  Lumerical  光學(xué)電路  

          Mentor Graphics工具通過TSMC16nmFinFET+工藝制程認(rèn)證

          •   Mentor Graphics公司今日宣布,基于臺積電(TSMC)的SPICE仿真工具認(rèn)證程序,Analog FastSPICE (AFS™)平臺(包括AFS Mega及Eldo®)通過了16nm FinFET+V0.9工藝制程認(rèn)證。V1.0的認(rèn)證正在進(jìn)行中,將于2014年11月完成。   “Mentor的Analog FastSPICE平臺、AFS Mega和Eldo已成功達(dá)到16nm FinFET+技術(shù)的精度和兼容性要求。采用TSMC 16nm FinFET+技術(shù)
          • 關(guān)鍵字: Mentor Graphics  臺積電  SPICE  

          Mentor Graphics 宣布成為歐洲電力電子中心成員

          •   Mentor Graphics 公司日前宣布加入總部位于德國的歐洲電力電子中心(ECPE)。ECPE是一個(gè)致力于在全球范圍內(nèi)從事電力電子技術(shù)研究、教育、技術(shù)轉(zhuǎn)讓與推廣的歐洲聯(lián)盟。在這個(gè)由150余家機(jī)構(gòu)(75家企業(yè)和76家事業(yè)單位)組成的龐大行業(yè)導(dǎo)向研發(fā)網(wǎng)絡(luò)中,Mentor Graphics是唯一一家電子設(shè)計(jì)自動化(EDA)公司。Mentor Graphics被甄選為ECPE成員,得益于其在熱仿真和測試解決方案領(lǐng)域獨(dú)到而專業(yè)的技術(shù),包括采用電子元器件功率循環(huán)來進(jìn)行可靠性預(yù)測,如公司最近推出的MicReD
          • 關(guān)鍵字: Mentor Graphics  電力電子  

          Mentor Graphics 宣布成為歐洲電力電子中心成員

          •   Mentor Graphics 公司今日宣布加入總部位于德國的歐洲電力電子中心(ECPE)。ECPE是一個(gè)致力于在全球范圍內(nèi)從事電力電子技術(shù)研究、教育、技術(shù)轉(zhuǎn)讓與推廣的歐洲聯(lián)盟。在這個(gè)由150余家機(jī)構(gòu)(75家企業(yè)和76家事業(yè)單位)組成的龐大行業(yè)導(dǎo)向研發(fā)網(wǎng)絡(luò)中,Mentor Graphics是唯一一家電子設(shè)計(jì)自動化(EDA)公司。Mentor Graphics被甄選為ECPE成員,得益于其在熱仿真和測試解決方案領(lǐng)域獨(dú)到而專業(yè)的技術(shù),包括采用電子元器件功率循環(huán)來進(jìn)行可靠性預(yù)測,如公司最近推出的MicReD
          • 關(guān)鍵字: Mentor Graphics  EDA  電力電子中心  
          共87條 4/6 |‹ « 1 2 3 4 5 6 »
          關(guān)于我們 - 廣告服務(wù) - 企業(yè)會員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
          備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();