EEPW首頁(yè) >>
主題列表 >>
idp-lvds
idp-lvds 文章 進(jìn)入idp-lvds技術(shù)社區(qū)
基于LVDS技術(shù)的實(shí)時(shí)圖像測(cè)試裝置的設(shè)計(jì)
- 針對(duì)彈載圖像采集設(shè)備與地面測(cè)試臺(tái)之間大量實(shí)時(shí)圖像數(shù)據(jù)高速傳輸?shù)膯?wèn)題,提出了采用LVDS技術(shù)與FPGA相結(jié)合的解決方案,詳細(xì)介紹了實(shí)時(shí)圖像數(shù)據(jù)傳輸部分的硬件組成及工作原理。實(shí)驗(yàn)結(jié)果表明,該方案的數(shù)據(jù)傳輸速度達(dá)到20 MB/s,很好地滿足了實(shí)時(shí)圖像數(shù)據(jù)發(fā)送和接收的速度要求。
- 關(guān)鍵字: LVDS 實(shí)時(shí)圖像 測(cè)試裝置
Maxim推出帶有LVDS系統(tǒng)接口的串行器
- Maxim為其高速LVDS串行器產(chǎn)品線增添新成員:帶有LVDS系統(tǒng)接口的串行器MAX9249。該串行器與MAX9260解串器配合使用,構(gòu)成吉比特多媒體芯片組。芯片組通過(guò)一對(duì)直流平衡的雙絞線或差分線構(gòu)成完備的雙向數(shù)字視頻鏈路。Maxim專有的差分、全雙工控制通道無(wú)需外部CAN或LIN接口,在簡(jiǎn)化設(shè)計(jì)的同時(shí)可有效減小方案尺寸、降低成本。該方案支持與顯示模塊的雙向通信,并可通過(guò)UART/I²C接口逐幀設(shè)置攝像模式。MAX9249/MAX9260芯片組理想用于導(dǎo)航、信號(hào)識(shí)別、防撞系統(tǒng)、夜視系統(tǒng)、車道
- 關(guān)鍵字: Maxim LVDS 串行器
用電容實(shí)現(xiàn)LVDS連接交流耦合的設(shè)計(jì)分析
- LVDS(低壓差分信號(hào))是物理層數(shù)據(jù)接口標(biāo)準(zhǔn),由TIA/EIA-64和IEEE 1596.3標(biāo)準(zhǔn)定義,主要為在平衡阻抗可控的100Ω介質(zhì)上實(shí)現(xiàn)高速、低功耗和低噪聲點(diǎn)對(duì)點(diǎn)通信而設(shè)計(jì)。與其它差分信號(hào)標(biāo)準(zhǔn)一樣,LVDS由于消除了電磁輻射,它
- 關(guān)鍵字: 耦合 設(shè)計(jì) 分析 交流 連接 實(shí)現(xiàn) LVDS 用電 耦合
多路串行LVDS信號(hào)轉(zhuǎn)發(fā)電路 的設(shè)計(jì)與實(shí)現(xiàn)
- O 引言
現(xiàn)代雷達(dá)和通訊系統(tǒng)中的電磁環(huán)境越來(lái)越復(fù)雜。為了保證系統(tǒng)控制命令的準(zhǔn)確下發(fā),提高控制信號(hào)的抗干擾能力,并兼顧降低系統(tǒng)功耗,可采用串行LVDS信號(hào)格式來(lái)設(shè)計(jì)轉(zhuǎn)發(fā)電路。
1 終端處理系統(tǒng)的構(gòu)成
某 - 關(guān)鍵字: 設(shè)計(jì) 實(shí)現(xiàn) 電路 轉(zhuǎn)發(fā) LVDS 信號(hào) 串行 多路串行 LVDS 信號(hào)轉(zhuǎn)發(fā) 差分阻抗匹配 電磁兼容 SN65LVDS108
基于FPGA的遠(yuǎn)程圖像采集系統(tǒng)設(shè)計(jì)
- 本文介紹了一種基于FPGA實(shí)現(xiàn)的圖像采集系統(tǒng),通過(guò)FPGA控制外部高速成像設(shè)備所產(chǎn)生的圖像數(shù)據(jù)、參數(shù)信息和狀態(tài)控制信號(hào)的同步采集,并實(shí)現(xiàn)數(shù)據(jù)格式的轉(zhuǎn)換、圖像數(shù)據(jù)的組幀、存儲(chǔ)及轉(zhuǎn)發(fā)功能。
- 關(guān)鍵字: FPGA 圖像采集 組幀狀態(tài)機(jī) LVDS 200911
TI 推出可直接與供電處理器連接的 LVDS 串行器
- 日前,德州儀器 (TI) 宣布推出首款可直接與 1.8V 供電處理器連接的 LVDS 串行器。SN75LVDS83B 采用 TI FlatLink 技術(shù),無(wú)需使用 1.8V 及 2.5V 邏輯接口所需的高成本電平轉(zhuǎn)換器,從而不僅可顯著降低成本,而且還可將板級(jí)空間縮減達(dá) 83%。SN75LVDS83B 支持 8 位色彩,并可串行化 RGB 數(shù)據(jù)。此外,該器件還在一個(gè) LVDS 時(shí)鐘以及 4 個(gè) LVDS 數(shù)據(jù)對(duì) (data pair) 中高度整合了 24 條數(shù)據(jù)線,從而實(shí)現(xiàn)了與 LCD 模塊的連接。
- 關(guān)鍵字: TI FlatLink LVDS 串行器 SN75LVDS83B
基于FPGA和LVDS技術(shù)的光纜傳輸技術(shù)
- 為了解決彈上記錄器和地面測(cè)試臺(tái)之間高速數(shù)據(jù)流遠(yuǎn)距離傳輸問(wèn)題,提出一種利用低電壓差分信號(hào)(LVDS)接口器件實(shí)現(xiàn)數(shù)據(jù)遠(yuǎn)距離傳輸?shù)脑O(shè)計(jì)方案。實(shí)驗(yàn)證明該方案?jìng)鬏斔俣冗_(dá)到20 Mh/s,傳輸距離達(dá)到300 m,傳輸速度和傳輸距離得到顯著提高。該優(yōu)秀的長(zhǎng)線傳輸技術(shù)已成功應(yīng)用于在某項(xiàng)目中。
- 關(guān)鍵字: FPGA LVDS 光纜 傳輸技術(shù)
基于FPGA的LVDS高速差分板間接口應(yīng)用
- 隨著ADC器件速率的提高以及FPGA、DSP器件運(yùn)算速度的提升,高速AD和信號(hào)處理系統(tǒng)之間需要進(jìn)行高速、穩(wěn)定的數(shù)據(jù)傳輸,原來(lái)廣泛應(yīng)用CPCI以及FDPD高速總線的帶寬已經(jīng)無(wú)法滿足寬帶接收機(jī)的數(shù)據(jù)傳輸速率要求,成為影響接收機(jī)性能的新瓶頸。針對(duì)這一情況,提出了一種基于LVDS差分接口的DDR傳輸接口,解決了這一瓶頸,并且在實(shí)際硬件平臺(tái)上進(jìn)行了FPGA實(shí)現(xiàn),達(dá)到了18.4 Gbit/s的接口速率。
- 關(guān)鍵字: FPGA LVDS 差分板 接口應(yīng)用
idp-lvds介紹
您好,目前還沒(méi)有人創(chuàng)建詞條idp-lvds!
歡迎您創(chuàng)建該詞條,闡述對(duì)idp-lvds的理解,并與今后在此搜索idp-lvds的朋友們分享。 創(chuàng)建詞條
歡迎您創(chuàng)建該詞條,闡述對(duì)idp-lvds的理解,并與今后在此搜索idp-lvds的朋友們分享。 創(chuàng)建詞條
關(guān)于我們 -
廣告服務(wù) -
企業(yè)會(huì)員服務(wù) -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
京ICP備12027778號(hào)-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
京ICP備12027778號(hào)-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473