EEPW首頁(yè) >>
主題列表 >>
lvds
lvds 文章 進(jìn)入lvds技術(shù)社區(qū)
多路串行LVDS信號(hào)轉(zhuǎn)發(fā)電路 的設(shè)計(jì)與實(shí)現(xiàn)

- O 引言
現(xiàn)代雷達(dá)和通訊系統(tǒng)中的電磁環(huán)境越來越復(fù)雜。為了保證系統(tǒng)控制命令的準(zhǔn)確下發(fā),提高控制信號(hào)的抗干擾能力,并兼顧降低系統(tǒng)功耗,可采用串行LVDS信號(hào)格式來設(shè)計(jì)轉(zhuǎn)發(fā)電路。
1 終端處理系統(tǒng)的構(gòu)成
某 - 關(guān)鍵字: 設(shè)計(jì) 實(shí)現(xiàn) 電路 轉(zhuǎn)發(fā) LVDS 信號(hào) 串行 多路串行 LVDS 信號(hào)轉(zhuǎn)發(fā) 差分阻抗匹配 電磁兼容 SN65LVDS108
基于FPGA的遠(yuǎn)程圖像采集系統(tǒng)設(shè)計(jì)

- 本文介紹了一種基于FPGA實(shí)現(xiàn)的圖像采集系統(tǒng),通過FPGA控制外部高速成像設(shè)備所產(chǎn)生的圖像數(shù)據(jù)、參數(shù)信息和狀態(tài)控制信號(hào)的同步采集,并實(shí)現(xiàn)數(shù)據(jù)格式的轉(zhuǎn)換、圖像數(shù)據(jù)的組幀、存儲(chǔ)及轉(zhuǎn)發(fā)功能。
- 關(guān)鍵字: FPGA 圖像采集 組幀狀態(tài)機(jī) LVDS 200911
TI 推出可直接與供電處理器連接的 LVDS 串行器

- 日前,德州儀器 (TI) 宣布推出首款可直接與 1.8V 供電處理器連接的 LVDS 串行器。SN75LVDS83B 采用 TI FlatLink 技術(shù),無需使用 1.8V 及 2.5V 邏輯接口所需的高成本電平轉(zhuǎn)換器,從而不僅可顯著降低成本,而且還可將板級(jí)空間縮減達(dá) 83%。SN75LVDS83B 支持 8 位色彩,并可串行化 RGB 數(shù)據(jù)。此外,該器件還在一個(gè) LVDS 時(shí)鐘以及 4 個(gè) LVDS 數(shù)據(jù)對(duì) (data pair) 中高度整合了 24 條數(shù)據(jù)線,從而實(shí)現(xiàn)了與 LCD 模塊的連接。
- 關(guān)鍵字: TI FlatLink LVDS 串行器 SN75LVDS83B
基于FPGA的LVDS高速差分板間接口應(yīng)用
- 隨著ADC器件速率的提高以及FPGA、DSP器件運(yùn)算速度的提升,高速AD和信號(hào)處理系統(tǒng)之間需要進(jìn)行高速、穩(wěn)定的數(shù)據(jù)傳輸,原來廣泛應(yīng)用CPCI以及FDPD高速總線的帶寬已經(jīng)無法滿足寬帶接收機(jī)的數(shù)據(jù)傳輸速率要求,成為影響接收機(jī)性能的新瓶頸。針對(duì)這一情況,提出了一種基于LVDS差分接口的DDR傳輸接口,解決了這一瓶頸,并且在實(shí)際硬件平臺(tái)上進(jìn)行了FPGA實(shí)現(xiàn),達(dá)到了18.4 Gbit/s的接口速率。
- 關(guān)鍵字: FPGA LVDS 差分板 接口應(yīng)用
基于LVDS總線的高速長(zhǎng)距數(shù)據(jù)傳輸?shù)脑O(shè)計(jì)
- 采用無信號(hào)調(diào)節(jié)功能的低電壓差分信號(hào)LVDS(Low―Voltage Differentical Signaling)器件接入通信設(shè)備,其電纜長(zhǎng)度一般為幾米;但采用具有驅(qū)動(dòng)器預(yù)加重功能和接收器均衡功能的LVDS器件,其電纜長(zhǎng)度可達(dá)數(shù)百米。采用LVDS
接口器件的系統(tǒng)如果需長(zhǎng)距離傳輸數(shù)據(jù),可采用電纜驅(qū)動(dòng)器。該系統(tǒng)采用DS92LVl023和DS92LVl224型的LVDS器件與驅(qū)動(dòng)器件CLC006和CLC014相配合,可實(shí)現(xiàn)傳輸300米的距離。該系統(tǒng)設(shè)計(jì)已投入使用,其性能可靠工作穩(wěn)定。 - 關(guān)鍵字: LVDS 總線 數(shù)據(jù)傳輸
Spartan-3 FPGA系列中高效PCB布局的LVDS信號(hào)倒相

- 提要 在比較簡(jiǎn)單的未大量使用過孔的四層或六層 PCB 上,可能很難對(duì) LVDS 或 LVPECL 這類差分信號(hào)布線。其原因是,驅(qū)動(dòng)器上的正極引腳必須驅(qū)動(dòng)接收器上的相應(yīng)正極引腳,而負(fù)極引腳則必須驅(qū)動(dòng)接收器的負(fù)極引腳。有時(shí)跡線以錯(cuò)誤的方向結(jié)束,這實(shí)際上是向電路中添加了一個(gè)倒相器。本應(yīng)用指南說明 Spartan?- 3 FPGA 系列如何僅通過在接收器數(shù)據(jù)通路中加入一個(gè)倒相器即可避免大量使用過孔,并且在不要求 PCB 重新設(shè)計(jì)的情況下即可解決意外的 PCB 跡線交換問題。這項(xiàng)技術(shù)同樣適用于將 FPGA
- 關(guān)鍵字: PCB LVDS 倒相器 FPGA SDR
Maxim推出高速LVDS串行器/解串器(SerDes)系列產(chǎn)品的最新成員
- Maxim推出高速LVDS串行器/解串器(SerDes)系列產(chǎn)品的最新成員:MAX9257/MAX9258 SerDes芯片組。該芯片組在汽車ECU和相機(jī)之間構(gòu)建了一條完備的雙向數(shù)字視頻鏈路,通過一條直流均衡的雙絞線或差分線纜進(jìn)行通信,能夠簡(jiǎn)化設(shè)計(jì)、降低系統(tǒng)成本。芯片組無需外部CAN或LIN接口,在幀到幀的基礎(chǔ)上通過UART/I²C控制通道設(shè)置相機(jī),并允許采用交流耦合對(duì)串行器和解串器進(jìn)行隔離。此外,MAX9257/MAX9258專有的擴(kuò)展頻譜調(diào)制技術(shù)和可編程的串行數(shù)據(jù)速率特性,能夠有效降低E
- 關(guān)鍵字: Maxim LVDS 串行器/解串器 ECU
lvds介紹
Low-Voltage Differential Signaling 低壓差分信號(hào)
1994年由美國(guó)國(guó)家半導(dǎo)體公司提出的一種信號(hào)傳輸模式,它是一種標(biāo)準(zhǔn)
它在提供高數(shù)據(jù)傳輸率的同時(shí)會(huì)有很低的功耗,另外它還有許多其他的優(yōu)勢(shì):
1、低電壓電源的兼容性
2、低噪聲
3、高噪聲抑制能力
4、可靠的信號(hào)傳輸
5、能夠集成到系統(tǒng)級(jí)IC內(nèi)
使用LVDS技術(shù)的的產(chǎn)品數(shù) [ 查看詳細(xì) ]
關(guān)于我們 -
廣告服務(wù) -
企業(yè)會(huì)員服務(wù) -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
京ICP備12027778號(hào)-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
